📄 graycode.fit.rpt
字号:
+-----------------------------------------------------------------------------------------------------------------------------------------
; Name ; Pin # ; I/O Bank ; LAB ; Output Register ; Slow Slew Rate ; Open Drain ; Turbo Bit ; I/O Standard ; Location assigned by ;
+-------------+-------+----------+-----+-----------------+----------------+------------+-----------+--------------+----------------------+
; data_out[0] ; 4 ; -- ; 1 ; no ; no ; no ; yes ; LVTTL ; Fitter ;
; data_out[1] ; 5 ; -- ; 1 ; no ; no ; no ; yes ; LVTTL ; Fitter ;
; data_out[2] ; 6 ; -- ; 1 ; no ; no ; no ; yes ; LVTTL ; Fitter ;
; data_out[3] ; 8 ; -- ; 1 ; no ; no ; no ; yes ; LVTTL ; Fitter ;
; data_out[4] ; 9 ; -- ; 1 ; no ; no ; no ; yes ; LVTTL ; Fitter ;
+-------------+-------+----------+-----+-----------------+----------------+------------+-----------+--------------+----------------------+
+----------------------------------------------------------------------------+
; All Package Pins ;
+-----------------------------------------------------------------------------
; Location ; Pad Number ; I/O Bank ; Pin Name/Usage ; I/O Standard ; Voltage ;
+----------+------------+----------+----------------+--------------+---------+
; 1 ; 0 ; -- ; GND+ ; ; ;
; 2 ; 1 ; -- ; GND+ ; ; ;
; 3 ; 2 ; -- ; VCCINT ; ; 3.3V ;
; 4 ; 3 ; -- ; data_out[0] ; LVTTL ; ;
; 5 ; 4 ; -- ; data_out[1] ; LVTTL ; ;
; 6 ; 5 ; -- ; data_out[2] ; LVTTL ; ;
; 7 ; 6 ; -- ; +TDI ; LVTTL ; ;
; 8 ; 7 ; -- ; data_out[3] ; LVTTL ; ;
; 9 ; 8 ; -- ; data_out[4] ; LVTTL ; ;
; 10 ; 9 ; -- ; GND ; ; ;
; 11 ; 10 ; -- ; GND* ; ; ;
; 12 ; 11 ; -- ; GND* ; ; ;
; 13 ; 12 ; -- ; +TMS ; LVTTL ; ;
; 14 ; 13 ; -- ; GND* ; ; ;
; 15 ; 14 ; -- ; VCCIO ; ; 3.3V ;
; 16 ; 15 ; -- ; data_in[0] ; LVTTL ; ;
; 17 ; 16 ; -- ; GND ; ; ;
; 18 ; 17 ; -- ; GND* ; ; ;
; 19 ; 18 ; -- ; GND* ; ; ;
; 20 ; 19 ; -- ; data_in[2] ; LVTTL ; ;
; 21 ; 20 ; -- ; data_in[3] ; LVTTL ; ;
; 22 ; 21 ; -- ; GND ; ; ;
; 23 ; 22 ; -- ; VCCINT ; ; 3.3V ;
; 24 ; 23 ; -- ; EN ; LVTTL ; ;
; 25 ; 24 ; -- ; GND* ; ; ;
; 26 ; 25 ; -- ; GND* ; ; ;
; 27 ; 26 ; -- ; GND* ; ; ;
; 28 ; 27 ; -- ; data_in[1] ; LVTTL ; ;
; 29 ; 28 ; -- ; GND* ; ; ;
; 30 ; 29 ; -- ; GND ; ; ;
; 31 ; 30 ; -- ; GND* ; ; ;
; 32 ; 31 ; -- ; +TCK ; LVTTL ; ;
; 33 ; 32 ; -- ; GND* ; ; ;
; 34 ; 33 ; -- ; GND* ; ; ;
; 35 ; 34 ; -- ; VCCIO ; ; 3.3V ;
; 36 ; 35 ; -- ; GND ; ; ;
; 37 ; 36 ; -- ; GND* ; ; ;
; 38 ; 37 ; -- ; *TDO ; LVTTL ; ;
; 39 ; 38 ; -- ; GND* ; ; ;
; 40 ; 39 ; -- ; GND* ; ; ;
; 41 ; 40 ; -- ; GND* ; ; ;
; 42 ; 41 ; -- ; GND ; ; ;
; 43 ; 42 ; -- ; GND+ ; ; ;
; 44 ; 43 ; -- ; GND+ ; ; ;
+----------+------------+----------+----------------+--------------+---------+
+-----------------------------------------------+
; Output Pin Load For Reported TCO ;
+------------------------------------------------
; I/O Standard ; Load ; Termination Resistance ;
+--------------+-------+------------------------+
; LVTTL ; 10 pF ; Not Available ;
; LVCMOS ; 10 pF ; Not Available ;
; 3.3-V PCI ; 10 pF ; 25 Ohm ;
; 2.5 V ; 10 pF ; Not Available ;
+--------------+-------+------------------------+
+----------------------------------------------------------------------+
; Fitter Resource Utilization by Entity ;
+-----------------------------------------------------------------------
; Compilation Hierarchy Node ; Macrocells ; Pins ; Full Hierarchy Name ;
+----------------------------+------------+------+---------------------+
; |GRAYcode ; 5 ; 14 ; |GRAYcode ;
+----------------------------+------------+------+---------------------+
+---------------------------------+
; Non-Global High Fan-Out Signals ;
+----------------------------------
; Name ; Fan-Out ;
+------------+--------------------+
; EN ; 5 ;
; data_in[1] ; 2 ;
; data_in[2] ; 2 ;
; data_in[3] ; 2 ;
; i12~43 ; 2 ;
; i11~43 ; 2 ;
; i10~43 ; 2 ;
; i9~10 ; 2 ;
; data_in[0] ; 1 ;
; EN~1 ; 1 ;
+------------+--------------------+
+----------------------------------------------+
; Interconnect Usage Summary ;
+-----------------------------------------------
; Interconnect Resource Type ; Usage ;
+----------------------------+-----------------+
; Output enables ; 0 / 6 ( 0 % ) ;
; PIA buffers ; 9 / 72 ( 12 % ) ;
+----------------------------+-----------------+
+----------------------------------------------------------------------+
; LAB Macrocells ;
+----------------------------------------+-----------------------------+
; Number of Macrocells (Average = 2.50) ; Number of LABs (Total = 1) ;
+----------------------------------------+-----------------------------+
; 0 ; 1 ;
; 1 ; 0 ;
; 2 ; 0 ;
; 3 ; 0 ;
; 4 ; 0 ;
; 5 ; 1 ;
+----------------------------------------+-----------------------------+
+-----------------------------------------------------------------------------+
; Logic Cell Interconnection ;
+------------------------------------------------------------------------------
; LAB ; Logic Cell ; Input ; Output ;
+-----+------------+------------------------------------+---------------------+
; A ; LC6 ; EN ; data_out[4] ;
; A ; LC5 ; EN, data_in[3], i9~10 ; i9~10, data_out[3] ;
; A ; LC3 ; data_in[3], data_in[2], EN, i10~43 ; i10~43, data_out[2] ;
; A ; LC2 ; data_in[2], data_in[1], EN, i11~43 ; i11~43, data_out[1] ;
; A ; LC1 ; data_in[1], data_in[0], EN, i12~43 ; i12~43, data_out[0] ;
+-----+------------+------------------------------------+---------------------+
+------------------+
; Fitter Messages ;
+------------------+
Info: *******************************************************************
Info: Running Quartus II Fitter
Info: Version 4.0 Build 190 1/28/2004 SJ Full Version
Info: Processing started: Sun Mar 13 21:56:05 2005
Info: Command: quartus_fit --lower_priority --import_settings_files=off --export_settings_files=off GRAYcode -c GRAYcode
Info: Automatically selected device EPM3032ALC44-4 for design GRAYcode
Info: Quartus II Fitter was successful. 0 errors, 0 warnings
Info: Processing ended: Sun Mar 13 21:56:05 2005
Info: Elapsed time: 00:00:00
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -