📄 cpld_lctl.fit.rpt
字号:
; Registers ; 0 / 128 ( 0 % ) ;
; Number of pterms used ; 300 ;
; User inserted logic elements ; 0 ;
; I/O pins ; 79 / 96 ( 82 % ) ;
; -- Clock pins ; 0 / 2 ( 0 % ) ;
; -- Dedicated input pins ; 0 / 2 ( 0 % ) ;
; Global signals ; 0 ;
; Shareable expanders ; 36 / 128 ( 28 % ) ;
; Parallel expanders ; 8 / 120 ( 6 % ) ;
; Cells using turbo bit ; 77 / 128 ( 60 % ) ;
; Maximum fan-out node ; A[11] ;
; Maximum fan-out ; 69 ;
; Total fan-out ; 1481 ;
; Average fan-out ; 7.71 ;
+-------------------------------+-------------------+
+---------------------------------------------------------------------------------------------------------------------------------+
; Input Pins ;
+------------+-------+----------+-----+-----------------------+--------------------+--------+--------------+----------------------+
; Name ; Pin # ; I/O Bank ; LAB ; Combinational Fan-Out ; Registered Fan-Out ; Global ; I/O Standard ; Location assigned by ;
+------------+-------+----------+-----+-----------------------+--------------------+--------+--------------+----------------------+
; AEN ; 118 ; -- ; 8 ; 69 ; 0 ; no ; LVTTL ; Fitter ;
; A[0] ; 5 ; -- ; 2 ; 61 ; 0 ; no ; LVTTL ; Fitter ;
; A[10] ; 72 ; -- ; 5 ; 69 ; 0 ; no ; LVTTL ; Fitter ;
; A[11] ; 69 ; -- ; 5 ; 69 ; 0 ; no ; LVTTL ; Fitter ;
; A[1] ; 14 ; -- ; 2 ; 61 ; 0 ; no ; LVTTL ; Fitter ;
; A[2] ; 6 ; -- ; 2 ; 61 ; 0 ; no ; LVTTL ; Fitter ;
; A[3] ; 22 ; -- ; 3 ; 31 ; 0 ; no ; LVTTL ; Fitter ;
; A[4] ; 117 ; -- ; 8 ; 69 ; 0 ; no ; LVTTL ; Fitter ;
; A[5] ; 116 ; -- ; 8 ; 69 ; 0 ; no ; LVTTL ; Fitter ;
; A[6] ; 86 ; -- ; 6 ; 69 ; 0 ; no ; LVTTL ; Fitter ;
; A[7] ; 8 ; -- ; 2 ; 69 ; 0 ; no ; LVTTL ; Fitter ;
; A[8] ; 102 ; -- ; 7 ; 69 ; 0 ; no ; LVTTL ; Fitter ;
; A[9] ; 88 ; -- ; 6 ; 69 ; 0 ; no ; LVTTL ; Fitter ;
; DK_IN[0] ; 111 ; -- ; 8 ; 2 ; 0 ; no ; LVTTL ; Fitter ;
; DK_IN[1] ; 113 ; -- ; 8 ; 2 ; 0 ; no ; LVTTL ; Fitter ;
; DK_IN[2] ; 29 ; -- ; 3 ; 2 ; 0 ; no ; LVTTL ; Fitter ;
; DK_IN[3] ; 100 ; -- ; 7 ; 2 ; 0 ; no ; LVTTL ; Fitter ;
; DK_IN[4] ; 79 ; -- ; 6 ; 1 ; 0 ; no ; LVTTL ; Fitter ;
; DK_IN[5] ; 70 ; -- ; 5 ; 1 ; 0 ; no ; LVTTL ; Fitter ;
; DK_IN[6] ; 38 ; -- ; 4 ; 1 ; 0 ; no ; LVTTL ; Fitter ;
; DK_IN[7] ; 97 ; -- ; 7 ; 1 ; 0 ; no ; LVTTL ; Fitter ;
; INT_COM[0] ; 27 ; -- ; 3 ; 2 ; 0 ; no ; LVTTL ; Fitter ;
; INT_COM[1] ; 15 ; -- ; 2 ; 2 ; 0 ; no ; LVTTL ; Fitter ;
; INT_COM[2] ; 21 ; -- ; 3 ; 2 ; 0 ; no ; LVTTL ; Fitter ;
; INT_COM[3] ; 80 ; -- ; 6 ; 2 ; 0 ; no ; LVTTL ; Fitter ;
; INT_COM[4] ; 81 ; -- ; 6 ; 2 ; 0 ; no ; LVTTL ; Fitter ;
; INT_COM[5] ; 7 ; -- ; 2 ; 2 ; 0 ; no ; LVTTL ; Fitter ;
; INT_COM[6] ; 11 ; -- ; 2 ; 2 ; 0 ; no ; LVTTL ; Fitter ;
; INT_COM[7] ; 45 ; -- ; 4 ; 2 ; 0 ; no ; LVTTL ; Fitter ;
; IOR ; 67 ; -- ; 5 ; 53 ; 0 ; no ; LVTTL ; Fitter ;
; IOW ; 28 ; -- ; 3 ; 8 ; 0 ; no ; LVTTL ; Fitter ;
; MA[0] ; 54 ; -- ; 4 ; 40 ; 0 ; no ; LVTTL ; Fitter ;
; MA[1] ; 82 ; -- ; 6 ; 40 ; 0 ; no ; LVTTL ; Fitter ;
; MA[2] ; 112 ; -- ; 8 ; 40 ; 0 ; no ; LVTTL ; Fitter ;
; MA[3] ; 96 ; -- ; 7 ; 40 ; 0 ; no ; LVTTL ; Fitter ;
; MCS ; 10 ; -- ; 2 ; 40 ; 0 ; no ; LVTTL ; Fitter ;
; MD[0] ; 84 ; -- ; 6 ; 5 ; 0 ; no ; LVTTL ; Fitter ;
; MD[1] ; 101 ; -- ; 7 ; 5 ; 0 ; no ; LVTTL ; Fitter ;
; MD[2] ; 37 ; -- ; 4 ; 5 ; 0 ; no ; LVTTL ; Fitter ;
; MD[3] ; 87 ; -- ; 6 ; 5 ; 0 ; no ; LVTTL ; Fitter ;
; MD[4] ; 74 ; -- ; 5 ; 5 ; 0 ; no ; LVTTL ; Fitter ;
; MD[5] ; 30 ; -- ; 3 ; 5 ; 0 ; no ; LVTTL ; Fitter ;
; MD[6] ; 25 ; -- ; 3 ; 5 ; 0 ; no ; LVTTL ; Fitter ;
; MD[7] ; 109 ; -- ; 8 ; 5 ; 0 ; no ; LVTTL ; Fitter ;
; MWR ; 44 ; -- ; 4 ; 40 ; 0 ; no ; LVTTL ; Fitter ;
; PPS ; 39 ; -- ; 4 ; 1 ; 0 ; no ; LVTTL ; Fitter ;
; RST ; 41 ; -- ; 4 ; 48 ; 0 ; no ; LVTTL ; Fitter ;
+------------+-------+----------+-----+-----------------------+--------------------+--------+--------------+----------------------+
+------------------------------------------------------------------------------------------------------------------------------------------+
; Output Pins ;
+-----------+-------+----------+-----+-----------------+----------------+------------+---------------+--------------+----------------------+
; Name ; Pin # ; I/O Bank ; LAB ; Output Register ; Slow Slew Rate ; Open Drain ; TRI Primitive ; I/O Standard ; Location assigned by ;
+-----------+-------+----------+-----+-----------------+----------------+------------+---------------+--------------+----------------------+
; CS_COM[0] ; 141 ; -- ; 1 ; no ; no ; no ; no ; LVTTL ; Fitter ;
; CS_COM[1] ; 136 ; -- ; 1 ; no ; no ; no ; no ; LVTTL ; Fitter ;
; CS_COM[2] ; 132 ; -- ; 1 ; no ; no ; no ; no ; LVTTL ; Fitter ;
; CS_COM[3] ; 137 ; -- ; 1 ; no ; no ; no ; no ; LVTTL ; Fitter ;
; CS_COM[4] ; 138 ; -- ; 1 ; no ; no ; no ; no ; LVTTL ; Fitter ;
; CS_COM[5] ; 139 ; -- ; 1 ; no ; no ; no ; no ; LVTTL ; Fitter ;
; CS_COM[6] ; 133 ; -- ; 1 ; no ; no ; no ; no ; LVTTL ; Fitter ;
; CS_COM[7] ; 134 ; -- ; 1 ; no ; no ; no ; no ; LVTTL ; Fitter ;
; DK_OUT[0] ; 32 ; -- ; 3 ; no ; no ; no ; no ; LVTTL ; Fitter ;
; DK_OUT[1] ; 93 ; -- ; 7 ; no ; no ; no ; no ; LVTTL ; Fitter ;
; DK_OUT[2] ; 18 ; -- ; 2 ; no ; no ; no ; no ; LVTTL ; Fitter ;
; DK_OUT[3] ; 106 ; -- ; 8 ; no ; no ; no ; no ; LVTTL ; Fitter ;
; DK_OUT[4] ; 143 ; -- ; 1 ; no ; no ; no ; no ; LVTTL ; Fitter ;
; DK_OUT[5] ; 142 ; -- ; 1 ; no ; no ; no ; no ; LVTTL ; Fitter ;
; DK_OUT[6] ; 131 ; -- ; 1 ; no ; no ; no ; no ; LVTTL ; Fitter ;
; DK_OUT[7] ; 140 ; -- ; 1 ; no ; no ; no ; no ; LVTTL ; Fitter ;
; IRQ1 ; 60 ; -- ; 5 ; no ; no ; no ; no ; LVTTL ; Fitter ;
; IRQ2 ; 56 ; -- ; 4 ; no ; no ; no ; no ; LVTTL ; Fitter ;
; IRQ3 ; 55 ; -- ; 4 ; no ; no ; no ; no ; LVTTL ; Fitter ;
; IRQ4 ; 65 ; -- ; 5 ; no ; no ; no ; no ; LVTTL ; Fitter ;
+-----------+-------+----------+-----+-----------------+----------------+------------+---------------+--------------+----------------------+
+---------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Bidir Pins ;
+------+-------+----------+-----+-----------------------+--------------------+--------+-----------------+----------------+------------+--------------+----------------------+
; Name ; Pin # ; I/O Bank ; LAB ; Combinational Fan-Out ; Registered Fan-Out ; Global ; Output Register ; Slow Slew Rate ; Open Drain ; I/O Standard ; Location assigned by ;
+------+-------+----------+-----+-----------------------+--------------------+--------+-----------------+----------------+------------+--------------+----------------------+
; D[0] ; 78 ; -- ; 6 ; 1 ; 0 ; no ; no ; no ; no ; LVTTL ; Fitter ;
; D[1] ; 63 ; -- ; 5 ; 1 ; 0 ; no ; no ; no ; no ; LVTTL ; Fitter ;
; D[2] ; 92 ; -- ; 7 ; 1 ; 0 ; no ; no ; no ; no ; LVTTL ; Fitter ;
; D[3] ; 61 ; -- ; 5 ; 1 ; 0 ; no ; no ; no ; no ; LVTTL ; Fitter ;
; D[4] ; 110 ; -- ; 8 ; 1 ; 0 ; no ; no ; no ; no ; LVTTL ; Fitter ;
; D[5] ; 31 ; -- ; 3 ; 1 ; 0 ; no ; no ; no ; no ; LVTTL ; Fitter ;
; D[6] ; 16 ; -- ; 2 ; 1 ; 0 ; no ; no ; no ; no ; LVTTL ; Fitter ;
; D[7] ; 119 ; -- ; 8 ; 1 ; 0 ; no ; no ; no ; no ; LVTTL ; Fitter ;
+------+-------+----------+-----+-----------------------+--------------------+--------+-----------------+----------------+------------+--------------+----------------------+
+-------------------------------------------------------------------------------------------------------+
; All Package Pins ;
+----------+------------+----------+----------------+--------+--------------+---------+-----------------+
; Location ; Pad Number ; I/O Bank ; Pin Name/Usage ; Dir. ; I/O Standard ; Voltage ; User Assignment ;
+----------+------------+----------+----------------+--------+--------------+---------+-----------------+
; 1 ; ; ; NC ; ; ; ; ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -