📄 test.tan.rpt
字号:
; Number of destination nodes to report ; 10 ; ; ; ;
; Number of paths to report ; 200 ; ; ; ;
; Report Minimum Timing Checks ; Off ; ; ; ;
; Use Fast Timing Models ; Off ; ; ; ;
; Report IO Paths Separately ; Off ; ; ; ;
; Default hold multicycle ; Same As Multicycle ; ; ; ;
; Cut paths between unrelated clock domains ; On ; ; ; ;
; Cut off read during write signal paths ; On ; ; ; ;
; Cut off feedback from I/O pins ; On ; ; ; ;
; Report Combined Fast/Slow Timing ; Off ; ; ; ;
; Ignore Clock Settings ; Off ; ; ; ;
; Analyze latches as synchronous elements ; On ; ; ; ;
; Enable Recovery/Removal analysis ; Off ; ; ; ;
; Enable Clock Latency ; Off ; ; ; ;
; Use TimeQuest Timing Analyzer ; Off ; ; ; ;
+-------------------------------------------------------+--------------------+------+----+-------------+
+------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Clock Settings Summary ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
; Clock Node Name ; Clock Setting Name ; Type ; Fmax Requirement ; Early Latency ; Late Latency ; Based on ; Multiply Base Fmax by ; Divide Base Fmax by ; Offset ; Phase offset ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
; clk ; ; User Pin ; None ; 0.000 ns ; 0.000 ns ; -- ; N/A ; N/A ; N/A ; ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
+-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Clock Setup: 'clk' ;
+-----------------------------------------+-----------------------------------------------------+--------------------------+----------------------------------+------------+----------+-----------------------------+---------------------------+-------------------------+
; Slack ; Actual fmax (period) ; From ; To ; From Clock ; To Clock ; Required Setup Relationship ; Required Longest P2P Time ; Actual Longest P2P Time ;
+-----------------------------------------+-----------------------------------------------------+--------------------------+----------------------------------+------------+----------+-----------------------------+---------------------------+-------------------------+
; N/A ; 123.66 MHz ( period = 8.087 ns ) ; RxUnit:inst|BitCnt[1] ; RxUnit:inst|DOut[6] ; clk ; clk ; None ; None ; 7.378 ns ;
; N/A ; 123.66 MHz ( period = 8.087 ns ) ; RxUnit:inst|BitCnt[1] ; RxUnit:inst|DOut[5] ; clk ; clk ; None ; None ; 7.378 ns ;
; N/A ; 127.75 MHz ( period = 7.828 ns ) ; PWM:inst4|div_reg_pwm[0] ; PWM:inst4|div_reg_pwm[9] ; clk ; clk ; None ; None ; 7.119 ns ;
; N/A ; 128.58 MHz ( period = 7.777 ns ) ; PWM:inst4|div_reg_pwm[5] ; PWM:inst4|div_reg_pwm[9] ; clk ; clk ; None ; None ; 7.068 ns ;
; N/A ; 128.62 MHz ( period = 7.775 ns ) ; RxUnit:inst|BitCnt[2] ; RxUnit:inst|DOut[6] ; clk ; clk ; None ; None ; 7.066 ns ;
; N/A ; 128.62 MHz ( period = 7.775 ns ) ; RxUnit:inst|BitCnt[2] ; RxUnit:inst|DOut[5] ; clk ; clk ; None ; None ; 7.066 ns ;
; N/A ; 128.65 MHz ( period = 7.773 ns ) ; RxUnit:inst|SampleCnt[1] ; RxUnit:inst|SampleCnt[3] ; clk ; clk ; None ; None ; 7.064 ns ;
; N/A ; 131.30 MHz ( period = 7.616 ns ) ; RxUnit:inst|Start ; RxUnit:inst|DOut[6] ; clk ; clk ; None ; None ; 6.907 ns ;
; N/A ; 131.30 MHz ( period = 7.616 ns ) ; RxUnit:inst|Start ; RxUnit:inst|DOut[5] ; clk ; clk ; None ; None ; 6.907 ns ;
; N/A ; 131.53 MHz ( period = 7.603 ns ) ; RxUnit:inst|SampleCnt[3] ; RxUnit:inst|SampleCnt[3] ; clk ; clk ; None ; None ; 6.894 ns ;
; N/A ; 132.31 MHz ( period = 7.558 ns ) ; ClkUnit:inst1|tmpEnRX ; RxUnit:inst|DOut[6] ; clk ; clk ; None ; None ; 6.849 ns ;
; N/A ; 132.31 MHz ( period = 7.558 ns ) ; ClkUnit:inst1|tmpEnRX ; RxUnit:inst|DOut[5] ; clk ; clk ; None ; None ; 6.849 ns ;
; N/A ; 132.68 MHz ( period = 7.537 ns ) ; RxUnit:inst|SampleCnt[1] ; RxUnit:inst|SampleCnt[1] ; clk ; clk ; None ; None ; 6.828 ns ;
; N/A ; 132.68 MHz ( period = 7.537 ns ) ; RxUnit:inst|SampleCnt[1] ; RxUnit:inst|SampleCnt[2] ; clk ; clk ; None ; None ; 6.828 ns ;
; N/A ; 132.96 MHz ( period = 7.521 ns ) ; RxUnit:inst|Start ; RxUnit:inst|ShtReg[5] ; clk ; clk ; None ; None ; 6.812 ns ;
; N/A ; 132.96 MHz ( period = 7.521 ns ) ; RxUnit:inst|Start ; RxUnit:inst|ShtReg[7] ; clk ; clk ; None ; None ; 6.812 ns ;
; N/A ; 132.96 MHz ( period = 7.521 ns ) ; RxUnit:inst|Start ; RxUnit:inst|ShtReg[6] ; clk ; clk ; None ; None ; 6.812 ns ;
; N/A ; 133.90 MHz ( period = 7.468 ns ) ; ClkUnit:inst1|tmpEnRX ; RxUnit:inst|ShtReg[5] ; clk ; clk ; None ; None ; 6.759 ns ;
; N/A ; 133.90 MHz ( period = 7.468 ns ) ; ClkUnit:inst1|tmpEnRX ; RxUnit:inst|ShtReg[7] ; clk ; clk ; None ; None ; 6.759 ns ;
; N/A ; 133.90 MHz ( period = 7.468 ns ) ; ClkUnit:inst1|tmpEnRX ; RxUnit:inst|ShtReg[6] ; clk ; clk ; None ; None ; 6.759 ns ;
; N/A ; 134.28 MHz ( period = 7.447 ns ) ; RxUnit:inst|SampleCnt[2] ; RxUnit:inst|SampleCnt[3] ; clk ; clk ; None ; None ; 6.738 ns ;
; N/A ; 134.34 MHz ( period = 7.444 ns ) ; RxUnit:inst|BitCnt[0] ; RxUnit:inst|SampleCnt[3] ; clk ; clk ; None ; None ; 6.735 ns ;
; N/A ; 134.34 MHz ( period = 7.444 ns ) ; RxUnit:inst|SampleCnt[0] ; RxUnit:inst|SampleCnt[3] ; clk ; clk ; None ; None ; 6.735 ns ;
; N/A ; 135.61 MHz ( period = 7.374 ns ) ; RxUnit:inst|SampleCnt[1] ; RxUnit:inst|ShtReg[5] ; clk ; clk ; None ; None ; 6.665 ns ;
; N/A ; 135.61 MHz ( period = 7.374 ns ) ; RxUnit:inst|SampleCnt[1] ; RxUnit:inst|ShtReg[7] ; clk ; clk ; None ; None ; 6.665 ns ;
; N/A ; 135.61 MHz ( period = 7.374 ns ) ; RxUnit:inst|SampleCnt[1] ; RxUnit:inst|ShtReg[6] ; clk ; clk ; None ; None ; 6.665 ns ;
; N/A ; 135.74 MHz ( period = 7.367 ns ) ; RxUnit:inst|SampleCnt[3] ; RxUnit:inst|SampleCnt[1] ; clk ; clk ; None ; None ; 6.658 ns ;
; N/A ; 135.74 MHz ( period = 7.367 ns ) ; RxUnit:inst|SampleCnt[3] ; RxUnit:inst|SampleCnt[2] ; clk ; clk ; None ; None ; 6.658 ns ;
; N/A ; 136.31 MHz ( period = 7.336 ns ) ; RxUnit:inst|BitCnt[1] ; RxUnit:inst|SampleCnt[3] ; clk ; clk ; None ; None ; 6.627 ns ;
; N/A ; 136.48 MHz ( period = 7.327 ns ) ; PWM:inst4|div_reg_pwm[0] ; PWM:inst4|div_reg_pwm[8] ; clk ; clk ; None ; None ; 6.618 ns ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -