📄 serial.fit.rpt
字号:
+------------------+
The equations can be found in E:/Cindy/DevelopBoard/Mars-7128/示例程序/VHDL/接口实验/串口/serial.fit.eqn.
+--------------+
; Pin-Out File ;
+--------------+
The pin-out file can be found in E:/Cindy/DevelopBoard/Mars-7128/示例程序/VHDL/接口实验/串口/serial.pin.
+----------------------------------------------------+
; Fitter Resource Usage Summary ;
+-------------------------------+--------------------+
; Resource ; Usage ;
+-------------------------------+--------------------+
; Logic cells ; 112 / 128 ( 87 % ) ;
; Registers ; 78 / 128 ( 60 % ) ;
; Number of pterms used ; 315 ;
; User inserted logic elements ; 0 ;
; I/O pins ; 26 / 68 ( 38 % ) ;
; -- Clock pins ; 1 / 2 ( 50 % ) ;
; -- Dedicated input pins ; 1 / 2 ( 50 % ) ;
; Global signals ; 2 ;
; Shareable expanders ; 31 / 128 ( 24 % ) ;
; Parallel expanders ; 14 / 120 ( 11 % ) ;
; Cells using turbo bit ; 112 / 128 ( 87 % ) ;
; Maximum fan-out node ; rst ;
; Maximum fan-out ; 78 ;
; Total fan-out ; 1240 ;
; Average fan-out ; 7.34 ;
+-------------------------------+--------------------+
+-------------------------------------------------------------------------------------------------------------------------------------------------+
; Input Pins ;
+-----------+-------+----------+-----+-----------------------+--------------------+--------+----------------+--------------+----------------------+
; Name ; Pin # ; I/O Bank ; LAB ; Combinational Fan-Out ; Registered Fan-Out ; Global ; Input Register ; I/O Standard ; Location assigned by ;
+-----------+-------+----------+-----+-----------------------+--------------------+--------+----------------+--------------+----------------------+
; clk ; 83 ; -- ; -- ; 39 ; 0 ; yes ; no ; TTL ; User ;
; key_input ; 35 ; -- ; 4 ; 2 ; 0 ; no ; no ; TTL ; User ;
; rst ; 1 ; -- ; -- ; 78 ; 0 ; yes ; no ; TTL ; User ;
; rxd ; 25 ; -- ; 3 ; 1 ; 0 ; no ; no ; TTL ; User ;
+-----------+-------+----------+-----+-----------------------+--------------------+--------+----------------+--------------+----------------------+
+----------------------------------------------------------------------------------------------------------------------------------------------------------+
; Output Pins ;
+-------------+-------+----------+-----+-----------------+----------------+------------+---------------+--------------+----------------------+-------------+
; Name ; Pin # ; I/O Bank ; LAB ; Output Register ; Slow Slew Rate ; Open Drain ; TRI Primitive ; I/O Standard ; Location assigned by ; Load ;
+-------------+-------+----------+-----+-----------------+----------------+------------+---------------+--------------+----------------------+-------------+
; en[0] ; 75 ; -- ; 8 ; no ; no ; no ; no ; TTL ; User ; Unspecified ;
; en[1] ; 74 ; -- ; 8 ; no ; no ; no ; no ; TTL ; User ; Unspecified ;
; en[2] ; 73 ; -- ; 8 ; no ; no ; no ; no ; TTL ; User ; Unspecified ;
; en[3] ; 70 ; -- ; 7 ; no ; no ; no ; no ; TTL ; User ; Unspecified ;
; en[4] ; 69 ; -- ; 7 ; no ; no ; no ; no ; TTL ; User ; Unspecified ;
; en[5] ; 68 ; -- ; 7 ; no ; no ; no ; no ; TTL ; User ; Unspecified ;
; en[6] ; 67 ; -- ; 7 ; no ; no ; no ; no ; TTL ; User ; Unspecified ;
; en[7] ; 65 ; -- ; 7 ; no ; no ; no ; no ; TTL ; User ; Unspecified ;
; lowbit ; 30 ; -- ; 3 ; no ; no ; no ; no ; TTL ; User ; Unspecified ;
; seg_data[0] ; 61 ; -- ; 6 ; no ; no ; no ; no ; TTL ; User ; Unspecified ;
; seg_data[1] ; 64 ; -- ; 7 ; no ; no ; no ; no ; TTL ; User ; Unspecified ;
; seg_data[2] ; 56 ; -- ; 6 ; no ; no ; no ; no ; TTL ; User ; Unspecified ;
; seg_data[3] ; 58 ; -- ; 6 ; no ; no ; no ; no ; TTL ; User ; Unspecified ;
; seg_data[4] ; 60 ; -- ; 6 ; no ; no ; no ; no ; TTL ; User ; Unspecified ;
; seg_data[5] ; 63 ; -- ; 7 ; no ; no ; no ; no ; TTL ; User ; Unspecified ;
; seg_data[6] ; 55 ; -- ; 6 ; no ; no ; no ; no ; TTL ; User ; Unspecified ;
; seg_data[7] ; 57 ; -- ; 6 ; no ; no ; no ; no ; TTL ; User ; Unspecified ;
; txd ; 27 ; -- ; 3 ; no ; no ; no ; no ; TTL ; User ; Unspecified ;
+-------------+-------+----------+-----+-----------------+----------------+------------+---------------+--------------+----------------------+-------------+
+-------------------------------------------------------------------------------------------------------+
; All Package Pins ;
+----------+------------+----------+----------------+--------+--------------+---------+-----------------+
; Location ; Pad Number ; I/O Bank ; Pin Name/Usage ; Dir. ; I/O Standard ; Voltage ; User Assignment ;
+----------+------------+----------+----------------+--------+--------------+---------+-----------------+
; 1 ; 0 ; -- ; rst ; input ; TTL ; ; Y ;
; 2 ; 1 ; -- ; GND+ ; ; ; ; ;
; 3 ; 2 ; -- ; VCCINT ; power ; ; 5.0V ; ;
; 4 ; 3 ; -- ; RESERVED_INPUT ; ; ; ; ;
; 5 ; 4 ; -- ; RESERVED_INPUT ; ; ; ; ;
; 6 ; 5 ; -- ; RESERVED_INPUT ; ; ; ; ;
; 7 ; 6 ; -- ; GND ; gnd ; ; ; ;
; 8 ; 7 ; -- ; RESERVED_INPUT ; ; ; ; ;
; 9 ; 8 ; -- ; RESERVED_INPUT ; ; ; ; ;
; 10 ; 9 ; -- ; RESERVED_INPUT ; ; ; ; ;
; 11 ; 10 ; -- ; RESERVED_INPUT ; ; ; ; ;
; 12 ; 11 ; -- ; RESERVED_INPUT ; ; ; ; ;
; 13 ; 12 ; -- ; VCCIO ; power ; ; 5.0V ; ;
; 14 ; 13 ; -- ; +TDI ; input ; TTL ; ; N ;
; 15 ; 14 ; -- ; RESERVED_INPUT ; ; ; ; ;
; 16 ; 15 ; -- ; RESERVED_INPUT ; ; ; ; ;
; 17 ; 16 ; -- ; RESERVED_INPUT ; ; ; ; ;
; 18 ; 17 ; -- ; RESERVED_INPUT ; ; ; ; ;
; 19 ; 18 ; -- ; GND ; gnd ; ; ; ;
; 20 ; 19 ; -- ; RESERVED_INPUT ; ; ; ; ;
; 21 ; 20 ; -- ; RESERVED_INPUT ; ; ; ; ;
; 22 ; 21 ; -- ; RESERVED_INPUT ; ; ; ; ;
; 23 ; 22 ; -- ; +TMS ; input ; TTL ; ; N ;
; 24 ; 23 ; -- ; RESERVED_INPUT ; ; ; ; ;
; 25 ; 24 ; -- ; rxd ; input ; TTL ; ; Y ;
; 26 ; 25 ; -- ; VCCIO ; power ; ; 5.0V ; ;
; 27 ; 26 ; -- ; txd ; output ; TTL ; ; Y ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -