myadder.fit.rpt
来自「基于ALTERA 公司cyclone系列FPGA的程序」· RPT 代码 · 共 496 行 · 第 1/5 页
RPT
496 行
; 189 ; ; 2 ; VCCIO2 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
; 190 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; 191 ; ; ; VCCINT ; power ; ; 1.5V ; -- ; ; -- ; -- ;
; 192 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; 193 ; 158 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; 194 ; 159 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; 195 ; 160 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; 196 ; 161 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; 197 ; 162 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; 198 ; 163 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; 199 ; 164 ; 2 ; a[3] ; input ; LVTTL ; ; Column I/O ; N ; no ; Off ;
; 200 ; 165 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; 201 ; 166 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; 202 ; 167 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; 203 ; 168 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; 204 ; 169 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; 205 ; 170 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; 206 ; 171 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; 207 ; 172 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; 208 ; 173 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; 209 ; ; 2 ; VCCIO2 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
; 210 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; 211 ; ; ; VCCINT ; power ; ; 1.5V ; -- ; ; -- ; -- ;
; 212 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; 213 ; 174 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; 214 ; 175 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; 215 ; 176 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; 216 ; 177 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; 217 ; 178 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; 218 ; 179 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; 219 ; 180 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; 220 ; 181 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; 221 ; 182 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; 222 ; 183 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; 223 ; 184 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; 224 ; 185 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; 225 ; 186 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; 226 ; 187 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; 227 ; 188 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; 228 ; 189 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; 229 ; ; ; VCCINT ; power ; ; 1.5V ; -- ; ; -- ; -- ;
; 230 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; 231 ; ; 2 ; VCCIO2 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
; 232 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; 233 ; 190 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; 234 ; 191 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; 235 ; 192 ; 2 ; b[1] ; input ; LVTTL ; ; Column I/O ; N ; no ; Off ;
; 236 ; 193 ; 2 ; sum[1] ; output ; LVTTL ; ; Column I/O ; N ; no ; Off ;
; 237 ; 194 ; 2 ; a[1] ; input ; LVTTL ; ; Column I/O ; N ; no ; Off ;
; 238 ; 195 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; 239 ; 196 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
; 240 ; 197 ; 2 ; a[0] ; input ; LVTTL ; ; Column I/O ; N ; no ; Off ;
+----------+------------+----------+-------------------------------------------+--------+--------------+---------+------------+-----------------+----------+--------------+
+------------------------------------------------------------------+
; Output Pin Default Load For Reported TCO ;
+---------------------+-------+------------------------------------+
; I/O Standard ; Load ; Termination Resistance ;
+---------------------+-------+------------------------------------+
; LVTTL ; 10 pF ; Not Available ;
; LVCMOS ; 10 pF ; Not Available ;
; 2.5 V ; 10 pF ; Not Available ;
; 1.8 V ; 10 pF ; Not Available ;
; 1.5 V ; 10 pF ; Not Available ;
; SSTL-3 Class I ; 30 pF ; 50 Ohm (Parallel), 25 Ohm (Serial) ;
; SSTL-3 Class II ; 30 pF ; 25 Ohm (Parallel), 25 Ohm (Serial) ;
; SSTL-2 Class I ; 30 pF ; 50 Ohm (Parallel), 25 Ohm (Serial) ;
; SSTL-2 Class II ; 30 pF ; 25 Ohm (Parallel), 25 Ohm (Serial) ;
; Differential SSTL-2 ; 10 pF ; (See SSTL-2) ;
; 3.3-V PCI ; 10 pF ; 25 Ohm (Parallel) ;
; LVDS ; 4 pF ; 100 Ohm (Differential) ;
; RSDS ; 10 pF ; 100 Ohm (Differential) ;
+---------------------+-------+------------------------------------+
Note: User assignments will override these defaults. The user specified values are listed in the Output Pins and Bidir Pins tables.
+------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Fitter Resource Utilization by Entity ;
+----------------------------+-------------+--------------+-------------+------+------+--------------+--------------+-------------------+------------------+-----------------+------------+------------------------+
; Compilation Hierarchy Node ; Logic Cells ; LC Registers ; Memory Bits ; M4Ks ; Pins ; Virtual Pins ; LUT-Only LCs ; Register-Only LCs ; LUT/Register LCs ; Carry Chain LCs ; Packed LCs ; Full Hierarchy Name ;
+----------------------------+-------------+--------------+-------------+------+------+--------------+--------------+-------------------+------------------+-----------------+------------+------------------------+
; |adder4 ; 2 (0) ; 0 ; 0 ; 0 ; 14 ; 0 ; 2 (0) ; 0 (0) ; 0 (0) ; 0 (0) ; 0 (0) ; |adder4 ;
; |myadder:adder0| ; 1 (1) ; 0 ; 0 ; 0 ; 0 ; 0 ; 1 (1) ; 0 (0) ; 0 (0) ; 0 (0) ; 0 (0) ; |adder4|myadder:adder0 ;
; |mydecr:decr0| ; 1 (1) ; 0 ; 0 ; 0 ; 0 ; 0 ; 1 (1) ; 0 (0) ; 0 (0) ; 0 (0) ; 0 (0) ; |adder4|mydecr:decr0 ;
+----------------------------+-------------+--------------+-------------+------+------+--------------+--------------+-------------------+------------------+-----------------+------------+------------------------+
Note: For table entries with two numbers listed, the numbers in parentheses indicate the number of resources of the given type used by the specific entity alone. The numbers listed outside of parentheses indicate the total resources of the given type used by the specific entity and all of its sub-entities in the hierarchy.
+------------------------------------------------------------------------------------+
; Delay Chain Summary ;
+-----------+----------+---------------+---------------+-----------------------+-----+
; Name ; Pin Type ; Pad to Core 0 ; Pad to Core 1 ; Pad to Input Register ; TCO ;
+-----------+----------+---------------+---------------+-----------------------+-----+
; a[2] ; Input ; OFF ; OFF ; -- ; -- ;
; a[3] ; Input ; OFF
⌨️ 快捷键说明
复制代码Ctrl + C
搜索代码Ctrl + F
全屏模式F11
增大字号Ctrl + =
减小字号Ctrl + -
显示快捷键?