⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 dds.fit.rpt

📁 基于FPGA平台
💻 RPT
📖 第 1 页 / 共 5 页
字号:
; 138      ;            ; 2        ; VCCIO2                                    ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
; 139      ; 165        ; 2        ; GND*                                      ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 140      ;            ;          ; GND                                       ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
; 141      ; 166        ; 2        ; GND*                                      ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 142      ; 167        ; 2        ; GND*                                      ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 143      ; 168        ; 2        ; GND*                                      ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 144      ; 169        ; 2        ; GND*                                      ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
+----------+------------+----------+-------------------------------------------+--------+--------------+---------+------------+-----------------+----------+--------------+


+-------------------------------------------------------------------------------+
; Output Pin Default Load For Reported TCO                                      ;
+----------------------------------+-------+------------------------------------+
; I/O Standard                     ; Load  ; Termination Resistance             ;
+----------------------------------+-------+------------------------------------+
; LVTTL                            ; 0 pF  ; Not Available                      ;
; LVCMOS                           ; 0 pF  ; Not Available                      ;
; 2.5 V                            ; 0 pF  ; Not Available                      ;
; 1.8 V                            ; 0 pF  ; Not Available                      ;
; 1.5 V                            ; 0 pF  ; Not Available                      ;
; 3.3-V PCI                        ; 10 pF ; 25 Ohm (Parallel)                  ;
; 3.3-V PCI-X                      ; 10 pF ; 25 Ohm (Parallel)                  ;
; SSTL-2 Class I                   ; 0 pF  ; 50 Ohm (Parallel), 25 Ohm (Serial) ;
; SSTL-2 Class II                  ; 0 pF  ; 25 Ohm (Parallel), 25 Ohm (Serial) ;
; SSTL-18 Class I                  ; 0 pF  ; 50 Ohm (Parallel), 25 Ohm (Serial) ;
; SSTL-18 Class II                 ; 0 pF  ; 25 Ohm (Parallel), 25 Ohm (Serial) ;
; 1.5-V HSTL Class I               ; 0 pF  ; 50 Ohm (Parallel)                  ;
; 1.5-V HSTL Class II              ; 0 pF  ; 25 Ohm (Parallel)                  ;
; 1.8-V HSTL Class I               ; 0 pF  ; 50 Ohm (Parallel)                  ;
; 1.8-V HSTL Class II              ; 0 pF  ; 25 Ohm (Parallel)                  ;
; Differential SSTL-2              ; 0 pF  ; (See SSTL-2)                       ;
; Differential 2.5-V SSTL Class II ; 0 pF  ; (See SSTL-2 Class II)              ;
; Differential 1.8-V SSTL Class I  ; 0 pF  ; (See 1.8-V SSTL Class I)           ;
; Differential 1.8-V SSTL Class II ; 0 pF  ; (See 1.8-V SSTL Class II)          ;
; Differential 1.5-V HSTL Class I  ; 0 pF  ; (See 1.5-V HSTL Class I)           ;
; Differential 1.5-V HSTL Class II ; 0 pF  ; (See 1.5-V HSTL Class II)          ;
; Differential 1.8-V HSTL Class I  ; 0 pF  ; (See 1.8-V HSTL Class I)           ;
; Differential 1.8-V HSTL Class II ; 0 pF  ; (See 1.8-V HSTL Class II)          ;
; LVDS                             ; 0 pF  ; 100 Ohm (Differential)             ;
; mini-LVDS                        ; 0 pF  ; 100 Ohm (Differential)             ;
; RSDS                             ; 0 pF  ; 100 Ohm (Differential)             ;
; Simple RSDS                      ; 0 pF  ; Not Available                      ;
; Differential LVPECL              ; 0 pF  ; 100 Ohm (Differential)             ;
+----------------------------------+-------+------------------------------------+
Note: User assignments will override these defaults. The user specified values are listed in the Output Pins and Bidir Pins tables.


+--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Fitter Resource Utilization by Entity                                                                                                                                                                                                                                                                                                                                                                                    ;
+---------------------------------------------------------------------+-------------+-------------------+--------------+-------------+------+--------------+---------+-----------+------+--------------+--------------+-------------------+------------------+-------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Compilation Hierarchy Node                                          ; Logic Cells ; LC Combinationals ; LC Registers ; Memory Bits ; M4Ks ; DSP Elements ; DSP 9x9 ; DSP 18x18 ; Pins ; Virtual Pins ; LUT-Only LCs ; Register-Only LCs ; LUT/Register LCs ; Full Hierarchy Name                                                                                                                                         ;
+---------------------------------------------------------------------+-------------+-------------------+--------------+-------------+------+--------------+---------+-----------+------+--------------+--------------+-------------------+------------------+-------------------------------------------------------------------------------------------------------------------------------------------------------------+
; |DDS                                                                ; 204 (0)     ; 177 (0)           ; 139 (0)      ; 10240       ; 3    ; 0            ; 0       ; 0         ; 31   ; 0            ; 65 (0)       ; 27 (0)            ; 112 (0)          ; |DDS                                                                                                                                                        ;
;    |REG10B:U5|                                                      ; 10 (10)     ; 8 (8)             ; 10 (10)      ; 0           ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; 0 (0)        ; 2 (2)             ; 8 (8)            ; |DDS|REG10B:U5                                                                                                                                              ;
;    |REG32B:U1|                                                      ; 8 (8)       ; 0 (0)             ; 8 (8)        ; 0           ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; 0 (0)        ; 8 (8)             ; 0 (0)            ; |DDS|REG32B:U1                                                                                                                                              ;
;    |REG32B:U3|                                                      ; 12 (12)     ; 12 (12)           ; 12 (12)      ; 0           ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 12 (12)          ; |DDS|REG32B:U3                                                                                                                                              ;
;    |Sin_rom:U6|                                                     ; 67 (0)      ; 63 (0)            ; 39 (0)       ; 10240       ; 3    ; 0            ; 0       ; 0         ; 0    ; 0            ; 27 (0)       ; 4 (0)             ; 36 (0)           ; |DDS|Sin_rom:U6                                                                                                                                             ;
;       |altsyncram:altsyncram_component|                             ; 67 (0)      ; 63 (0)            ; 39 (0)       ; 10240       ; 3    ; 0            ; 0       ; 0         ; 0    ; 0            ; 27 (0)       ; 4 (0)             ; 36 (0)           ; |DDS|Sin_rom:U6|altsyncram:altsyncram_component                                                                                                             ;
;          |altsyncram_ha91:auto_generated|                           ; 67 (0)      ; 63 (0)            ; 39 (0)       ; 10240       ; 3    ; 0            ; 0       ; 0         ; 0    ; 0            ; 27 (0)       ; 4 (0)             ; 36 (0)           ; |DDS|Sin_rom:U6|altsyncram:altsyncram_component|altsyncram_ha91:auto_generated                                                                              ;
;             |altsyncram_66f2:altsyncram1|                           ; 0 (0)       ; 0 (0)             ; 0 (0)        ; 10240       ; 3    ; 0            ; 0       ; 0         ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 0 (0)            ; |DDS|Sin_rom:U6|altsyncram:altsyncram_component|altsyncram_ha91:auto_generated|altsyncram_66f2:altsyncram1                                                  ;
;             |sld_mod_ram_rom:mgl_prim2|                             ; 67 (42)     ; 63 (38)           ; 39 (30)      ; 0           ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; 27 (11)      ; 4 (4)             ; 36 (27)          ; |DDS|Sin_rom:U6|altsyncram:altsyncram_component|altsyncram_ha91:auto_generated|sld_mod_ram_rom:mgl_prim2                                                    ;
;                |sld_rom_sr:\ram_rom_logic_gen:name_gen:info_rom_sr| ; 25 (25)     ; 25 (25)           ; 9 (9)        ; 0           ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; 16 (16)      ; 0 (0)             ; 9 (9)            ; |DDS|Sin_rom:U6|altsyncram:altsyncram_component|altsyncram_ha91:auto_generated|sld_mod_ram_rom:mgl_prim2|sld_rom_sr:\ram_rom_logic_gen:name_gen:info_rom_sr ;
;    |sld_hub:sld_hub_inst|                                           ; 108 (26)    ; 94 (39)           ; 70 (7)       ; 0           ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; 38 (19)      ; 13 (0)            ; 57 (20)          ; |DDS|sld_hub:sld_hub_inst                                                                                                                                   ;
;       |lpm_decode:instruction_decoder|                              ; 5 (0)       ; 5 (0)             ; 5 (0)        ; 0           ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 5 (0)            ; |DDS|sld_hub:sld_hub_inst|lpm_decode:instruction_decoder                                                                                                    ;
;          |decode_aoi:auto_generated|                                ; 5 (5)       ; 5 (5)             ; 5 (5)        ; 0           ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 5 (5)            ; |DDS|sld_hub:sld_hub_inst|lpm_decode:instruction_decoder|decode_aoi:auto_generated                                                                          ;
;       |lpm_shiftreg:jtag_ir_register|                               ; 10 (10)     ; 0 (0)             ; 10 (10)      ; 0           ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; 0 (0)        ; 8 (8)             ; 2 (2)            ; |DDS|sld_hub:sld_hub_inst|lpm_shiftreg:jtag_ir_register                                                                                                     ;
;       |sld_dffex:BROADCAST|                                         ; 2 (2)       ; 2 (2)             ; 1 (1)        ; 0           ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; 1 (1)        ; 0 (0)             ; 1 (1)            ; |DDS|sld_hub:sld_hub_inst|sld_dffex:BROADCAST                                                                                                               ;
;       |sld_dffex:IRF_ENA_0|                                         ; 1 (1)       ; 1 (1)             ; 1 (1)        ; 0           ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 1 (1)            ; |DDS|sld_hub:sld_hub_inst|sld_dffex:IRF_ENA_0                                                                                                               ;
;       |sld_dffex:IRF_ENA|                                           ; 1 (1)       ; 0 (0)             ; 1 (1)        ; 0           ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 1 (1)            ; |DDS|sld_hub:sld_hub_inst|sld_dffex:IRF_ENA                                                                                                                 ;
;       |sld_dffex:IRSR|                                              ; 8 (8)       ; 3 (3)             ; 6 (6)        ; 0           ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; 2 (2)        ; 0 (0)             ; 6 (6)            ; |DDS|sld_hub:sld_hub_inst|sld_dffex:IRSR                                                                                                                    ;
;       |sld_dffex:RESET|                                             ; 2 (2)       ; 2 (2)             ; 1 (1)        ; 0           ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; 1 (1)        ; 0 (0)             ; 1 (1)            ; |DDS|sld_hub:sld_hub_inst|sld_dffex:RESET                                                                                                                   ;
;       |sld_dffex:\GEN_IRF:1:IRF|                                    ; 6 (6)       ; 1 (1)             ; 5 (5)        ; 0           ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; 1 (1)        ; 0 (0)             ; 5 (5)            ; |DDS|sld_hub:sld_hub_inst|sld_dffex:\GEN_IRF:1:IRF                                                                                                          ;
;       |sld_dffex:\GEN_SHADOW_IRF:1:S_IRF|                           ; 5 (5)       ; 0 (0)             ; 5 (5)        ; 0           ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; 0 (0)        ; 5 (5)             ; 0 (0)            ; |DDS|sld_hub:sld_hub_inst|sld_dffex:\GEN_SHADOW_IRF:1:S_IRF                                                                                                 ;
;       |sld_jtag_state_machine:jtag_state_machine|                   ; 21 (21)     ; 20 (20)           ; 19 (19)      ; 0           ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; 2 (2)        ; 0 (0)             ; 19 (19)          ; |DDS|sld_hub:sld_hub_inst|sld_jtag_state_machine:jtag_state_machine                                                                                         ;
;       |sld_rom_sr:HUB_INFO_REG|                                     ; 21 (21)     ; 21 (21)           ; 9 (9)        ; 0           ; 0    ; 0            ; 0       ; 0         ; 0    ; 0            ; 12 (12)      ; 0 (0)             ; 9 (9)            ; |DDS|sld_hub:sld_hub_inst|sld_rom_sr:HUB_INFO_REG                                                                                                           ;
+---------------------------------------------------------------------+-------------+-------------------+--------------+-------------+------+--------------+---------+-----------+------+--------------+--------------+-------------------+------------------+-------------------------------------------------------------------------------------------------------------------------------------------------------------+
Note: For table entries with two numbers listed, the numbers in parentheses indicate the number of resources of the given type used by the specific entity alone. The numbers listed outside of parentheses indicate the total resources of the given type used by the specific entity and all of its sub-entities in the hierarchy.


+-----------------------------------------------------------------------------------+
; Delay Chain Summary                                                               ;
+----------+----------+---------------+---------------+-----------------------+-----+
; Name     ; Pin Type ; Pad to Core 0 ; Pad to Core 1 ; Pad to Input Register ; TCO ;
+----------+----------+---------------+---------------+-----------------------+-----+
; clk      ; Input    ; 0             ; 0             ; --                    ; --  ;
; Pword[0] ; Input    ; 6             ; 6             ; --                    ; --  ;
; Pword[1] ; Input    ; 6             ; 6             ; --                  

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -