📄 uartt.tan.rpt
字号:
; 36.912 ns ; 210.35 MHz ( period = 4.754 ns ) ; UART:inst|cnt_delay[11] ; UART:inst|cnt_delay[13] ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.405 ns ; 4.493 ns ;
; 36.917 ns ; 210.57 MHz ( period = 4.749 ns ) ; UART:inst|cnt_delay[2] ; UART:inst|cnt_delay[8] ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.405 ns ; 4.488 ns ;
; 36.925 ns ; 210.93 MHz ( period = 4.741 ns ) ; UART:inst|cnt_delay[7] ; UART:inst|cnt_delay[8] ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.405 ns ; 4.480 ns ;
; 36.928 ns ; 211.06 MHz ( period = 4.738 ns ) ; UART:inst|cnt_delay[2] ; UART:inst|cnt_delay[13] ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.405 ns ; 4.477 ns ;
; 36.936 ns ; 211.42 MHz ( period = 4.730 ns ) ; UART:inst|cnt_delay[7] ; UART:inst|cnt_delay[13] ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.405 ns ; 4.469 ns ;
; 36.941 ns ; 211.64 MHz ( period = 4.725 ns ) ; UART:inst|cnt_delay[9] ; UART:inst|cnt_delay[13] ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.405 ns ; 4.464 ns ;
; 36.943 ns ; 211.73 MHz ( period = 4.723 ns ) ; UART:inst|cnt_delay[7] ; UART:inst|cnt_delay[16] ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.405 ns ; 4.462 ns ;
; 36.949 ns ; 212.00 MHz ( period = 4.717 ns ) ; UART:inst|cnt_delay[4] ; UART:inst|cnt_delay[12] ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.405 ns ; 4.456 ns ;
; 36.950 ns ; 212.04 MHz ( period = 4.716 ns ) ; UART:inst|cnt_delay[0] ; UART:inst|cnt_delay[0] ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.405 ns ; 4.455 ns ;
; 36.950 ns ; 212.04 MHz ( period = 4.716 ns ) ; UART:inst|cnt_delay[0] ; UART:inst|cnt_delay[18] ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.405 ns ; 4.455 ns ;
; 36.953 ns ; 212.18 MHz ( period = 4.713 ns ) ; UART:inst|cnt_delay[10] ; UART:inst|cnt_delay[19] ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.405 ns ; 4.452 ns ;
; 36.955 ns ; 212.27 MHz ( period = 4.711 ns ) ; UART:inst|cnt_delay[4] ; UART:inst|cnt_delay[10] ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.405 ns ; 4.450 ns ;
; 36.956 ns ; 212.31 MHz ( period = 4.710 ns ) ; UART:inst|cnt_delay[12] ; UART:inst|cnt_delay[19] ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.405 ns ; 4.449 ns ;
; 36.975 ns ; 213.17 MHz ( period = 4.691 ns ) ; UART:inst|send_state[0] ; UART:inst|txd_buf[3] ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.405 ns ; 4.430 ns ;
; 36.981 ns ; 213.45 MHz ( period = 4.685 ns ) ; UART:inst|div_reg[2] ; UART:inst|clkbaud8x ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.370 ns ; 4.389 ns ;
; 36.988 ns ; 213.77 MHz ( period = 4.678 ns ) ; UART:inst|send_state[0] ; UART:inst|state_tras[0] ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.405 ns ; 4.417 ns ;
; 36.994 ns ; 214.04 MHz ( period = 4.672 ns ) ; UART:inst|cnt_delay[7] ; UART:inst|cnt_delay[12] ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.405 ns ; 4.411 ns ;
; 37.000 ns ; 214.32 MHz ( period = 4.666 ns ) ; UART:inst|cnt_delay[7] ; UART:inst|cnt_delay[10] ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.405 ns ; 4.405 ns ;
; 37.002 ns ; 214.41 MHz ( period = 4.664 ns ) ; UART:inst|cnt_delay[10] ; UART:inst|cnt_delay[16] ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.405 ns ; 4.403 ns ;
; 37.004 ns ; 214.50 MHz ( period = 4.662 ns ) ; UART:inst|div_reg[8] ; UART:inst|div_reg[13] ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.405 ns ; 4.401 ns ;
; 37.005 ns ; 214.55 MHz ( period = 4.661 ns ) ; UART:inst|cnt_delay[12] ; UART:inst|cnt_delay[16] ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.405 ns ; 4.400 ns ;
; 37.010 ns ; 214.78 MHz ( period = 4.656 ns ) ; UART:inst|div_reg[2] ; UART:inst|div_reg[10] ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.405 ns ; 4.395 ns ;
; 37.021 ns ; 215.29 MHz ( period = 4.645 ns ) ; UART:inst|cnt_delay[14] ; UART:inst|cnt_delay[19] ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.405 ns ; 4.384 ns ;
; 37.022 ns ; 215.33 MHz ( period = 4.644 ns ) ; UART:inst|cnt_delay[14] ; UART:inst|cnt_delay[12] ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.405 ns ; 4.383 ns ;
; 37.025 ns ; 215.47 MHz ( period = 4.641 ns ) ; UART:inst|cnt_delay[14] ; UART:inst|start_delaycnt ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.405 ns ; 4.380 ns ;
; 37.028 ns ; 215.61 MHz ( period = 4.638 ns ) ; UART:inst|state_tras[0] ; UART:inst|txd_buf[6] ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.370 ns ; 4.342 ns ;
; 37.028 ns ; 215.61 MHz ( period = 4.638 ns ) ; UART:inst|state_tras[0] ; UART:inst|txd_buf[5] ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.370 ns ; 4.342 ns ;
; 37.028 ns ; 215.61 MHz ( period = 4.638 ns ) ; UART:inst|state_tras[0] ; UART:inst|txd_buf[1] ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.370 ns ; 4.342 ns ;
; 37.030 ns ; 215.70 MHz ( period = 4.636 ns ) ; UART:inst|cnt_delay[14] ; UART:inst|cnt_delay[10] ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.405 ns ; 4.375 ns ;
; 37.036 ns ; 215.98 MHz ( period = 4.630 ns ) ; UART:inst|cnt_delay[14] ; UART:inst|key_entry1 ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.405 ns ; 4.369 ns ;
; 37.037 ns ; 216.03 MHz ( period = 4.629 ns ) ; UART:inst|cnt_delay[6] ; UART:inst|cnt_delay[17] ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.405 ns ; 4.368 ns ;
; 37.039 ns ; 216.12 MHz ( period = 4.627 ns ) ; UART:inst|cnt_delay[5] ; UART:inst|cnt_delay[17] ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.405 ns ; 4.366 ns ;
; 37.044 ns ; 216.36 MHz ( period = 4.622 ns ) ; UART:inst|cnt_delay[16] ; UART:inst|cnt_delay[8] ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.405 ns ; 4.361 ns ;
; 37.055 ns ; 216.87 MHz ( period = 4.611 ns ) ; UART:inst|cnt_delay[16] ; UART:inst|cnt_delay[13] ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.405 ns ; 4.350 ns ;
; 37.067 ns ; 217.44 MHz ( period = 4.599 ns ) ; UART:inst|cnt_delay[4] ; UART:inst|cnt_delay[17] ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.405 ns ; 4.338 ns ;
; 37.070 ns ; 217.58 MHz ( period = 4.596 ns ) ; UART:inst|send_state[2] ; UART:inst|txd_buf[3] ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.405 ns ; 4.335 ns ;
; 37.093 ns ; 218.67 MHz ( period = 4.573 ns ) ; UART:inst|state_tras[1] ; UART:inst|send_state[2] ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.405 ns ; 4.312 ns ;
; 37.095 ns ; 218.77 MHz ( period = 4.571 ns ) ; UART:inst|cnt_delay[3] ; UART:inst|cnt_delay[8] ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.405 ns ; 4.310 ns ;
; 37.103 ns ; 219.15 MHz ( period = 4.563 ns ) ; UART:inst|div_reg[2] ; UART:inst|div_reg[13] ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.405 ns ; 4.302 ns ;
; 37.106 ns ; 219.30 MHz ( period = 4.560 ns ) ; UART:inst|cnt_delay[3] ; UART:inst|cnt_delay[13] ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.405 ns ; 4.299 ns ;
; 37.112 ns ; 219.59 MHz ( period = 4.554 ns ) ; UART:inst|cnt_delay[7] ; UART:inst|cnt_delay[17] ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.405 ns ; 4.293 ns ;
; 37.121 ns ; 220.02 MHz ( period = 4.545 ns ) ; UART:inst|send_state[2] ; UART:inst|state_tras[0] ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.405 ns ; 4.284 ns ;
; 37.123 ns ; 220.12 MHz ( period = 4.543 ns ) ; UART:inst|cnt_delay[0] ; UART:inst|cnt_delay[19] ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.405 ns ; 4.282 ns ;
; 37.130 ns ; 220.46 MHz ( period = 4.536 ns ) ; UART:inst|div8_tras_reg[1] ; UART:inst|txd_buf[6] ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.370 ns ; 4.240 ns ;
; 37.130 ns ; 220.46 MHz ( period = 4.536 ns ) ; UART:inst|div8_tras_reg[1] ; UART:inst|txd_buf[5] ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.370 ns ; 4.240 ns ;
; 37.130 ns ; 220.46 MHz ( period = 4.536 ns ) ; UART:inst|div8_tras_reg[1] ; UART:inst|txd_buf[1] ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.370 ns ; 4.240 ns ;
; 37.132 ns ; 220.56 MHz ( period = 4.534 ns ) ; UART:inst|div8_tras_reg[2] ; UART:inst|txd_reg ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.370 ns ; 4.238 ns ;
; 37.134 ns ; 220.65 MHz ( period = 4.532 ns ) ; UART:inst|cnt_delay[2] ; UART:inst|cnt_delay[19] ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.405 ns ; 4.271 ns ;
; 37.138 ns ; 220.85 MHz ( period = 4.528 ns ) ; UART:inst|state_rec[2] ; UART:inst|rxd_buf[0] ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.468 ns ; 4.330 ns ;
; 37.138 ns ; 220.85 MHz ( period = 4.528 ns ) ; UART:inst|state_rec[2] ; UART:inst|rxd_buf[4] ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.468 ns ; 4.330 ns ;
; 37.138 ns ; 220.85 MHz ( period = 4.528 ns ) ; UART:inst|state_rec[2] ; UART:inst|rxd_buf[3] ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.468 ns ; 4.330 ns ;
; 37.138 ns ; 220.85 MHz ( period = 4.528 ns ) ; UART:inst|state_rec[2] ; UART:inst|rxd_buf[2] ; appl:inst1|altpll:altpll_component|_clk0 ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -