📄 uartt.tan.rpt
字号:
; 36.127 ns ; 180.54 MHz ( period = 5.539 ns ) ; UART:inst|cnt_delay[14] ; UART:inst|cnt_delay[0] ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.405 ns ; 5.278 ns ;
; 36.127 ns ; 180.54 MHz ( period = 5.539 ns ) ; UART:inst|cnt_delay[14] ; UART:inst|cnt_delay[18] ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.405 ns ; 5.278 ns ;
; 36.139 ns ; 180.93 MHz ( period = 5.527 ns ) ; UART:inst|div8_rec_reg[2] ; UART:inst|rxd_buf[0] ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.468 ns ; 5.329 ns ;
; 36.139 ns ; 180.93 MHz ( period = 5.527 ns ) ; UART:inst|div8_rec_reg[2] ; UART:inst|rxd_buf[4] ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.468 ns ; 5.329 ns ;
; 36.139 ns ; 180.93 MHz ( period = 5.527 ns ) ; UART:inst|div8_rec_reg[2] ; UART:inst|rxd_buf[3] ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.468 ns ; 5.329 ns ;
; 36.139 ns ; 180.93 MHz ( period = 5.527 ns ) ; UART:inst|div8_rec_reg[2] ; UART:inst|rxd_buf[2] ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.468 ns ; 5.329 ns ;
; 36.139 ns ; 180.93 MHz ( period = 5.527 ns ) ; UART:inst|div8_rec_reg[2] ; UART:inst|rxd_buf[1] ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.468 ns ; 5.329 ns ;
; 36.139 ns ; 180.93 MHz ( period = 5.527 ns ) ; UART:inst|div8_rec_reg[2] ; UART:inst|rxd_buf[7] ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.468 ns ; 5.329 ns ;
; 36.139 ns ; 180.93 MHz ( period = 5.527 ns ) ; UART:inst|div8_rec_reg[2] ; UART:inst|rxd_buf[5] ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.468 ns ; 5.329 ns ;
; 36.139 ns ; 180.93 MHz ( period = 5.527 ns ) ; UART:inst|div8_rec_reg[2] ; UART:inst|rxd_buf[6] ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.468 ns ; 5.329 ns ;
; 36.256 ns ; 184.84 MHz ( period = 5.410 ns ) ; UART:inst|div8_rec_reg[0] ; UART:inst|rxd_buf[0] ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.468 ns ; 5.212 ns ;
; 36.256 ns ; 184.84 MHz ( period = 5.410 ns ) ; UART:inst|div8_rec_reg[0] ; UART:inst|rxd_buf[4] ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.468 ns ; 5.212 ns ;
; 36.256 ns ; 184.84 MHz ( period = 5.410 ns ) ; UART:inst|div8_rec_reg[0] ; UART:inst|rxd_buf[3] ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.468 ns ; 5.212 ns ;
; 36.256 ns ; 184.84 MHz ( period = 5.410 ns ) ; UART:inst|div8_rec_reg[0] ; UART:inst|rxd_buf[2] ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.468 ns ; 5.212 ns ;
; 36.256 ns ; 184.84 MHz ( period = 5.410 ns ) ; UART:inst|div8_rec_reg[0] ; UART:inst|rxd_buf[1] ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.468 ns ; 5.212 ns ;
; 36.256 ns ; 184.84 MHz ( period = 5.410 ns ) ; UART:inst|div8_rec_reg[0] ; UART:inst|rxd_buf[7] ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.468 ns ; 5.212 ns ;
; 36.256 ns ; 184.84 MHz ( period = 5.410 ns ) ; UART:inst|div8_rec_reg[0] ; UART:inst|rxd_buf[5] ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.468 ns ; 5.212 ns ;
; 36.256 ns ; 184.84 MHz ( period = 5.410 ns ) ; UART:inst|div8_rec_reg[0] ; UART:inst|rxd_buf[6] ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.468 ns ; 5.212 ns ;
; 36.275 ns ; 185.49 MHz ( period = 5.391 ns ) ; UART:inst|state_tras[3] ; UART:inst|send_state[2] ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.405 ns ; 5.130 ns ;
; 36.296 ns ; 186.22 MHz ( period = 5.370 ns ) ; UART:inst|state_tras[2] ; UART:inst|txd_reg ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.370 ns ; 5.074 ns ;
; 36.297 ns ; 186.25 MHz ( period = 5.369 ns ) ; UART:inst|cnt_delay[5] ; UART:inst|cnt_delay[19] ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.405 ns ; 5.108 ns ;
; 36.298 ns ; 186.29 MHz ( period = 5.368 ns ) ; UART:inst|cnt_delay[5] ; UART:inst|cnt_delay[12] ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.405 ns ; 5.107 ns ;
; 36.301 ns ; 186.39 MHz ( period = 5.365 ns ) ; UART:inst|cnt_delay[5] ; UART:inst|start_delaycnt ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.405 ns ; 5.104 ns ;
; 36.306 ns ; 186.57 MHz ( period = 5.360 ns ) ; UART:inst|cnt_delay[5] ; UART:inst|cnt_delay[10] ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.405 ns ; 5.099 ns ;
; 36.312 ns ; 186.78 MHz ( period = 5.354 ns ) ; UART:inst|cnt_delay[5] ; UART:inst|key_entry1 ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.405 ns ; 5.093 ns ;
; 36.316 ns ; 186.92 MHz ( period = 5.350 ns ) ; UART:inst|cnt_delay[17] ; UART:inst|cnt_delay[0] ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.405 ns ; 5.089 ns ;
; 36.316 ns ; 186.92 MHz ( period = 5.350 ns ) ; UART:inst|cnt_delay[17] ; UART:inst|cnt_delay[18] ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.405 ns ; 5.089 ns ;
; 36.411 ns ; 190.29 MHz ( period = 5.255 ns ) ; UART:inst|cnt_delay[15] ; UART:inst|cnt_delay[8] ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.405 ns ; 4.994 ns ;
; 36.422 ns ; 190.69 MHz ( period = 5.244 ns ) ; UART:inst|cnt_delay[15] ; UART:inst|cnt_delay[13] ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.405 ns ; 4.983 ns ;
; 36.428 ns ; 190.91 MHz ( period = 5.238 ns ) ; UART:inst|send_state[0] ; UART:inst|txd_reg ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.370 ns ; 4.942 ns ;
; 36.439 ns ; 191.31 MHz ( period = 5.227 ns ) ; UART:inst|cnt_delay[11] ; UART:inst|cnt_delay[0] ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.405 ns ; 4.966 ns ;
; 36.439 ns ; 191.31 MHz ( period = 5.227 ns ) ; UART:inst|cnt_delay[11] ; UART:inst|cnt_delay[18] ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.405 ns ; 4.966 ns ;
; 36.442 ns ; 191.42 MHz ( period = 5.224 ns ) ; UART:inst|cnt_delay[6] ; UART:inst|cnt_delay[8] ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.405 ns ; 4.963 ns ;
; 36.451 ns ; 191.75 MHz ( period = 5.215 ns ) ; UART:inst|div8_rec_reg[1] ; UART:inst|rxd_buf[0] ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.468 ns ; 5.017 ns ;
; 36.451 ns ; 191.75 MHz ( period = 5.215 ns ) ; UART:inst|div8_rec_reg[1] ; UART:inst|rxd_buf[4] ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.468 ns ; 5.017 ns ;
; 36.451 ns ; 191.75 MHz ( period = 5.215 ns ) ; UART:inst|div8_rec_reg[1] ; UART:inst|rxd_buf[3] ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.468 ns ; 5.017 ns ;
; 36.451 ns ; 191.75 MHz ( period = 5.215 ns ) ; UART:inst|div8_rec_reg[1] ; UART:inst|rxd_buf[2] ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.468 ns ; 5.017 ns ;
; 36.451 ns ; 191.75 MHz ( period = 5.215 ns ) ; UART:inst|div8_rec_reg[1] ; UART:inst|rxd_buf[1] ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.468 ns ; 5.017 ns ;
; 36.451 ns ; 191.75 MHz ( period = 5.215 ns ) ; UART:inst|div8_rec_reg[1] ; UART:inst|rxd_buf[7] ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.468 ns ; 5.017 ns ;
; 36.451 ns ; 191.75 MHz ( period = 5.215 ns ) ; UART:inst|div8_rec_reg[1] ; UART:inst|rxd_buf[5] ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.468 ns ; 5.017 ns ;
; 36.451 ns ; 191.75 MHz ( period = 5.215 ns ) ; UART:inst|div8_rec_reg[1] ; UART:inst|rxd_buf[6] ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.468 ns ; 5.017 ns ;
; 36.453 ns ; 191.83 MHz ( period = 5.213 ns ) ; UART:inst|cnt_delay[6] ; UART:inst|cnt_delay[13] ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.405 ns ; 4.952 ns ;
; 36.455 ns ; 191.90 MHz ( period = 5.211 ns ) ; UART:inst|cnt_delay[2] ; UART:inst|cnt_delay[0] ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.405 ns ; 4.950 ns ;
; 36.455 ns ; 191.90 MHz ( period = 5.211 ns ) ; UART:inst|cnt_delay[2] ; UART:inst|cnt_delay[18] ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.405 ns ; 4.950 ns ;
; 36.456 ns ; 191.94 MHz ( period = 5.210 ns ) ; UART:inst|state_tras[3] ; UART:inst|txd_reg ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.370 ns ; 4.914 ns ;
; 36.463 ns ; 192.20 MHz ( period = 5.203 ns ) ; UART:inst|cnt_delay[7] ; UART:inst|cnt_delay[0] ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.405 ns ; 4.942 ns ;
; 36.463 ns ; 192.20 MHz ( period = 5.203 ns ) ; UART:inst|cnt_delay[7] ; UART:inst|cnt_delay[18] ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.405 ns ; 4.942 ns ;
; 36.486 ns ; 193.05 MHz ( period = 5.180 ns ) ; UART:inst|cnt_delay[8] ; UART:inst|cnt_delay[19] ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.405 ns ; 4.919 ns ;
; 36.522 ns ; 194.40 MHz ( period = 5.144 ns ) ; UART:inst|state_tras[2] ; UART:inst|send_state[0] ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.405 ns ; 4.883 ns ;
; 36.526 ns ; 194.55 MHz ( period = 5.140 ns ) ; UART:inst|state_tras[2] ; UART:inst|send_state[1] ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.405 ns ; 4.879 ns ;
; 36.535 ns ; 194.89 MHz ( period = 5.131 ns ) ; UART:inst|cnt_delay[8] ; UART:inst|cnt_delay[16] ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.405 ns ; 4.870 ns ;
; 36.561 ns ; 195.89 MHz ( period = 5.105 ns ) ; UART:inst|send_state[2] ; UART:inst|txd_reg ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.370 ns ; 4.809 ns ;
; 36.561 ns ; 195.89 MHz ( period = 5.105 ns ) ; UART:inst|state_tras[1] ; UART:inst|txd_reg ; appl:inst1|altpll:altpll_component|_clk0 ; appl:inst1|altpll:altpll_component|_clk0 ; 41.666 ns ; 41.370 ns ; 4.809 ns ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -