📄 adder8.vhd
字号:
LIBRARY IEEE;
USE IEEE.STD_LOGIC_1164.ALL;
ENTITY adder8 IS
PORT(
cin : IN STD_LOGIC; --进位输入
a,b : IN STD_LOGIC_VECTOR(7 DOWNTO 0); --加数
s : OUT STD_LOGIC_VECTOR(7 DOWNTO 0); --和
cout : OUT STD_LOGIC); --进位输出
END adder8;
ARCHITECTURE rtl OF adder8 IS
COMPONENT adder --元件声明,引用5.2中给出的一位全加器
PORT(
a,b,cin : IN STD_LOGIC;
s,cout : OUT STD_LOGIC);
END COMPONENT;
SIGNAL cout_temp : STD_LOGIC_VECTOR(7 DOWNTO 0); --每个一位全加器的进位输出
BEGIN
g1: FOR i IN 1 TO 7 GENERATE --实例化元件
adder_portmap: adder PORT MAP(a(i),b(i),cout_temp(i-1),s(i),cout_temp(i));
END GENERATE;
adder0_map: adder PORT MAP(a(0),b(0),cin,s(0),cout_temp(0));
cout<=cout_temp(7);
END rtl;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -