⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 pulse.fit.rpt

📁 由VHDL 语言实现的数控分频 利用的是QUARTUES环境已经得到验证
💻 RPT
📖 第 1 页 / 共 5 页
字号:
; Pad To Core Delay Chain Fanout                      ;
+-----------------------+-------------------+---------+
; Source Pin / Fanout   ; Pad To Core Index ; Setting ;
+-----------------------+-------------------+---------+
; clk                   ;                   ;         ;
; d[2]                  ;                   ;         ;
;      - \p_reg:cnt8[2] ; 0                 ; ON      ;
; d[3]                  ;                   ;         ;
;      - \p_reg:cnt8[3] ; 0                 ; ON      ;
; d[0]                  ;                   ;         ;
;      - \p_reg:cnt8[0] ; 0                 ; ON      ;
; d[1]                  ;                   ;         ;
;      - \p_reg:cnt8[1] ; 0                 ; ON      ;
; d[4]                  ;                   ;         ;
;      - \p_reg:cnt8[4] ; 0                 ; ON      ;
; d[5]                  ;                   ;         ;
;      - \p_reg:cnt8[5] ; 0                 ; ON      ;
; d[6]                  ;                   ;         ;
; d[7]                  ;                   ;         ;
;      - \p_reg:cnt8[7] ; 1                 ; ON      ;
+-----------------------+-------------------+---------+


+---------------------------------------------------------------------------------------------------+
; Control Signals                                                                                   ;
+-----------+-------------+---------+------------+--------+----------------------+------------------+
; Name      ; Location    ; Fan-Out ; Usage      ; Global ; Global Resource Used ; Global Line Name ;
+-----------+-------------+---------+------------+--------+----------------------+------------------+
; Equal0~66 ; LC_X8_Y3_N8 ; 8       ; Sync. load ; no     ; --                   ; --               ;
; clk       ; PIN_17      ; 9       ; Clock      ; yes    ; Global Clock         ; GCLK3            ;
; full      ; LC_X8_Y3_N8 ; 1       ; Clock      ; no     ; --                   ; --               ;
+-----------+-------------+---------+------------+--------+----------------------+------------------+


+---------------------------------------------------------------------+
; Global & Other Fast Signals                                         ;
+------+----------+---------+----------------------+------------------+
; Name ; Location ; Fan-Out ; Global Resource Used ; Global Line Name ;
+------+----------+---------+----------------------+------------------+
; clk  ; PIN_17   ; 9       ; Global Clock         ; GCLK3            ;
+------+----------+---------+----------------------+------------------+


+---------------------------------+
; Non-Global High Fan-Out Signals ;
+-----------------------+---------+
; Name                  ; Fan-Out ;
+-----------------------+---------+
; Equal0~66             ; 8       ;
; \p_reg:cnt8[4]~4      ; 3       ;
; \p_div:cnt2           ; 2       ;
; \p_reg:cnt8[7]        ; 2       ;
; \p_reg:cnt8[6]        ; 2       ;
; \p_reg:cnt8[5]        ; 2       ;
; \p_reg:cnt8[4]        ; 2       ;
; \p_reg:cnt8[1]        ; 2       ;
; \p_reg:cnt8[0]        ; 2       ;
; \p_reg:cnt8[3]        ; 2       ;
; \p_reg:cnt8[2]        ; 2       ;
; d[7]                  ; 1       ;
; d[6]                  ; 1       ;
; d[5]                  ; 1       ;
; d[4]                  ; 1       ;
; d[1]                  ; 1       ;
; d[0]                  ; 1       ;
; d[3]                  ; 1       ;
; d[2]                  ; 1       ;
; full                  ; 1       ;
; Equal0~65             ; 1       ;
; Equal0~64             ; 1       ;
; \p_reg:cnt8[6]~4COUT1 ; 1       ;
; \p_reg:cnt8[6]~4      ; 1       ;
; \p_reg:cnt8[5]~4COUT1 ; 1       ;
; \p_reg:cnt8[5]~4      ; 1       ;
; \p_reg:cnt8[1]~4COUT1 ; 1       ;
; \p_reg:cnt8[1]~4      ; 1       ;
; \p_reg:cnt8[0]~4COUT1 ; 1       ;
; \p_reg:cnt8[0]~4      ; 1       ;
; \p_reg:cnt8[3]~4COUT1 ; 1       ;
; \p_reg:cnt8[3]~4      ; 1       ;
; \p_reg:cnt8[2]~4COUT1 ; 1       ;
; \p_reg:cnt8[2]~4      ; 1       ;
+-----------------------+---------+


+----------------------------------------------------+
; Interconnect Usage Summary                         ;
+----------------------------+-----------------------+
; Interconnect Resource Type ; Usage                 ;
+----------------------------+-----------------------+
; C4s                        ; 13 / 8,840 ( < 1 % )  ;
; Direct links               ; 4 / 11,506 ( < 1 % )  ;
; Global clocks              ; 1 / 8 ( 13 % )        ;
; LAB clocks                 ; 1 / 156 ( < 1 % )     ;
; LUT chains                 ; 0 / 2,619 ( 0 % )     ;
; Local interconnects        ; 13 / 11,506 ( < 1 % ) ;
; M4K buffers                ; 0 / 468 ( 0 % )       ;
; R4s                        ; 7 / 7,520 ( < 1 % )   ;
+----------------------------+-----------------------+


+--------------------------------------------------------------------------+
; LAB Logic Elements                                                       ;
+--------------------------------------------+-----------------------------+
; Number of Logic Elements  (Average = 4.00) ; Number of LABs  (Total = 3) ;
+--------------------------------------------+-----------------------------+
; 1                                          ; 2                           ;
; 2                                          ; 0                           ;
; 3                                          ; 0                           ;
; 4                                          ; 0                           ;
; 5                                          ; 0                           ;
; 6                                          ; 0                           ;
; 7                                          ; 0                           ;
; 8                                          ; 0                           ;
; 9                                          ; 0                           ;
; 10                                         ; 1                           ;
+--------------------------------------------+-----------------------------+


+------------------------------------------------------------------+
; LAB-wide Signals                                                 ;
+------------------------------------+-----------------------------+
; LAB-wide Signals  (Average = 0.67) ; Number of LABs  (Total = 3) ;
+------------------------------------+-----------------------------+
; 1 Clock                            ; 2                           ;
+------------------------------------+-----------------------------+


+---------------------------------------------------------------------------+
; LAB Signals Sourced                                                       ;
+---------------------------------------------+-----------------------------+
; Number of Signals Sourced  (Average = 4.33) ; Number of LABs  (Total = 3) ;
+---------------------------------------------+-----------------------------+
; 0                                           ; 0                           ;
; 1                                           ; 2                           ;
; 2                                           ; 0                           ;
; 3                                           ; 0                           ;
; 4                                           ; 0                           ;

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -