📄 cutout.fit.rpt
字号:
; Enable device-wide output enable (DEV_OE) ; Off ;
; Enable INIT_DONE output ; Off ;
; Configuration scheme ; Passive Serial ;
; Reserve all unused pins ; As output driving an unspecified signal ;
; Security bit ; Off ;
; Base pin-out file on sameframe device ; Off ;
+----------------------------------------------+-----------------------------------------+
+------------------+
; Fitter Equations ;
+------------------+
The equations can be found in D:/altera/qdesigns50/GuangShanChi/CutOut/CutOut.fit.eqn.
+--------------+
; Pin-Out File ;
+--------------+
The pin-out file can be found in D:/altera/qdesigns50/GuangShanChi/CutOut/CutOut.pin.
+---------------------------------------------------+
; Fitter Resource Usage Summary ;
+-------------------------------+-------------------+
; Resource ; Usage ;
+-------------------------------+-------------------+
; Logic cells ; 47 / 128 ( 36 % ) ;
; Registers ; 25 / 128 ( 19 % ) ;
; Number of pterms used ; 135 ;
; User inserted logic elements ; 0 ;
; I/O pins ; 17 / 84 ( 20 % ) ;
; -- Clock pins ; 0 / 2 ( 0 % ) ;
; -- Dedicated input pins ; 0 / 2 ( 0 % ) ;
; Global signals ; 0 ;
; Shareable expanders ; 0 / 128 ( 0 % ) ;
; Parallel expanders ; 0 / 120 ( 0 % ) ;
; Cells using turbo bit ; 47 / 128 ( 36 % ) ;
; Maximum fan-out node ; Sclr ;
; Maximum fan-out ; 38 ;
; Total fan-out ; 473 ;
; Average fan-out ; 7.39 ;
+-------------------------------+-------------------+
+-------------------------------------------------------------------------------------------------------------------------------------------------+
; Input Pins ;
+-----------+-------+----------+-----+-----------------------+--------------------+--------+----------------+--------------+----------------------+
; Name ; Pin # ; I/O Bank ; LAB ; Combinational Fan-Out ; Registered Fan-Out ; Global ; Input Register ; I/O Standard ; Location assigned by ;
+-----------+-------+----------+-----+-----------------------+--------------------+--------+----------------+--------------+----------------------+
; DirCntA ; 85 ; -- ; 8 ; 25 ; 0 ; no ; no ; TTL ; Fitter ;
; DirCntB ; 27 ; -- ; 4 ; 25 ; 0 ; no ; no ; TTL ; Fitter ;
; OutSel[0] ; 92 ; -- ; 1 ; 8 ; 0 ; no ; no ; TTL ; Fitter ;
; OutSel[1] ; 5 ; -- ; 2 ; 8 ; 0 ; no ; no ; TTL ; Fitter ;
; Sclr ; 50 ; -- ; 5 ; 38 ; 0 ; no ; no ; TTL ; Fitter ;
+-----------+-------+----------+-----+-----------------------+--------------------+--------+----------------+--------------+----------------------+
+-------------------------------------------------------------------------------------------------------------------------------------------------------+
; Output Pins ;
+----------+-------+----------+-----+-----------------+----------------+------------+---------------+--------------+----------------------+-------------+
; Name ; Pin # ; I/O Bank ; LAB ; Output Register ; Slow Slew Rate ; Open Drain ; TRI Primitive ; I/O Standard ; Location assigned by ; Load ;
+----------+-------+----------+-----+-----------------+----------------+------------+---------------+--------------+----------------------+-------------+
; Cnt8b[0] ; 2 ; -- ; 1 ; no ; no ; no ; no ; TTL ; Fitter ; Unspecified ;
; Cnt8b[1] ; 1 ; -- ; 1 ; no ; no ; no ; no ; TTL ; Fitter ; Unspecified ;
; Cnt8b[2] ; 100 ; -- ; 1 ; no ; no ; no ; no ; TTL ; Fitter ; Unspecified ;
; Cnt8b[3] ; 99 ; -- ; 1 ; no ; no ; no ; no ; TTL ; Fitter ; Unspecified ;
; Cnt8b[4] ; 98 ; -- ; 1 ; no ; no ; no ; no ; TTL ; Fitter ; Unspecified ;
; Cnt8b[5] ; 97 ; -- ; 1 ; no ; no ; no ; no ; TTL ; Fitter ; Unspecified ;
; Cnt8b[6] ; 96 ; -- ; 1 ; no ; no ; no ; no ; TTL ; Fitter ; Unspecified ;
; Cnt8b[7] ; 94 ; -- ; 1 ; no ; no ; no ; no ; TTL ; Fitter ; Unspecified ;
+----------+-------+----------+-----+-----------------+----------------+------------+---------------+--------------+----------------------+-------------+
+-------------------------------------------------------------------------------------------------------+
; All Package Pins ;
+----------+------------+----------+----------------+--------+--------------+---------+-----------------+
; Location ; Pad Number ; I/O Bank ; Pin Name/Usage ; Dir. ; I/O Standard ; Voltage ; User Assignment ;
+----------+------------+----------+----------------+--------+--------------+---------+-----------------+
; 1 ; 12 ; -- ; Cnt8b[1] ; output ; TTL ; ; N ;
; 2 ; 13 ; -- ; Cnt8b[0] ; output ; TTL ; ; N ;
; 3 ; 14 ; -- ; VCCIO ; power ; ; 5.0V ; ;
; 4 ; 15 ; -- ; +TDI ; input ; TTL ; ; N ;
; 5 ; 16 ; -- ; OutSel[1] ; input ; TTL ; ; N ;
; 6 ; 17 ; -- ; RESERVED ; ; ; ; ;
; 7 ; 18 ; -- ; RESERVED ; ; ; ; ;
; 8 ; 19 ; -- ; RESERVED ; ; ; ; ;
; 9 ; 20 ; -- ; RESERVED ; ; ; ; ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -