📄 cutout.map.eqn
字号:
-- Copyright (C) 1991-2005 Altera Corporation
-- Your use of Altera Corporation's design tools, logic functions
-- and other software and tools, and its AMPP partner logic
-- functions, and any output files any of the foregoing
-- (including device programming or simulation files), and any
-- associated documentation or information are expressly subject
-- to the terms and conditions of the Altera Program License
-- Subscription Agreement, Altera MegaCore Function License
-- Agreement, or other applicable license agreement, including,
-- without limitation, that your use is for the sole purpose of
-- programming logic devices manufactured by Altera and sold by
-- Altera or its authorized distributors. Please refer to the
-- applicable agreement for further details.
--inst3 is inst3
inst3_or_out = VCC;
inst3_reg_input = inst3_or_out;
inst3 = DFFE(inst3_reg_input, VCC, !DirCntB, !DirCntA, );
--D1_dffs[0] is lpm_counter24:inst|lpm_counter:lpm_counter_component|dffs[0]
D1_dffs[0]_p1_out = !D1_dffs[0] & !Sclr;
D1_dffs[0]_or_out = D1_dffs[0]_p1_out;
D1_dffs[0]_reg_input = D1_dffs[0]_or_out;
D1_dffs[0]_p3_out = DirCntB & DirCntA;
D1_dffs[0] = DFFE(D1_dffs[0]_reg_input, D1_dffs[0]_p3_out, , , );
--D1_dffs[1] is lpm_counter24:inst|lpm_counter:lpm_counter_component|dffs[1]
D1_dffs[1]_p0_out = !Sclr & !D1_dffs[1] & !inst3 & !D1_dffs[0];
D1_dffs[1]_p1_out = !Sclr & D1_dffs[1] & inst3 & !D1_dffs[0];
D1_dffs[1]_p2_out = !Sclr & D1_dffs[1] & !inst3 & D1_dffs[0];
D1_dffs[1]_p4_out = !Sclr & !D1_dffs[1] & inst3 & D1_dffs[0];
D1_dffs[1]_or_out = D1_dffs[1]_p0_out # D1_dffs[1]_p1_out # D1_dffs[1]_p2_out # D1_dffs[1]_p4_out;
D1_dffs[1]_reg_input = D1_dffs[1]_or_out;
D1_dffs[1]_p3_out = DirCntB & DirCntA;
D1_dffs[1] = DFFE(D1_dffs[1]_reg_input, D1_dffs[1]_p3_out, , , );
--D1_dffs[2] is lpm_counter24:inst|lpm_counter:lpm_counter_component|dffs[2]
D1_dffs[2]_p1_out = !Sclr & inst3 & D1_dffs[1] & D1_dffs[0];
D1_dffs[2]_p2_out = !Sclr & !inst3 & !D1_dffs[1] & !D1_dffs[0];
D1_dffs[2]_p4_out = Sclr & D1_dffs[2];
D1_dffs[2]_or_out = D1_dffs[2]_p1_out # D1_dffs[2]_p2_out # D1_dffs[2]_p4_out;
D1_dffs[2]_reg_input = D1_dffs[2]_or_out;
D1_dffs[2]_p3_out = DirCntB & DirCntA;
D1_dffs[2] = TFFE(D1_dffs[2]_reg_input, D1_dffs[2]_p3_out, , , );
--D1_dffs[3] is lpm_counter24:inst|lpm_counter:lpm_counter_component|dffs[3]
D1_dffs[3]_p1_out = !Sclr & D1_dffs[1] & D1_dffs[2] & inst3 & D1_dffs[0];
D1_dffs[3]_p2_out = !Sclr & !D1_dffs[1] & !D1_dffs[2] & !inst3 & !D1_dffs[0];
D1_dffs[3]_p4_out = Sclr & D1_dffs[3];
D1_dffs[3]_or_out = D1_dffs[3]_p1_out # D1_dffs[3]_p2_out # D1_dffs[3]_p4_out;
D1_dffs[3]_reg_input = D1_dffs[3]_or_out;
D1_dffs[3]_p3_out = DirCntB & DirCntA;
D1_dffs[3] = TFFE(D1_dffs[3]_reg_input, D1_dffs[3]_p3_out, , , );
--D1_dffs[4] is lpm_counter24:inst|lpm_counter:lpm_counter_component|dffs[4]
D1_dffs[4]_p1_out = !Sclr & D1_dffs[2] & D1_dffs[3] & D1_dffs[1] & inst3 & D1_dffs[0];
D1_dffs[4]_p2_out = !Sclr & !D1_dffs[2] & !D1_dffs[3] & !D1_dffs[1] & !inst3 & !D1_dffs[0];
D1_dffs[4]_p4_out = Sclr & D1_dffs[4];
D1_dffs[4]_or_out = D1_dffs[4]_p1_out # D1_dffs[4]_p2_out # D1_dffs[4]_p4_out;
D1_dffs[4]_reg_input = D1_dffs[4]_or_out;
D1_dffs[4]_p3_out = DirCntB & DirCntA;
D1_dffs[4] = TFFE(D1_dffs[4]_reg_input, D1_dffs[4]_p3_out, , , );
--D1_dffs[5] is lpm_counter24:inst|lpm_counter:lpm_counter_component|dffs[5]
D1_dffs[5]_p1_out = !Sclr & D1_dffs[3] & D1_dffs[4] & D1_dffs[2] & D1_dffs[1] & inst3 & D1_dffs[0];
D1_dffs[5]_p2_out = !Sclr & !D1_dffs[3] & !D1_dffs[4] & !D1_dffs[2] & !D1_dffs[1] & !inst3 & !D1_dffs[0];
D1_dffs[5]_p4_out = Sclr & D1_dffs[5];
D1_dffs[5]_or_out = D1_dffs[5]_p1_out # D1_dffs[5]_p2_out # D1_dffs[5]_p4_out;
D1_dffs[5]_reg_input = D1_dffs[5]_or_out;
D1_dffs[5]_p3_out = DirCntB & DirCntA;
D1_dffs[5] = TFFE(D1_dffs[5]_reg_input, D1_dffs[5]_p3_out, , , );
--D1_dffs[6] is lpm_counter24:inst|lpm_counter:lpm_counter_component|dffs[6]
D1_dffs[6]_p1_out = !Sclr & D1_dffs[4] & D1_dffs[5] & D1_dffs[3] & D1_dffs[2] & D1_dffs[1] & inst3 & D1_dffs[0];
D1_dffs[6]_p2_out = !Sclr & !D1_dffs[4] & !D1_dffs[5] & !D1_dffs[3] & !D1_dffs[2] & !D1_dffs[1] & !inst3 & !D1_dffs[0];
D1_dffs[6]_p4_out = Sclr & D1_dffs[6];
D1_dffs[6]_or_out = D1_dffs[6]_p1_out # D1_dffs[6]_p2_out # D1_dffs[6]_p4_out;
D1_dffs[6]_reg_input = D1_dffs[6]_or_out;
D1_dffs[6]_p3_out = DirCntB & DirCntA;
D1_dffs[6] = TFFE(D1_dffs[6]_reg_input, D1_dffs[6]_p3_out, , , );
--D1_dffs[7] is lpm_counter24:inst|lpm_counter:lpm_counter_component|dffs[7]
D1_dffs[7]_p1_out = !Sclr & D1_dffs[5] & D1_dffs[6] & D1_dffs[4] & D1_dffs[3] & D1_dffs[2] & D1_dffs[1] & inst3 & D1_dffs[0];
D1_dffs[7]_p2_out = !Sclr & !D1_dffs[5] & !D1_dffs[6] & !D1_dffs[4] & !D1_dffs[3] & !D1_dffs[2] & !D1_dffs[1] & !inst3 & !D1_dffs[0];
D1_dffs[7]_p4_out = Sclr & D1_dffs[7];
D1_dffs[7]_or_out = D1_dffs[7]_p1_out # D1_dffs[7]_p2_out # D1_dffs[7]_p4_out;
D1_dffs[7]_reg_input = D1_dffs[7]_or_out;
D1_dffs[7]_p3_out = DirCntB & DirCntA;
D1_dffs[7] = TFFE(D1_dffs[7]_reg_input, D1_dffs[7]_p3_out, , , );
--D1_dffs[8] is lpm_counter24:inst|lpm_counter:lpm_counter_component|dffs[8]
D1_dffs[8]_p1_out = !Sclr & D1_dffs[6] & D1_dffs[7] & D1_dffs[5] & D1_dffs[4] & D1_dffs[3] & D1_dffs[2] & D1_dffs[1] & inst3 & D1_dffs[0];
D1_dffs[8]_p2_out = !Sclr & !D1_dffs[6] & !D1_dffs[7] & !D1_dffs[5] & !D1_dffs[4] & !D1_dffs[3] & !D1_dffs[2] & !D1_dffs[1] & !inst3 & !D1_dffs[0];
D1_dffs[8]_p4_out = Sclr & D1_dffs[8];
D1_dffs[8]_or_out = D1_dffs[8]_p1_out # D1_dffs[8]_p2_out # D1_dffs[8]_p4_out;
D1_dffs[8]_reg_input = D1_dffs[8]_or_out;
D1_dffs[8]_p3_out = DirCntB & DirCntA;
D1_dffs[8] = TFFE(D1_dffs[8]_reg_input, D1_dffs[8]_p3_out, , , );
--D1_dffs[9] is lpm_counter24:inst|lpm_counter:lpm_counter_component|dffs[9]
D1_dffs[9]_p1_out = !Sclr & D1_dffs[7] & D1_dffs[8] & D1_dffs[6] & D1_dffs[5] & D1_dffs[4] & D1_dffs[3] & D1_dffs[2] & D1_dffs[1] & inst3 & D1_dffs[0];
D1_dffs[9]_p2_out = !Sclr & !D1_dffs[7] & !D1_dffs[8] & !D1_dffs[6] & !D1_dffs[5] & !D1_dffs[4] & !D1_dffs[3] & !D1_dffs[2] & !D1_dffs[1] & !inst3 & !D1_dffs[0];
D1_dffs[9]_p4_out = Sclr & D1_dffs[9];
D1_dffs[9]_or_out = D1_dffs[9]_p1_out # D1_dffs[9]_p2_out # D1_dffs[9]_p4_out;
D1_dffs[9]_reg_input = D1_dffs[9]_or_out;
D1_dffs[9]_p3_out = DirCntB & DirCntA;
D1_dffs[9] = TFFE(D1_dffs[9]_reg_input, D1_dffs[9]_p3_out, , , );
--D1L1 is lpm_counter24:inst|lpm_counter:lpm_counter_component|_~2926
D1L1_p2_out = D1_dffs[9] & D1_dffs[8] & D1_dffs[7] & D1_dffs[6] & D1_dffs[5] & D1_dffs[4] & D1_dffs[3] & D1_dffs[2] & D1_dffs[1] & D1_dffs[0] & inst3;
D1L1_p3_out = !D1_dffs[9] & !D1_dffs[8] & !D1_dffs[7] & !D1_dffs[6] & !D1_dffs[5] & !D1_dffs[4] & !D1_dffs[3] & !D1_dffs[2] & !D1_dffs[1] & !D1_dffs[0] & !inst3 & !Sclr;
D1L1_or_out = D1L1_p2_out # D1L1_p3_out;
D1L1 = D1_dffs[10] $ D1L1_or_out;
--D1_dffs[10] is lpm_counter24:inst|lpm_counter:lpm_counter_component|dffs[10]
D1_dffs[10]_p1_out = !Sclr & D1L1;
D1_dffs[10]_or_out = D1_dffs[10]_p1_out;
D1_dffs[10]_reg_input = D1_dffs[10]_or_out;
D1_dffs[10]_p3_out = DirCntB & DirCntA;
D1_dffs[10] = DFFE(D1_dffs[10]_reg_input, D1_dffs[10]_p3_out, , , );
--D1L2 is lpm_counter24:inst|lpm_counter:lpm_counter_component|_~2931
D1L2_p2_out = D1_dffs[10] & D1_dffs[9] & D1_dffs[8] & D1_dffs[7] & D1_dffs[6] & D1_dffs[5] & D1_dffs[4] & D1_dffs[3] & D1_dffs[2] & D1_dffs[1] & D1_dffs[0] & inst3;
D1L2_p3_out = !D1_dffs[10] & !D1_dffs[9] & !D1_dffs[8] & !D1_dffs[7] & !D1_dffs[6] & !D1_dffs[5] & !D1_dffs[4] & !D1_dffs[3] & !D1_dffs[2] & !D1_dffs[1] & !D1_dffs[0] & !inst3 & !Sclr;
D1L2_or_out = D1L2_p2_out # D1L2_p3_out;
D1L2 = D1_dffs[11] $ D1L2_or_out;
--D1_dffs[11] is lpm_counter24:inst|lpm_counter:lpm_counter_component|dffs[11]
D1_dffs[11]_p1_out = !Sclr & D1L2;
D1_dffs[11]_or_out = D1_dffs[11]_p1_out;
D1_dffs[11]_reg_input = D1_dffs[11]_or_out;
D1_dffs[11]_p3_out = DirCntB & DirCntA;
D1_dffs[11] = DFFE(D1_dffs[11]_reg_input, D1_dffs[11]_p3_out, , , );
--D1L3 is lpm_counter24:inst|lpm_counter:lpm_counter_component|_~2936
D1L3_p2_out = D1_dffs[11] & D1_dffs[10] & D1_dffs[9] & D1_dffs[8] & D1_dffs[7] & D1_dffs[6] & D1_dffs[5] & D1_dffs[4] & D1_dffs[3] & D1_dffs[2] & D1_dffs[1] & D1_dffs[0] & inst3;
D1L3_p3_out = !D1_dffs[11] & !D1_dffs[10] & !D1_dffs[9] & !D1_dffs[8] & !D1_dffs[7] & !D1_dffs[6] & !D1_dffs[5] & !D1_dffs[4] & !D1_dffs[3] & !D1_dffs[2] & !D1_dffs[1] & !D1_dffs[0] & !inst3 & !Sclr;
D1L3_or_out = D1L3_p2_out # D1L3_p3_out;
D1L3 = D1_dffs[12] $ D1L3_or_out;
--D1_dffs[12] is lpm_counter24:inst|lpm_counter:lpm_counter_component|dffs[12]
D1_dffs[12]_p1_out = !Sclr & D1L3;
D1_dffs[12]_or_out = D1_dffs[12]_p1_out;
D1_dffs[12]_reg_input = D1_dffs[12]_or_out;
D1_dffs[12]_p3_out = DirCntB & DirCntA;
D1_dffs[12] = DFFE(D1_dffs[12]_reg_input, D1_dffs[12]_p3_out, , , );
--D1L4 is lpm_counter24:inst|lpm_counter:lpm_counter_component|_~2941
D1L4_p2_out = D1_dffs[12] & D1_dffs[11] & D1_dffs[10] & D1_dffs[9] & D1_dffs[8] & D1_dffs[7] & D1_dffs[6] & D1_dffs[5] & D1_dffs[4] & D1_dffs[3] & D1_dffs[2] & D1_dffs[1] & D1_dffs[0] & inst3;
D1L4_p3_out = !D1_dffs[12] & !D1_dffs[11] & !D1_dffs[10] & !D1_dffs[9] & !D1_dffs[8] & !D1_dffs[7] & !D1_dffs[6] & !D1_dffs[5] & !D1_dffs[4] & !D1_dffs[3] & !D1_dffs[2] & !D1_dffs[1] & !D1_dffs[0] & !inst3 & !Sclr;
D1L4_or_out = D1L4_p2_out # D1L4_p3_out;
D1L4 = D1_dffs[13] $ D1L4_or_out;
--D1_dffs[13] is lpm_counter24:inst|lpm_counter:lpm_counter_component|dffs[13]
D1_dffs[13]_p1_out = !Sclr & D1L4;
D1_dffs[13]_or_out = D1_dffs[13]_p1_out;
D1_dffs[13]_reg_input = D1_dffs[13]_or_out;
D1_dffs[13]_p3_out = DirCntB & DirCntA;
D1_dffs[13] = DFFE(D1_dffs[13]_reg_input, D1_dffs[13]_p3_out, , , );
--D1L5 is lpm_counter24:inst|lpm_counter:lpm_counter_component|_~2946
D1L5_p2_out = D1_dffs[13] & D1_dffs[12] & D1_dffs[11] & D1_dffs[10] & D1_dffs[9] & D1_dffs[8] & D1_dffs[7] & D1_dffs[6] & D1_dffs[5] & D1_dffs[4] & D1_dffs[3] & D1_dffs[2] & D1_dffs[1] & D1_dffs[0] & inst3;
D1L5_p3_out = !D1_dffs[13] & !D1_dffs[12] & !D1_dffs[11] & !D1_dffs[10] & !D1_dffs[9] & !D1_dffs[8] & !D1_dffs[7] & !D1_dffs[6] & !D1_dffs[5] & !D1_dffs[4] & !D1_dffs[3] & !D1_dffs[2] & !D1_dffs[1] & !D1_dffs[0] & !inst3 & !Sclr;
D1L5_or_out = D1L5_p2_out # D1L5_p3_out;
D1L5 = D1_dffs[14] $ D1L5_or_out;
--D1_dffs[14] is lpm_counter24:inst|lpm_counter:lpm_counter_component|dffs[14]
D1_dffs[14]_p1_out = !Sclr & D1L5;
D1_dffs[14]_or_out = D1_dffs[14]_p1_out;
D1_dffs[14]_reg_input = D1_dffs[14]_or_out;
D1_dffs[14]_p3_out = DirCntB & DirCntA;
D1_dffs[14] = DFFE(D1_dffs[14]_reg_input, D1_dffs[14]_p3_out, , , );
--D1L6 is lpm_counter24:inst|lpm_counter:lpm_counter_component|_~2951
D1L6_p2_out = D1_dffs[14] & D1_dffs[13] & D1_dffs[12] & D1_dffs[11] & D1_dffs[10] & D1_dffs[9] & D1_dffs[8] & D1_dffs[7] & D1_dffs[6] & D1_dffs[5] & D1_dffs[4] & D1_dffs[3] & D1_dffs[2] & D1_dffs[1] & D1_dffs[0] & inst3;
D1L6_p3_out = !D1_dffs[14] & !D1_dffs[13] & !D1_dffs[12] & !D1_dffs[11] & !D1_dffs[10] & !D1_dffs[9] & !D1_dffs[8] & !D1_dffs[7] & !D1_dffs[6] & !D1_dffs[5] & !D1_dffs[4] & !D1_dffs[3] & !D1_dffs[2] & !D1_dffs[1] & !D1_dffs[0] & !inst3 & !Sclr;
D1L6_or_out = D1L6_p2_out # D1L6_p3_out;
D1L6 = D1_dffs[15] $ D1L6_or_out;
--D1_dffs[15] is lpm_counter24:inst|lpm_counter:lpm_counter_component|dffs[15]
D1_dffs[15]_p1_out = !Sclr & D1L6;
D1_dffs[15]_or_out = D1_dffs[15]_p1_out;
D1_dffs[15]_reg_input = D1_dffs[15]_or_out;
D1_dffs[15]_p3_out = DirCntB & DirCntA;
D1_dffs[15] = DFFE(D1_dffs[15]_reg_input, D1_dffs[15]_p3_out, , , );
--D1L7 is lpm_counter24:inst|lpm_counter:lpm_counter_component|_~2956
D1L7_p2_out = D1_dffs[15] & D1_dffs[14] & D1_dffs[13] & D1_dffs[12] & D1_dffs[11] & D1_dffs[10] & D1_dffs[9] & D1_dffs[8] & D1_dffs[7] & D1_dffs[6] & D1_dffs[5] & D1_dffs[4] & D1_dffs[3] & D1_dffs[2] & D1_dffs[1] & D1_dffs[0] & inst3;
D1L7_p3_out = !D1_dffs[15] & !D1_dffs[14] & !D1_dffs[13] & !D1_dffs[12] & !D1_dffs[11] & !D1_dffs[10] & !D1_dffs[9] & !D1_dffs[8] & !D1_dffs[7] & !D1_dffs[6] & !D1_dffs[5] & !D1_dffs[4] & !D1_dffs[3] & !D1_dffs[2] & !D1_dffs[1] & !D1_dffs[0] & !inst3 & !Sclr;
D1L7_or_out = D1L7_p2_out # D1L7_p3_out;
D1L7 = D1_dffs[16] $ D1L7_or_out;
--D1_dffs[16] is lpm_counter24:inst|lpm_counter:lpm_counter_component|dffs[16]
D1_dffs[16]_p1_out = !Sclr & D1L7;
D1_dffs[16]_or_out = D1_dffs[16]_p1_out;
D1_dffs[16]_reg_input = D1_dffs[16]_or_out;
D1_dffs[16]_p3_out = DirCntB & DirCntA;
D1_dffs[16] = DFFE(D1_dffs[16]_reg_input, D1_dffs[16]_p3_out, , , );
--F1L1 is Mux:inst5|lpm_mux:lpm_mux_component|muxlut:$00009|result_node~58
F1L1_p1_out = !OutSel[1] & D1_dffs[0] & !OutSel[0];
F1L1_p2_out = !OutSel[1] & OutSel[0] & D1_dffs[8];
F1L1_p3_out = OutSel[1] & D1_dffs[16];
F1L1_or_out = F1L1_p1_out # F1L1_p2_out # F1L1_p3_out;
F1L1 = F1L1_or_out;
--D1L8 is lpm_counter24:inst|lpm_counter:lpm_counter_component|_~2961
D1L8_p2_out = D1_dffs[16] & D1_dffs[15] & D1_dffs[14] & D1_dffs[13] & D1_dffs[12] & D1_dffs[11] & D1_dffs[10] & D1_dffs[9] & D1_dffs[8] & D1_dffs[7] & D1_dffs[6] & D1_dffs[5] & D1_dffs[4] & D1_dffs[3] & D1_dffs[2] & D1_dffs[1] & D1_dffs[0] & inst3;
D1L8_p3_out = !D1_dffs[16] & !D1_dffs[15] & !D1_dffs[14] & !D1_dffs[13] & !D1_dffs[12] & !D1_dffs[11] & !D1_dffs[10] & !D1_dffs[9] & !D1_dffs[8] & !D1_dffs[7] & !D1_dffs[6] & !D1_dffs[5] & !D1_dffs[4] & !D1_dffs[3] & !D1_dffs[2] & !D1_dffs[1] & !D1_dffs[0] & !inst3 & !Sclr;
D1L8_or_out = D1L8_p2_out # D1L8_p3_out;
D1L8 = D1_dffs[17] $ D1L8_or_out;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -