📄 system1.map.rpt
字号:
; Limit AHDL Integers to 32 Bits ; Off ; Off ;
; Auto Implement in ROM ; Off ; Off ;
; Optimization Technique -- FLEX 10K/10KE/10KA/ACEX 1K ; Area ; Area ;
; Carry Chain Length -- FLEX 10K ; 32 ; 32 ;
; Cascade Chain Length ; 2 ; 2 ;
; Auto Carry Chains ; On ; On ;
; Auto Open-Drain Pins ; On ; On ;
; Remove Duplicate Logic ; On ; On ;
; Auto ROM Replacement ; On ; On ;
; Auto RAM Replacement ; On ; On ;
; Auto Clock Enable Replacement ; On ; On ;
; Auto Resource Sharing ; Off ; Off ;
; Allow Any RAM Size For Recognition ; Off ; Off ;
; Allow Any ROM Size For Recognition ; Off ; Off ;
; Ignore translate_off and translate_on Synthesis Directives ; Off ; Off ;
; Show Parameter Settings Tables in Synthesis Report ; On ; On ;
; HDL message level ; Level2 ; Level2 ;
+------------------------------------------------------------+----------------+---------------+
+--------------------------------------------------------------------------------------------------------------------------------------------+
; Analysis & Synthesis Source Files Read ;
+----------------------------------+-----------------+-----------------+---------------------------------------------------------------------+
; File Name with User-Entered Path ; Used in Netlist ; File Type ; File Name with Absolute Path ;
+----------------------------------+-----------------+-----------------+---------------------------------------------------------------------+
; convertor.vhd ; yes ; User VHDL File ; D:/altera/my vhdl file/system1/convertor.vhd ;
; led_convertor.vhd ; yes ; User VHDL File ; D:/altera/my vhdl file/system1/led_convertor.vhd ;
; system1.vhd ; yes ; User VHDL File ; D:/altera/my vhdl file/system1/system1.vhd ;
; lpm_bustri.tdf ; yes ; Megafunction ; d:/altera/quartus51/libraries/megafunctions/lpm_bustri.tdf ;
; lpm_add_sub.tdf ; yes ; Megafunction ; d:/altera/quartus51/libraries/megafunctions/lpm_add_sub.tdf ;
; addcore.inc ; yes ; Other ; d:/altera/quartus51/libraries/megafunctions/addcore.inc ;
; look_add.inc ; yes ; Other ; d:/altera/quartus51/libraries/megafunctions/look_add.inc ;
; bypassff.inc ; yes ; Other ; d:/altera/quartus51/libraries/megafunctions/bypassff.inc ;
; altshift.inc ; yes ; Other ; d:/altera/quartus51/libraries/megafunctions/altshift.inc ;
; alt_stratix_add_sub.inc ; yes ; Other ; d:/altera/quartus51/libraries/megafunctions/alt_stratix_add_sub.inc ;
; alt_mercury_add_sub.inc ; yes ; Other ; d:/altera/quartus51/libraries/megafunctions/alt_mercury_add_sub.inc ;
; aglobal51.inc ; yes ; Other ; d:/altera/quartus51/libraries/megafunctions/aglobal51.inc ;
; addcore.tdf ; yes ; Megafunction ; d:/altera/quartus51/libraries/megafunctions/addcore.tdf ;
; a_csnbuffer.inc ; yes ; Other ; d:/altera/quartus51/libraries/megafunctions/a_csnbuffer.inc ;
; a_csnbuffer.tdf ; yes ; Megafunction ; d:/altera/quartus51/libraries/megafunctions/a_csnbuffer.tdf ;
; altshift.tdf ; yes ; Megafunction ; d:/altera/quartus51/libraries/megafunctions/altshift.tdf ;
+----------------------------------+-----------------+-----------------+---------------------------------------------------------------------+
+---------------------------------------------+
; Analysis & Synthesis Resource Usage Summary ;
+-----------------------------------+---------+
; Resource ; Usage ;
+-----------------------------------+---------+
; Total logic elements ; 490 ;
; Total combinational functions ; 452 ;
; -- Total 4-input functions ; 200 ;
; -- Total 3-input functions ; 117 ;
; -- Total 2-input functions ; 79 ;
; -- Total 1-input functions ; 56 ;
; -- Total 0-input functions ; 0 ;
; Combinational cells for routing ; 0 ;
; Total registers ; 168 ;
; Total logic cells in carry chains ; 76 ;
; I/O pins ; 24 ;
; Maximum fan-out node ; clk_1u ;
; Maximum fan-out ; 84 ;
; Total fan-out ; 1763 ;
; Average fan-out ; 3.43 ;
+-----------------------------------+---------+
+--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Analysis & Synthesis Resource Utilization by Entity ;
+------------------------------------------+-------------+--------------+-------------+------+--------------+-------------------+------------------+-----------------+------------+----------------------------------------------------------------------------------------------------------------------------+
; Compilation Hierarchy Node ; Logic Cells ; LC Registers ; Memory Bits ; Pins ; LUT-Only LCs ; Register-Only LCs ; LUT/Register LCs ; Carry Chain LCs ; Packed LCs ; Full Hierarchy Name ;
+------------------------------------------+-------------+--------------+-------------+------+--------------+-------------------+------------------+-----------------+------------+----------------------------------------------------------------------------------------------------------------------------+
; |system1 ; 490 (194) ; 168 ; 0 ; 24 ; 322 (115) ; 38 (28) ; 130 (51) ; 76 (2) ; 0 (0) ; |system1 ;
; |led_convertor:display_component| ; 273 (60) ; 89 ; 0 ; 0 ; 184 (22) ; 10 (2) ; 79 (36) ; 51 (1) ; 0 (0) ; |system1|led_convertor:display_component ;
; |convertor:my_convert| ; 206 (166) ; 51 ; 0 ; 0 ; 155 (115) ; 8 (8) ; 43 (43) ; 43 (3) ; 0 (0) ; |system1|led_convertor:display_component|convertor:my_convert ;
; |lpm_add_sub:add_rtl_10| ; 6 (0) ; 0 ; 0 ; 0 ; 6 (0) ; 0 (0) ; 0 (0) ; 6 (0) ; 0 (0) ; |system1|led_convertor:display_component|convertor:my_convert|lpm_add_sub:add_rtl_10 ;
; |addcore:adder| ; 6 (1) ; 0 ; 0 ; 0 ; 6 (1) ; 0 (0) ; 0 (0) ; 6 (1) ; 0 (0) ; |system1|led_convertor:display_component|convertor:my_convert|lpm_add_sub:add_rtl_10|addcore:adder ;
; |a_csnbuffer:result_node| ; 5 (5) ; 0 ; 0 ; 0 ; 5 (5) ; 0 (0) ; 0 (0) ; 5 (5) ; 0 (0) ; |system1|led_convertor:display_component|convertor:my_convert|lpm_add_sub:add_rtl_10|addcore:adder|a_csnbuffer:result_node ;
; |lpm_add_sub:add_rtl_11| ; 5 (0) ; 0 ; 0 ; 0 ; 5 (0) ; 0 (0) ; 0 (0) ; 5 (0) ; 0 (0) ; |system1|led_convertor:display_component|convertor:my_convert|lpm_add_sub:add_rtl_11 ;
; |addcore:adder| ; 5 (1) ; 0 ; 0 ; 0 ; 5 (1) ; 0 (0) ; 0 (0) ; 5 (1) ; 0 (0) ; |system1|led_convertor:display_component|convertor:my_convert|lpm_add_sub:add_rtl_11|addcore:adder ;
; |a_csnbuffer:result_node| ; 4 (4) ; 0 ; 0 ; 0 ; 4 (4) ; 0 (0) ; 0 (0) ; 4 (4) ; 0 (0) ; |system1|led_convertor:display_component|convertor:my_convert|lpm_add_sub:add_rtl_11|addcore:adder|a_csnbuffer:result_node ;
; |lpm_add_sub:add_rtl_3| ; 3 (0) ; 0 ; 0 ; 0 ; 3 (0) ; 0 (0) ; 0 (0) ; 3 (0) ; 0 (0) ; |system1|led_convertor:display_component|convertor:my_convert|lpm_add_sub:add_rtl_3 ;
; |addcore:adder| ; 3 (1) ; 0 ; 0 ; 0 ; 3 (1) ; 0 (0) ; 0 (0) ; 3 (1) ; 0 (0) ; |system1|led_convertor:display_component|convertor:my_convert|lpm_add_sub:add_rtl_3|addcore:adder ;
; |a_csnbuffer:result_node| ; 2 (2) ; 0 ; 0 ; 0 ; 2 (2) ; 0 (0) ; 0 (0) ; 2 (2) ; 0 (0) ; |system1|led_convertor:display_component|convertor:my_convert|lpm_add_sub:add_rtl_3|addcore:adder|a_csnbuffer:result_node ;
; |lpm_add_sub:add_rtl_4| ; 3 (0) ; 0 ; 0 ; 0 ; 3 (0) ; 0 (0) ; 0 (0) ; 3 (0) ; 0 (0) ; |system1|led_convertor:display_component|convertor:my_convert|lpm_add_sub:add_rtl_4 ;
; |addcore:adder| ; 3 (1) ; 0 ; 0 ; 0 ; 3 (1) ; 0 (0) ; 0 (0) ; 3 (1) ; 0 (0) ; |system1|led_convertor:display_component|convertor:my_convert|lpm_add_sub:add_rtl_4|addcore:adder ;
; |a_csnbuffer:result_node| ; 2 (2) ; 0 ; 0 ; 0 ; 2 (2) ; 0 (0) ; 0 (0) ; 2 (2) ; 0 (0) ; |system1|led_convertor:display_component|convertor:my_convert|lpm_add_sub:add_rtl_4|addcore:adder|a_csnbuffer:result_node ;
; |lpm_add_sub:add_rtl_5| ; 4 (0) ; 0 ; 0 ; 0 ; 4 (0) ; 0 (0) ; 0 (0) ; 4 (0) ; 0 (0) ; |system1|led_convertor:display_component|convertor:my_convert|lpm_add_sub:add_rtl_5 ;
; |addcore:adder| ; 4 (1) ; 0 ; 0 ; 0 ; 4 (1) ; 0 (0) ; 0 (0) ; 4 (1) ; 0 (0) ; |system1|led_convertor:display_component|convertor:my_convert|lpm_add_sub:add_rtl_5|addcore:adder ;
; |a_csnbuffer:result_node| ; 3 (3) ; 0 ; 0 ; 0 ; 3 (3) ; 0 (0) ; 0 (0) ; 3 (3) ; 0 (0) ; |system1|led_convertor:display_component|convertor:my_convert|lpm_add_sub:add_rtl_5|addcore:adder|a_csnbuffer:result_node ;
; |lpm_add_sub:add_rtl_6| ; 4 (0) ; 0 ; 0 ; 0 ; 4 (0) ; 0 (0) ; 0 (0) ; 4 (0) ; 0 (0) ; |system1|led_convertor:display_component|convertor:my_convert|lpm_add_sub:add_rtl_6 ;
; |addcore:adder| ; 4 (1) ; 0 ; 0 ; 0 ; 4 (1) ; 0 (0) ; 0 (0) ; 4 (1) ; 0 (0) ; |system1|led_convertor:display_component|convertor:my_convert|lpm_add_sub:add_rtl_6|addcore:adder ;
; |a_csnbuffer:result_node| ; 3 (3) ; 0 ; 0 ; 0 ; 3 (3) ; 0 (0) ; 0 (0) ; 3 (3) ; 0 (0) ; |system1|led_convertor:display_component|convertor:my_convert|lpm_add_sub:add_rtl_6|addcore:adder|a_csnbuffer:result_node ;
; |lpm_add_sub:add_rtl_7| ; 4 (0) ; 0 ; 0 ; 0 ; 4 (0) ; 0 (0) ; 0 (0) ; 4 (0) ; 0 (0) ; |system1|led_convertor:display_component|convertor:my_convert|lpm_add_sub:add_rtl_7 ;
; |addcore:adder| ; 4 (1) ; 0 ; 0 ; 0 ; 4 (1) ; 0 (0) ; 0 (0) ; 4 (1) ; 0 (0) ; |system1|led_convertor:display_component|convertor:my_convert|lpm_add_sub:add_rtl_7|addcore:adder ;
; |a_csnbuffer:result_node| ; 3 (3) ; 0 ; 0 ; 0 ; 3 (3) ; 0 (0) ; 0 (0) ; 3 (3) ; 0 (0) ; |system1|led_convertor:display_component|convertor:my_convert|lpm_add_sub:add_rtl_7|addcore:adder|a_csnbuffer:result_node ;
; |lpm_add_sub:add_rtl_8| ; 5 (0) ; 0 ; 0 ; 0 ; 5 (0) ; 0 (0) ; 0 (0) ; 5 (0) ; 0 (0) ; |system1|led_convertor:display_component|convertor:my_convert|lpm_add_sub:add_rtl_8 ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -