📄 dpll.tan.rpt
字号:
; Cut paths between unrelated clock domains ; On ; ; ; ;
; Cut off read during write signal paths ; On ; ; ; ;
; Cut off feedback from I/O pins ; On ; ; ; ;
; Report Combined Fast/Slow Timing ; Off ; ; ; ;
; Ignore Clock Settings ; Off ; ; ; ;
; Analyze latches as synchronous elements ; On ; ; ; ;
; Enable Recovery/Removal analysis ; Off ; ; ; ;
; Enable Clock Latency ; Off ; ; ; ;
; Use TimeQuest Timing Analyzer ; Off ; ; ; ;
+-------------------------------------------------------+--------------------+------+----+-------------+
+------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Clock Settings Summary ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
; Clock Node Name ; Clock Setting Name ; Type ; Fmax Requirement ; Early Latency ; Late Latency ; Based on ; Multiply Base Fmax by ; Divide Base Fmax by ; Offset ; Phase offset ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
; reset ; ; User Pin ; None ; 0.000 ns ; 0.000 ns ; -- ; N/A ; N/A ; N/A ; ;
; clk ; ; User Pin ; None ; 0.000 ns ; 0.000 ns ; -- ; N/A ; N/A ; N/A ; ;
+-----------------+--------------------+----------+------------------+---------------+--------------+----------+-----------------------+---------------------+--------+--------------+
+--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Clock Setup: 'reset' ;
+-------+------------------------------------------------+-----------------+-----------------+------------+----------+-----------------------------+---------------------------+-------------------------+
; Slack ; Actual fmax (period) ; From ; To ; From Clock ; To Clock ; Required Setup Relationship ; Required Longest P2P Time ; Actual Longest P2P Time ;
+-------+------------------------------------------------+-----------------+-----------------+------------+----------+-----------------------------+---------------------------+-------------------------+
; N/A ; 369.41 MHz ( period = 2.707 ns ) ; cnt_N[0] ; signal_out~reg0 ; reset ; reset ; None ; None ; 2.519 ns ;
; N/A ; 379.22 MHz ( period = 2.637 ns ) ; cnt_N[7] ; signal_out~reg0 ; reset ; reset ; None ; None ; 2.449 ns ;
; N/A ; 380.37 MHz ( period = 2.629 ns ) ; cnt_N[0] ; cnt_N[8] ; reset ; reset ; None ; None ; 2.463 ns ;
; N/A ; 382.41 MHz ( period = 2.615 ns ) ; cnt_N[2] ; cnt_N[8] ; reset ; reset ; None ; None ; 2.449 ns ;
; N/A ; 383.00 MHz ( period = 2.611 ns ) ; cnt_N[6] ; signal_out~reg0 ; reset ; reset ; None ; None ; 2.423 ns ;
; N/A ; 385.06 MHz ( period = 2.597 ns ) ; cnt_N[1] ; signal_out~reg0 ; reset ; reset ; None ; None ; 2.409 ns ;
; N/A ; 390.47 MHz ( period = 2.561 ns ) ; cnt_N[3] ; cnt_N[8] ; reset ; reset ; None ; None ; 2.395 ns ;
; N/A ; 390.47 MHz ( period = 2.561 ns ) ; cnt_N[1] ; cnt_N[8] ; reset ; reset ; None ; None ; 2.395 ns ;
; N/A ; 400.00 MHz ( period = 2.500 ns ) ; cnt_N[0] ; cnt_N[5] ; reset ; reset ; None ; None ; 2.334 ns ;
; N/A ; 401.45 MHz ( period = 2.491 ns ) ; cnt_N[0] ; cnt_N[6] ; reset ; reset ; None ; None ; 2.325 ns ;
; N/A ; 402.25 MHz ( period = 2.486 ns ) ; cnt_N[2] ; cnt_N[5] ; reset ; reset ; None ; None ; 2.320 ns ;
; N/A ; 403.71 MHz ( period = 2.477 ns ) ; cnt_N[2] ; cnt_N[6] ; reset ; reset ; None ; None ; 2.311 ns ;
; N/A ; 411.18 MHz ( period = 2.432 ns ) ; cnt_N[3] ; cnt_N[5] ; reset ; reset ; None ; None ; 2.266 ns ;
; N/A ; 411.18 MHz ( period = 2.432 ns ) ; cnt_N[1] ; cnt_N[5] ; reset ; reset ; None ; None ; 2.266 ns ;
; N/A ; 412.71 MHz ( period = 2.423 ns ) ; cnt_N[3] ; cnt_N[6] ; reset ; reset ; None ; None ; 2.257 ns ;
; N/A ; 412.71 MHz ( period = 2.423 ns ) ; cnt_N[1] ; cnt_N[6] ; reset ; reset ; None ; None ; 2.257 ns ;
; N/A ; 413.56 MHz ( period = 2.418 ns ) ; cnt_N[4] ; cnt_N[8] ; reset ; reset ; None ; None ; 2.252 ns ;
; N/A ; 416.49 MHz ( period = 2.401 ns ) ; cnt_N[4] ; signal_out~reg0 ; reset ; reset ; None ; None ; 2.213 ns ;
; N/A ; Restricted to 422.12 MHz ( period = 2.369 ns ) ; cnt_N[5] ; cnt_N[8] ; reset ; reset ; None ; None ; 2.190 ns ;
; N/A ; Restricted to 422.12 MHz ( period = 2.369 ns ) ; cnt_N[5] ; signal_out~reg0 ; reset ; reset ; None ; None ; 2.120 ns ;
; N/A ; Restricted to 422.12 MHz ( period = 2.369 ns ) ; cnt_N[0] ; cnt_N[2] ; reset ; reset ; None ; None ; 2.129 ns ;
; N/A ; Restricted to 422.12 MHz ( period = 2.369 ns ) ; cnt_N[4] ; cnt_N[5] ; reset ; reset ; None ; None ; 2.123 ns ;
; N/A ; Restricted to 422.12 MHz ( period = 2.369 ns ) ; cnt_N[6] ; cnt_N[8] ; reset ; reset ; None ; None ; 2.123 ns ;
; N/A ; Restricted to 422.12 MHz ( period = 2.369 ns ) ; cnt_N[0] ; cnt_N[4] ; reset ; reset ; None ; None ; 2.116 ns ;
; N/A ; Restricted to 422.12 MHz ( period = 2.369 ns ) ; cnt_N[4] ; cnt_N[6] ; reset ; reset ; None ; None ; 2.114 ns ;
; N/A ; Restricted to 422.12 MHz ( period = 2.369 ns ) ; cnt_N[2] ; cnt_N[4] ; reset ; reset ; None ; None ; 2.109 ns ;
; N/A ; Restricted to 422.12 MHz ( period = 2.369 ns ) ; cnt_N[1] ; cnt_N[2] ; reset ; reset ; None ; None ; 2.059 ns ;
; N/A ; Restricted to 422.12 MHz ( period = 2.369 ns ) ; cnt_N[3] ; cnt_N[4] ; reset ; reset ; None ; None ; 2.053 ns ;
; N/A ; Restricted to 422.12 MHz ( period = 2.369 ns ) ; cnt_N[1] ; cnt_N[4] ; reset ; reset ; None ; None ; 2.046 ns ;
; N/A ; Restricted to 422.12 MHz ( period = 2.369 ns ) ; cnt_N[0] ; cnt_N[7] ; reset ; reset ; None ; None ; 2.034 ns ;
; N/A ; Restricted to 422.12 MHz ( period = 2.369 ns ) ; cnt_N[2] ; cnt_N[7] ; reset ; reset ; None ; None ; 2.020 ns ;
; N/A ; Restricted to 422.12 MHz ( period = 2.369 ns ) ; cnt_N[2] ; signal_out~reg0 ; reset ; reset ; None ; None ; 1.977 ns ;
; N/A ; Restricted to 422.12 MHz ( period = 2.369 ns ) ; cnt_N[3] ; cnt_N[7] ; reset ; reset ; None ; None ; 1.966 ns ;
; N/A ; Restricted to 422.12 MHz ( period = 2.369 ns ) ; cnt_N[1] ; cnt_N[7] ; reset ; reset ; None ; None ; 1.966 ns ;
; N/A ; Restricted to 422.12 MHz ( period = 2.369 ns ) ; cnt_N[3] ; signal_out~reg0 ; reset ; reset ; None ; None ; 1.932 ns ;
; N/A ; Restricted to 422.12 MHz ( period = 2.369 ns ) ; cnt_N[0] ; cnt_N[1] ; reset ; reset ; None ; None ; 1.947 ns ;
; N/A ; Restricted to 422.12 MHz ( period = 2.369 ns ) ; cnt_N[5] ; cnt_N[6] ; reset ; reset ; None ; None ; 1.932 ns ;
; N/A ; Restricted to 422.12 MHz ( period = 2.369 ns ) ; cnt_N[0] ; cnt_N[3] ; reset ; reset ; None ; None ; 1.927 ns ;
; N/A ; Restricted to 422.12 MHz ( period = 2.369 ns ) ; cnt_N[2] ; cnt_N[3] ; reset ; reset ; None ; None ; 1.920 ns ;
; N/A ; Restricted to 422.12 MHz ( period = 2.369 ns ) ; cnt_N[7] ; cnt_N[8] ; reset ; reset ; None ; None ; 1.919 ns ;
; N/A ; Restricted to 422.12 MHz ( period = 2.369 ns ) ; cnt_N[8] ; signal_out~reg0 ; reset ; reset ; None ; None ; 1.881 ns ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -