📄 pc104_cpld.pin
字号:
-- Copyright (C) 1991-2004 Altera Corporation
-- Any megafunction design, and related netlist (encrypted or decrypted),
-- support information, device programming or simulation file, and any other
-- associated documentation or information provided by Altera or a partner
-- under Altera's Megafunction Partnership Program may be used only
-- to program PLD devices (but not masked PLD devices) from Altera. Any
-- other use of such megafunction design, netlist, support information,
-- device programming or simulation file, or any other related documentation
-- or information is prohibited for any other purpose, including, but not
-- limited to modification, reverse engineering, de-compiling, or use with
-- any other silicon devices, unless such use is explicitly licensed under
-- a separate agreement with Altera or a megafunction partner. Title to the
-- intellectual property, including patents, copyrights, trademarks, trade
-- secrets, or maskworks, embodied in any such megafunction design, netlist,
-- support information, device programming or simulation file, or any other
-- related documentation or information provided by Altera or a megafunction
-- partner, remains with Altera, the megafunction partner, or their respective
-- licensors. No other licenses, including any licenses needed under any third
-- party's intellectual property, are provided herein.
---------------------------------------------------------------------------------
---------------------------------------------------------------------------------
-- NC : No Connect. This pin has no internal connection to the device.
-- VCCINT : Dedicated power pin, which MUST be connected to VCC (5.0V).
-- VCCIO : Dedicated power pin, which MUST be connected to VCC (Refer to
-- the table below for voltage).
-- GND : Dedicated ground pin. Dedicated GND pins MUST be connected to GND.
-- It can also be used to report unused dedicated pins. The connection
-- on the board for unused dedicated pins depends on whether this will
-- be used in a future design. One example is device migration. When
-- using device migration, refer to the device pin-tables. If it is a
-- GND pin in the pin table or if it will not be used in a future design
-- for another purpose the it MUST be connected to GND. If it is an unused
-- dedicated pin, then it can be connected to a valid signal on the board
-- (low, high, or toggling) if that signal is required for a different
-- revision of the design.
-- GND+ : Unused input pin. It can also be used to report unused dual-purpose pins.
-- This pin should be connected to GND. It may also be connected to a
-- valid signal on the board (low, high, or toggling) if that signal
-- is required for a different revision of the design.
-- RESERVED_INPUT : Pin is tri-stated and should be connected to the board.
-- NON_MIGRATABLE: This pin cannot be migrated.
---------------------------------------------------------------------------------
Quartus II Version 4.0 Build 190 1/28/2004 SJ Full Version
CHIP "Pc104_Cpld" ASSIGNED TO AN: EPM7128STC100-7
Pin Name/Usage : Location : Dir. : I/O Standard : Voltage : I/O Bank : User Assignment
-------------------------------------------------------------------------------------------------------------
RD_Fifo : 1 : output : LVTTL : : : Y
ReadAd[1] : 2 : output : LVTTL : : : Y
VCCIO : 3 : power : : 3.3V : :
TDI : 4 : input : LVTTL : : : N
Int[1] : 5 : input : LVTTL : : : Y
ChannelVector[0] : 6 : output : LVTTL : : : Y
ChannelVector[1] : 7 : output : LVTTL : : : Y
ChannelVector[2] : 8 : output : LVTTL : : : Y
ChannelVector[3] : 9 : output : LVTTL : : : Y
ReadAd[2] : 10 : output : LVTTL : : : Y
GND : 11 : gnd : : : :
Int[2] : 12 : input : LVTTL : : : Y
OUT_ST : 13 : input : LVTTL : : : Y
ReadAd[3] : 14 : output : LVTTL : : : Y
TMS : 15 : input : LVTTL : : : N
Int[3] : 16 : input : LVTTL : : : Y
CS_8254 : 17 : output : LVTTL : : : Y
VCCIO : 18 : power : : 3.3V : :
RESERVED_INPUT : 19 : : : : :
IOCS16-1 : 20 : output : LVTTL : : : Y
IOCS16-2 : 21 : output : LVTTL : : : Y
IOCS16-3 : 22 : output : LVTTL : : : Y
IOCS16-4 : 23 : output : LVTTL : : : Y
RESET : 24 : input : LVTTL : : : Y
CS_D : 25 : output : LVTTL : : : Y
GND : 26 : gnd : : : :
DataBus[7] : 27 : bidir : LVTTL : : : Y
DataBus[6] : 28 : bidir : LVTTL : : : Y
DataBus[5] : 29 : bidir : LVTTL : : : Y
DataBus[4] : 30 : bidir : LVTTL : : : Y
DataBus[3] : 31 : bidir : LVTTL : : : Y
DataBus[2] : 32 : bidir : LVTTL : : : Y
DataBus[1] : 33 : bidir : LVTTL : : : Y
VCCIO : 34 : power : : 3.3V : :
DataBus[0] : 35 : bidir : LVTTL : : : Y
SBHE : 36 : input : LVTTL : : : Y
AEN : 37 : input : LVTTL : : : Y
GND : 38 : gnd : : : :
VCCINT : 39 : power : : 5.0V : :
IOW : 40 : input : LVTTL : : : Y
IOR : 41 : input : LVTTL : : : Y
SA[9] : 42 : input : LVTTL : : : Y
GND : 43 : gnd : : : :
SA[8] : 44 : input : LVTTL : : : Y
SA[7] : 45 : input : LVTTL : : : Y
SA[6] : 46 : input : LVTTL : : : Y
SA[5] : 47 : input : LVTTL : : : Y
SA[4] : 48 : input : LVTTL : : : Y
SA[3] : 49 : input : LVTTL : : : Y
SA[2] : 50 : input : LVTTL : : : Y
VCCIO : 51 : power : : 3.3V : :
SA[1] : 52 : input : LVTTL : : : Y
SA[0] : 53 : input : LVTTL : : : Y
RESERVED_INPUT : 54 : : : : :
RESERVED_INPUT : 55 : : : : :
RESERVED_INPUT : 56 : : : : :
RESERVED_INPUT : 57 : : : : :
RESERVED_INPUT : 58 : : : : :
GND : 59 : gnd : : : :
RESERVED_INPUT : 60 : : : : :
RESERVED_INPUT : 61 : : : : :
TCK : 62 : input : LVTTL : : : N
RESERVED_INPUT : 63 : : : : :
RESERVED_INPUT : 64 : : : : :
RESERVED_INPUT : 65 : : : : :
VCCIO : 66 : power : : 3.3V : :
RESERVED_INPUT : 67 : : : : :
RESERVED_INPUT : 68 : : : : :
RESERVED_INPUT : 69 : : : : :
RESERVED_INPUT : 70 : : : : :
RESERVED_INPUT : 71 : : : : :
RESERVED_INPUT : 72 : : : : :
TDO : 73 : output : LVTTL : : : N
GND : 74 : gnd : : : :
RESERVED_INPUT : 75 : : : : :
RESERVED_INPUT : 76 : : : : :
RESERVED_INPUT : 77 : : : : :
RESERVED_INPUT : 78 : : : : :
RESERVED_INPUT : 79 : : : : :
RESERVED_INPUT : 80 : : : : :
RESERVED_INPUT : 81 : : : : :
VCCIO : 82 : power : : 3.3V : :
CpldState : 83 : output : LVTTL : : : Y
RESERVED_INPUT : 84 : : : : :
RESERVED_INPUT : 85 : : : : :
GND : 86 : gnd : : : :
Clk : 87 : input : LVTTL : : : Y
GND+ : 88 : : : : :
GND+ : 89 : : : : :
GND+ : 90 : : : : :
VCCINT : 91 : power : : 5.0V : :
ReadAd[0] : 92 : output : LVTTL : : : Y
Convst : 93 : output : LVTTL : : : Y
Int[0] : 94 : input : LVTTL : : : Y
GND : 95 : gnd : : : :
WriteFifo : 96 : output : LVTTL : : : Y
FF : 97 : input : LVTTL : : : Y
nReset : 98 : output : LVTTL : : : Y
EF : 99 : input : LVTTL : : : Y
HF : 100 : input : LVTTL : : : Y
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -