📄 hxrjtd.pin
字号:
-- Copyright (C) 1991-2003 Altera Corporation
-- Any megafunction design, and related netlist (encrypted or decrypted),
-- support information, device programming or simulation file, and any other
-- associated documentation or information provided by Altera or a partner
-- under Altera's Megafunction Partnership Program may be used only
-- to program PLD devices (but not masked PLD devices) from Altera. Any
-- other use of such megafunction design, netlist, support information,
-- device programming or simulation file, or any other related documentation
-- or information is prohibited for any other purpose, including, but not
-- limited to modification, reverse engineering, de-compiling, or use with
-- any other silicon devices, unless such use is explicitly licensed under
-- a separate agreement with Altera or a megafunction partner. Title to the
-- intellectual property, including patents, copyrights, trademarks, trade
-- secrets, or maskworks, embodied in any such megafunction design, netlist,
-- support information, device programming or simulation file, or any other
-- related documentation or information provided by Altera or a megafunction
-- partner, remains with Altera, the megafunction partner, or their respective
-- licensors. No other licenses, including any licenses needed under any third
-- party's intellectual property, are provided herein.
------------------------------------------------------------------------------
------------------------------------------------------------------------------
-- NC : No Connect. This pin has no internal connection to the device.
-- VCC_INT : Dedicated power pin, which MUST be connected to VCC (1.8V).
-- VCC_IO : Dedicated power pin, which MUST be connected to VCC (Refer to
-- the table below for voltage).
-- GND : Dedicated ground pin, which MUST be connected to GND.
-- GND+ : Unused input. This pin should be connected to GND. It may also
-- be connected to a valid signal on the board (low, high, or
-- toggling) if that signal is required for a different revision
-- of the design.
-- GND* : Unused I/O pin. This pin can either be left unconnected or
-- connected to GND. Connecting this pin to GND will improve the
-- device's immunity to noise.
------------------------------------------------------------------------------
Quartus II Version 3.0 Build 199 06/26/2003 SJ Full Version
CHIP "HXRJTD" ASSIGNED TO AN: EP20K300EQC240-3
Pin Name/Usage : Location : Dir. : I/O Standard : Voltage : I/O Bank : User Assignment
-------------------------------------------------------------------------------------------------------------
VCC_INT : 1 : power : : 1.8V : :
GND* : 2 : : : : 3 :
GND* : 3 : : : : 3 :
GND* : 4 : : : : 3 :
VCC_INT : 5 : power : : 1.8V : :
GND : 6 : gnd : : : :
GND* : 7 : : : : 3 :
GND* : 8 : : : : 3 :
GND* : 9 : : : : 3 :
GND* : 10 : : : : 3 :
SM : 11 : input : LVTTL : : 3 : Y
VCC_IO : 12 : power : : 3.3V : :
SB : 13 : input : LVTTL : : 3 : Y
VCC_INT : 14 : power : : 1.8V : :
GND : 15 : gnd : : : :
RST : 16 : input : LVTTL : : 3 : Y
GND* : 17 : : : : 3 :
GND* : 18 : : : : 3 :
GND : 19 : gnd : : : :
GND* : 20 : : : : 3 :
GND_CKLK3 : 21 : gnd : : : :
VCC_CKLK3 : 22 : power : : 1.8V : :
GND* : 23 : : : : :
GND_CKOUT1 : 24 : gnd : : : :
VCC_CKOUT1 : 25 : power : : 3.3V : :
GND_IO : 26 : gnd : : : :
VCC_INT : 27 : power : : 1.8V : :
GND : 28 : gnd : : : :
MSEL0 : 29 : input : : : :
MSEL1 : 30 : input : : : :
GND+ : 31 : : : : 4 :
VCC_INT : 32 : : : : :
NCONFIG : 33 : input : : : :
GND+ : 34 : : : : 4 :
GND+ : 35 : : : : :
GND_CKLK1 : 36 : gnd : : : :
VCC_CKLK1 : 37 : power : : 1.8V : :
GND : 38 : gnd : : : :
VCC_INT : 39 : power : : 1.8V : :
MY : 40 : output : LVTTL : : 4 : Y
MR : 41 : output : LVTTL : : 4 : Y
GND : 42 : gnd : : : :
DOUTM[0] : 43 : output : LVTTL : : 4 : Y
DOUTM[1] : 44 : output : LVTTL : : 4 : Y
VCC_IO : 45 : power : : 3.3V : :
DOUTM[2] : 46 : output : LVTTL : : 4 : Y
DOUTM[3] : 47 : output : LVTTL : : 4 : Y
DOUTM[4] : 48 : output : LVTTL : : 4 : Y
DOUTM[5] : 49 : output : LVTTL : : 4 : Y
DOUTM[6] : 50 : output : LVTTL : : 4 : Y
GND : 51 : gnd : : : :
VCC_INT : 52 : power : : 1.8V : :
DOUTM[7] : 53 : output : LVTTL : : 4 : Y
DOUTB[0] : 54 : output : LVTTL : : 4 : Y
DOUTB[1] : 55 : output : LVTTL : : 4 : Y
GND_IO : 56 : gnd : : : :
GND* : 57 : : : : 4 :
GND* : 58 : : : : 4 :
GND* : 59 : : : : 4 :
VCC_INT : 60 : power : : 1.8V : :
GND* : 61 : : : : 4 :
GND* : 62 : : : : 4 :
GND* : 63 : : : : 4 :
GND* : 64 : : : : 4 :
GND* : 65 : : : : 4 :
GND* : 66 : : : : 4 :
VCC_IO : 67 : power : : 3.3V : :
GND* : 68 : : : : 5 :
GND* : 69 : : : : 5 :
GND* : 70 : : : : 5 :
GND* : 71 : : : : 5 :
GND : 72 : gnd : : : :
VCC_INT : 73 : power : : 1.8V : :
GND* : 74 : : : : 5 :
GND* : 75 : : : : 5 :
GND* : 76 : : : : 5 :
GND* : 77 : : : : 5 :
GND_IO : 78 : gnd : : : :
GND* : 79 : : : : 5 :
GND* : 80 : : : : 5 :
GND* : 81 : : : : 5 :
GND* : 82 : : : : 5 :
GND* : 83 : : : : 5 :
GND* : 84 : : : : 5 :
GND* : 85 : : : : 5 :
TMS : 86 : input : : : :
TCK : 87 : input : : : :
GND+ : 88 : : : : 5 :
GND : 89 : gnd : : : :
VCC_INT : 90 : power : : 1.8V : :
GND+ : 91 : : : : 5 :
NSTATUS : 92 : bidir : : : :
CONF_DONE : 93 : bidir : : : :
GND* : 94 : : : : 6 :
GND* : 95 : : : : 6 :
GND* : 96 : : : : 6 :
VCC_IO : 97 : power : : 3.3V : :
GND* : 98 : : : : 6 :
GND* : 99 : : : : 6 :
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -