📄 sent.map.rpt
字号:
; db/decode_9ie.tdf ; yes ; Auto-Generated Megafunction ; F:/复件 FPGA程序/sent/db/decode_9ie.tdf ;
; sld_dffex.vhd ; yes ; Encrypted Megafunction ; d:/altera/quartus50/libraries/megafunctions/sld_dffex.vhd ;
+----------------------------------+-----------------+------------------------------------+------------------------------------------------------------------------+
+--------------------------------------------------------------+
; Analysis & Synthesis Resource Usage Summary ;
+-----------------------------------+--------------------------+
; Resource ; Usage ;
+-----------------------------------+--------------------------+
; Total logic elements ; 335 ;
; Total combinational functions ; 249 ;
; -- Total 4-input functions ; 98 ;
; -- Total 3-input functions ; 48 ;
; -- Total 2-input functions ; 49 ;
; -- Total 1-input functions ; 50 ;
; -- Total 0-input functions ; 4 ;
; Combinational cells for routing ; 0 ;
; Total registers ; 235 ;
; Total logic cells in carry chains ; 64 ;
; I/O pins ; 3 ;
; Total memory bits ; 8192 ;
; Maximum fan-out node ; altera_internal_jtag~TDO ;
; Maximum fan-out ; 155 ;
; Total fan-out ; 1469 ;
; Average fan-out ; 4.26 ;
+-----------------------------------+--------------------------+
+----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Analysis & Synthesis Resource Utilization by Entity ;
+---------------------------------------------------------------------------------------------------+-------------+--------------+-------------+------+--------------+--------------+-------------------+------------------+-----------------+-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Compilation Hierarchy Node ; Logic Cells ; LC Registers ; Memory Bits ; Pins ; Virtual Pins ; LUT-Only LCs ; Register-Only LCs ; LUT/Register LCs ; Carry Chain LCs ; Full Hierarchy Name ;
+---------------------------------------------------------------------------------------------------+-------------+--------------+-------------+------+--------------+--------------+-------------------+------------------+-----------------+-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; |sent ; 335 (0) ; 235 ; 8192 ; 3 ; 0 ; 100 (0) ; 86 (0) ; 149 (0) ; 64 (0) ; |sent ;
; |did:inst| ; 15 (15) ; 7 ; 0 ; 0 ; 0 ; 8 (8) ; 3 (3) ; 4 (4) ; 6 (6) ; |sent|did:inst ;
; |sld_hub:sld_hub_inst| ; 116 (35) ; 71 ; 0 ; 0 ; 0 ; 45 (29) ; 24 (1) ; 47 (5) ; 5 (0) ; |sent|sld_hub:sld_hub_inst ;
; |lpm_decode:instruction_decoder| ; 5 (0) ; 5 ; 0 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 5 (0) ; 0 (0) ; |sent|sld_hub:sld_hub_inst|lpm_decode:instruction_decoder ;
; |decode_9ie:auto_generated| ; 5 (5) ; 5 ; 0 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 5 (5) ; 0 (0) ; |sent|sld_hub:sld_hub_inst|lpm_decode:instruction_decoder|decode_9ie:auto_generated ;
; |lpm_shiftreg:jtag_ir_register| ; 10 (10) ; 10 ; 0 ; 0 ; 0 ; 0 (0) ; 10 (10) ; 0 (0) ; 0 (0) ; |sent|sld_hub:sld_hub_inst|lpm_shiftreg:jtag_ir_register ;
; |sld_dffex:BROADCAST| ; 1 (1) ; 1 ; 0 ; 0 ; 0 ; 0 (0) ; 1 (1) ; 0 (0) ; 0 (0) ; |sent|sld_hub:sld_hub_inst|sld_dffex:BROADCAST ;
; |sld_dffex:IRF_ENA_0| ; 1 (1) ; 1 ; 0 ; 0 ; 0 ; 0 (0) ; 1 (1) ; 0 (0) ; 0 (0) ; |sent|sld_hub:sld_hub_inst|sld_dffex:IRF_ENA_0 ;
; |sld_dffex:IRF_ENA| ; 1 (1) ; 1 ; 0 ; 0 ; 0 ; 0 (0) ; 1 (1) ; 0 (0) ; 0 (0) ; |sent|sld_hub:sld_hub_inst|sld_dffex:IRF_ENA ;
; |sld_dffex:IRSR| ; 10 (10) ; 8 ; 0 ; 0 ; 0 ; 2 (2) ; 1 (1) ; 7 (7) ; 0 (0) ; |sent|sld_hub:sld_hub_inst|sld_dffex:IRSR ;
; |sld_dffex:RESET| ; 1 (1) ; 1 ; 0 ; 0 ; 0 ; 0 (0) ; 1 (1) ; 0 (0) ; 0 (0) ; |sent|sld_hub:sld_hub_inst|sld_dffex:RESET ;
; |sld_dffex:\GEN_IRF:1:IRF| ; 5 (5) ; 5 ; 0 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 5 (5) ; 0 (0) ; |sent|sld_hub:sld_hub_inst|sld_dffex:\GEN_IRF:1:IRF ;
; |sld_dffex:\GEN_SHADOW_IRF:1:S_IRF| ; 5 (5) ; 5 ; 0 ; 0 ; 0 ; 0 (0) ; 5 (5) ; 0 (0) ; 0 (0) ; |sent|sld_hub:sld_hub_inst|sld_dffex:\GEN_SHADOW_IRF:1:S_IRF ;
; |sld_jtag_state_machine:jtag_state_machine| ; 21 (21) ; 19 ; 0 ; 0 ; 0 ; 2 (2) ; 0 (0) ; 19 (19) ; 0 (0) ; |sent|sld_hub:sld_hub_inst|sld_jtag_state_machine:jtag_state_machine ;
; |sld_rom_sr:HUB_INFO_REG| ; 21 (21) ; 9 ; 0 ; 0 ; 0 ; 12 (12) ; 3 (3) ; 6 (6) ; 5 (5) ; |sent|sld_hub:sld_hub_inst|sld_rom_sr:HUB_INFO_REG ;
; |sld_signaltap:sent| ; 188 (7) ; 142 ; 8192 ; 0 ; 0 ; 46 (4) ; 48 (3) ; 94 (0) ; 53 (0) ; |sent|sld_signaltap:sent ;
; |altsyncram:\stp_non_zero_ram_gen:stp_buffer_ram| ; 5 (0) ; 1 ; 8192 ; 0 ; 0 ; 4 (0) ; 1 (0) ; 0 (0) ; 0 (0) ; |sent|sld_signaltap:sent|altsyncram:\stp_non_zero_ram_gen:stp_buffer_ram ;
; |altsyncram_re92:auto_generated| ; 5 (1) ; 1 ; 8192 ; 0 ; 0 ; 4 (0) ; 1 (1) ; 0 (0) ; 0 (0) ; |sent|sld_signaltap:sent|altsyncram:\stp_non_zero_ram_gen:stp_buffer_ram|altsyncram_re92:auto_generated ;
; |decode_fga:decode2| ; 2 (2) ; 0 ; 0 ; 0 ; 0 ; 2 (2) ; 0 (0) ; 0 (0) ; 0 (0) ; |sent|sld_signaltap:sent|altsyncram:\stp_non_zero_ram_gen:stp_buffer_ram|altsyncram_re92:auto_generated|decode_fga:decode2 ;
; |decode_fga:rden_decode| ; 2 (2) ; 0 ; 0 ; 0 ; 0 ; 2 (2) ; 0 (0) ; 0 (0) ; 0 (0) ; |sent|sld_signaltap:sent|altsyncram:\stp_non_zero_ram_gen:stp_buffer_ram|altsyncram_re92:auto_generated|decode_fga:rden_decode ;
; |sld_acquisition_buffer:sld_acquisition_buffer_inst| ; 31 (4) ; 27 ; 0 ; 0 ; 0 ; 4 (3) ; 13 (0) ; 14 (1) ; 14 (0) ; |sent|sld_signaltap:sent|sld_acquisition_buffer:sld_acquisition_buffer_inst ;
; |lpm_counter:\write_address_non_zero_gen:write_pointer_counter| ; 14 (0) ; 13 ; 0 ; 0 ; 0 ; 1 (0) ; 0 (0) ; 13 (0) ; 14 (0) ; |sent|sld_signaltap:sent|sld_acquisition_buffer:sld_acquisition_buffer_inst|lpm_counter:\write_address_non_zero_gen:write_pointer_counter ;
; |cntr_7u9:auto_generated| ; 14 (14) ; 13 ; 0 ; 0 ; 0 ; 1 (1) ; 0 (0) ; 13 (13) ; 14 (14) ; |sent|sld_signaltap:sent|sld_acquisition_buffer:sld_acquisition_buffer_inst|lpm_counter:\write_address_non_zero_gen:write_pointer_counter|cntr_7u9:auto_generated ;
; |lpm_ff:\gen_non_zero_sample_depth:trigger_address_register| ; 13 (13) ; 13 ; 0 ; 0 ; 0 ; 0 (0) ; 13 (13) ; 0 (0) ; 0 (0) ; |sent|sld_signaltap:sent|sld_acquisition_buffer:sld_acquisition_buffer_inst|lpm_ff:\gen_non_zero_sample_depth:trigger_address_register ;
; |sld_ela_control:ela_control| ; 82 (3) ; 62 ; 0 ; 0 ; 0 ; 20 (3) ; 29 (0) ; 33 (0) ; 26 (0) ; |sent|sld_signaltap:sent|sld_ela_control:ela_control ;
; |lpm_shiftreg:trigger_config_deserialize| ; 22 (22) ; 22 ; 0 ; 0 ; 0 ; 0 (0) ; 22 (22) ; 0 (0) ; 0 (0) ; |sent|sld_signaltap:sent|sld_ela_control:ela_control|lpm_shiftreg:trigger_config_deserialize ;
; |sld_ela_basic_multi_level_trigger:\basic_multi_level_mbpm_trigger_gen:multi_level_mbpm| ; 6 (0) ; 5 ; 0 ; 0 ; 0 ; 1 (0) ; 4 (0) ; 1 (0) ; 0 (0) ; |sent|sld_signaltap:sent|sld_ela_control:ela_control|sld_ela_basic_multi_level_trigger:\basic_multi_level_mbpm_trigger_gen:multi_level_mbpm ;
; |lpm_shiftreg:trigger_condition_deserialize| ; 3 (3) ; 3 ; 0 ; 0 ; 0 ; 0 (0) ; 3 (3) ; 0 (0) ; 0 (0) ; |sent|sld_signaltap:sent|sld_ela_control:ela_control|sld_ela_basic_multi_level_trigger:\basic_multi_level_mbpm_trigger_gen:multi_level_mbpm|lpm_shiftreg:trigger_condition_deserialize ;
; |sld_mbpmg:\trigger_modules_gen:0:trigger_match| ; 3 (0) ; 2 ; 0 ; 0 ; 0 ; 1 (0) ; 1 (0) ; 1 (0) ; 0 (0) ; |sent|sld_signaltap:sent|sld_ela_control:ela_control|sld_ela_basic_multi_level_trigger:\basic_multi_level_mbpm_trigger_gen:multi_level_mbpm|sld_mbpmg:\trigger_modules_gen:0:trigger_match ;
; |sld_sbpmg:\gen_sbpmg_pipeline_less_than_two:sm0:0:sm1| ; 3 (3) ; 2 ; 0 ; 0 ; 0 ; 1 (1) ; 1 (1) ; 1 (1) ; 0 (0) ; |sent|sld_signaltap:sent|sld_ela_control:ela_control|sld_ela_basic_multi_level_trigger:\basic_multi_level_mbpm_trigger_gen:multi_level_mbpm|sld_mbpmg:\trigger_modules_gen:0:trigger_match|sld_sbpmg:\gen_sbpmg_pipeline_less_than_two:sm0:0:sm1 ;
; |sld_ela_level_seq_mgr:ela_level_seq_mgr| ; 5 (5) ; 2 ; 0 ; 0 ; 0 ; 3 (3) ; 0 (0) ; 2 (2) ; 0 (0) ; |sent|sld_signaltap:sent|sld_ela_control:ela_control|sld_ela_level_seq_mgr:ela_level_seq_mgr ;
; |sld_ela_post_trigger_counter:\gen_non_zero_sample_depth:tc1| ; 14 (1) ; 13 ; 0 ; 0 ; 0 ; 1 (1) ; 0 (0) ; 13 (0) ; 13 (0) ; |sent|sld_signaltap:sent|sld_ela_control:ela_control|sld_ela_post_trigger_counter:\gen_non_zero_sample_depth:tc1 ;
; |lpm_counter:post_trigger_counter| ; 13 (0) ; 13 ; 0 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 13 (0) ; 13 (0) ; |sent|sld_signaltap:sent|sld_ela_control:ela_control|sld_ela_post_trigger_counter:\gen_non_zero_sample_depth:tc1|lpm_counter:post_trigger_counter ;
; |cntr_po8:auto_generated| ; 13 (13) ; 13 ; 0 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 13 (13) ; 13 (13) ; |sent|sld_signaltap:sent|sld_ela_control:ela_control|sld_ela_post_trigger_counter:\gen_non_zero_sample_depth:tc1|lpm_counter:post_trigger_counter|cntr_po8:auto_generated ;
; |sld_ela_seg_state_machine:sm2| ; 4 (4) ; 3 ; 0 ; 0 ; 0 ; 1 (1) ; 2 (2) ; 1 (1) ; 0 (0) ; |sent|sld_signaltap:sent|sld_ela_control:ela_control|sld_ela_seg_state_machine:sm2 ;
; |sld_ela_segment_mgr:\gen_non_zero_sample_depth_segment:seg_mgr| ; 23 (1) ; 14 ; 0 ; 0 ; 0 ; 9 (0) ; 0 (0) ; 14 (1) ; 13 (0) ; |sent|sld_signaltap:sent|sld_ela_control:ela_control|sld_ela_segment_mgr:\gen_non_zero_sample_depth_segment:seg_mgr ;
; |lpm_compare:\non_zero_sample_depth_gen:segment_addr_compare| ; 9 (0) ; 0 ; 0 ; 0 ; 0 ; 9 (0) ; 0 (0) ; 0 (0) ; 0 (0) ; |sent|sld_signaltap:sent|sld_ela_control:ela_control|sld_ela_segment_mgr:\gen_non_zero_sample_depth_segment:seg_mgr|lpm_compare:\non_zero_sample_depth_gen:segment_addr_compare ;
; |comptree:comparator| ; 9 (0) ; 0 ; 0 ; 0 ; 0 ; 9 (0) ; 0 (0) ; 0 (0) ; 0 (0) ; |sent|sld_signaltap:sent|sld_ela_control:ela_control|sld_ela_segment_mgr:\gen_non_zero_sample_depth_segment:seg_mgr|lpm_compare:\non_zero_sample_depth_gen:segment_addr_compare|comptree:comparator ;
; |cmpchain:cmp_end| ; 9 (0) ; 0 ; 0 ; 0 ; 0 ; 9 (0) ; 0 (0) ; 0 (0) ; 0 (0) ; |sent|sld_signaltap:sent|sld_ela_control:ela_control|sld_ela_segment_mgr:\gen_non_zero_sample_depth_segment:seg_mgr|lpm_compare:\non_zero_sample_depth_gen:segment_addr_compare|comptree:comparator|cmpchain:cmp_end ;
; |comptree:comp| ; 9 (0) ; 0 ; 0 ; 0 ; 0 ; 9 (0) ; 0 (0) ; 0 (0) ; 0 (0) ; |sent|sld_signaltap:sent|sld_ela_control:ela_control|sld_ela_segment_mgr:\gen_non_zero_sample_depth_segment:seg_mgr|lpm_compare:\non_zero_sample_depth_gen:segment_addr_compare|comptree:comparator|cmpchain:cmp_end|comptree:comp ;
; |cmpchain:cmp[5]| ; 1 (1) ; 0 ; 0 ; 0 ; 0 ; 1 (1) ; 0 (0) ; 0 (0) ; 0 (0) ; |sent|sld_signaltap:sent|sld_ela_control:ela_control|sld_ela_segment_mgr:\gen_non_zero_sample_depth_segment:seg_mgr|lpm_compare:\non_zero_sample_depth_gen:segment_addr_compare|comptree:comparator|cmpchain:cmp_end|comptree:comp|cmpchain:cmp[5] ;
; |comptree:sub_comptree| ; 8 (0) ; 0 ; 0 ; 0 ; 0 ; 8 (0) ; 0 (0) ; 0 (0) ; 0 (0) ; |sent|sld_signaltap:sent|sld_ela_control:ela_control|sld_ela_segment_mgr:\gen_non_zero_sample_depth_segment:seg_mgr|lpm_compare:\non_zero_sample_depth_gen:segment_addr_compare|comptree:comparator|cmpchain:cmp_end|comptree:comp|comptree:sub_comptree ;
; |comptree:sub_comptree| ; 8 (0) ; 0 ; 0 ; 0 ; 0 ; 8 (0) ; 0 (0) ; 0 (0) ; 0 (0) ; |sent|sld_signaltap:sent|sld_ela_control:ela_control|sld_ela_segment_mgr:\gen_non_zero_sample_depth_segment:seg_mgr|lpm_compare:\non_zero_sample_depth_gen:segment_addr_compare|comptree:comparator|cmpchain:cmp_end|comptree:comp|comptree:sub_comptree|comptree:sub_comptree ;
; |cmpchain:cmp_end| ; 8 (8) ; 0 ; 0 ; 0 ; 0 ; 8 (8) ; 0 (0) ; 0 (0) ; 0 (0) ; |sent|sld_signaltap:sent|sld_ela_control:ela_control|sld_ela_segment_mgr:\gen_non_zero_sample_depth_segment:seg_mgr|lpm_compare:\non_zero_sample_depth_gen:segment_addr_compare|comptree:comparator|cmpchain:cmp_end|comptree:comp|comptree:sub_comptree|comptree:sub_comptree|cmpchain:cmp_end ;
; |lpm_counter:\non_zero_sample_depth_gen:segment_addr_counter| ; 13 (0) ; 13 ; 0 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 13 (0) ; 13 (0) ; |sent|sld_signaltap:sent|sld_ela_control:ela_control|sld_ela_segment_mgr:\gen_non_zero_sample_depth_segment:seg_mgr|lpm_counter:\non_zero_sample_depth_gen:segment_addr_counter ;
; |cntr_h29:auto_generated| ; 13 (13) ; 13 ; 0 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 13 (13) ; 13 (13) ; |sent|sld_signaltap:sent|sld_ela_control:ela_control|sld_ela_segment_mgr:\gen_non_zero_sample_depth_segment:seg_mgr|lpm_counter:\non_zero_sample_depth_gen:segment_addr_counter|cntr_h29:auto_generated ;
; |sld_ela_state_machine:sm1| ; 5 (5) ; 3 ; 0 ; 0 ; 0 ; 2 (2) ; 1 (1) ; 2 (2) ; 0 (0) ; |sent|sld_signaltap:sent|sld_ela_control:ela_control|sld_ela_state_machine:sm1 ;
; |sld_offload_buffer_mgr:\stp_non_zero_depth_offload_gen:stp_offload_buff_mgr_inst| ; 43 (2) ; 41 ; 0 ; 0 ; 0 ; 2 (2) ; 0 (0) ; 41 (0) ; 13 (0) ; |sent|sld_signaltap:sent|sld_offload_buffer_mgr:\stp_non_zero_depth_offload_gen:stp_offload_buff_mgr_inst ;
; |lpm_counter:read_pointer_counter| ; 13 (0) ; 13 ; 0 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 13 (0) ; 13 (0) ; |sent|sld_signaltap:sent|sld_offload_buffer_mgr:\stp_non_zero_depth_offload_gen:stp_offload_buff_mgr_inst|lpm_counter:read_pointer_counter ;
; |cntr_tn7:auto_generated| ; 13 (13) ; 13 ; 0 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 13 (13) ; 13 (13) ; |sent|sld_signaltap:sent|sld_offload_buffer_mgr:\stp_non_zero_depth_offload_gen:stp_offload_buff_mgr_inst|lpm_counter:read_pointer_counter|cntr_tn7:auto_generated ;
; |lpm_shiftreg:info_data_shift_out| ; 27 (27) ; 27 ; 0 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 27 (27) ; 0 (0) ; |sent|sld_signaltap:sent|sld_offload_buffer_mgr:\stp_non_zero_depth_offload_gen:stp_offload_buff_mgr_inst|lpm_shiftreg:info_data_shift_out ;
; |lpm_shiftreg:ram_data_shift_out| ; 1 (1) ; 1 ; 0 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 1 (1) ; 0 (0) ; |sent|sld_signaltap:sent|sld_offload_buffer_mgr:\stp_non_zero_depth_offload_gen:stp_offload_buff_mgr_inst|lpm_shiftreg:ram_data_shift_out ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -