📄 sent.fit.rpt
字号:
; 196 ; 161 ; 2 ; GND* ; ; ; ; Column I/O ; ;
; 197 ; 162 ; 2 ; GND* ; ; ; ; Column I/O ; ;
; 198 ; 163 ; 2 ; GND* ; ; ; ; Column I/O ; ;
; 199 ; 164 ; 2 ; GND* ; ; ; ; Column I/O ; ;
; 200 ; 165 ; 2 ; GND* ; ; ; ; Column I/O ; ;
; 201 ; 166 ; 2 ; GND* ; ; ; ; Column I/O ; ;
; 202 ; 167 ; 2 ; GND* ; ; ; ; Column I/O ; ;
; 203 ; 168 ; 2 ; GND* ; ; ; ; Column I/O ; ;
; 204 ; 169 ; 2 ; GND* ; ; ; ; Column I/O ; ;
; 205 ; 170 ; 2 ; GND* ; ; ; ; Column I/O ; ;
; 206 ; 171 ; 2 ; GND* ; ; ; ; Column I/O ; ;
; 207 ; 172 ; 2 ; GND* ; ; ; ; Column I/O ; ;
; 208 ; 173 ; 2 ; GND* ; ; ; ; Column I/O ; ;
; 209 ; ; 2 ; VCCIO2 ; power ; ; 3.3V ; -- ; ;
; 210 ; ; ; GND ; gnd ; ; ; -- ; ;
; 211 ; ; ; VCCINT ; power ; ; 1.5V ; -- ; ;
; 212 ; ; ; GND ; gnd ; ; ; -- ; ;
; 213 ; 174 ; 2 ; GND* ; ; ; ; Column I/O ; ;
; 214 ; 175 ; 2 ; GND* ; ; ; ; Column I/O ; ;
; 215 ; 176 ; 2 ; GND* ; ; ; ; Column I/O ; ;
; 216 ; 177 ; 2 ; GND* ; ; ; ; Column I/O ; ;
; 217 ; 178 ; 2 ; GND* ; ; ; ; Column I/O ; ;
; 218 ; 179 ; 2 ; GND* ; ; ; ; Column I/O ; ;
; 219 ; 180 ; 2 ; GND* ; ; ; ; Column I/O ; ;
; 220 ; 181 ; 2 ; GND* ; ; ; ; Column I/O ; ;
; 221 ; 182 ; 2 ; GND* ; ; ; ; Column I/O ; ;
; 222 ; 183 ; 2 ; GND* ; ; ; ; Column I/O ; ;
; 223 ; 184 ; 2 ; GND* ; ; ; ; Column I/O ; ;
; 224 ; 185 ; 2 ; GND* ; ; ; ; Column I/O ; ;
; 225 ; 186 ; 2 ; GND* ; ; ; ; Column I/O ; ;
; 226 ; 187 ; 2 ; GND* ; ; ; ; Column I/O ; ;
; 227 ; 188 ; 2 ; GND* ; ; ; ; Column I/O ; ;
; 228 ; 189 ; 2 ; GND* ; ; ; ; Column I/O ; ;
; 229 ; ; ; VCCINT ; power ; ; 1.5V ; -- ; ;
; 230 ; ; ; GND ; gnd ; ; ; -- ; ;
; 231 ; ; 2 ; VCCIO2 ; power ; ; 3.3V ; -- ; ;
; 232 ; ; ; GND ; gnd ; ; ; -- ; ;
; 233 ; 190 ; 2 ; GND* ; ; ; ; Column I/O ; ;
; 234 ; 191 ; 2 ; GND* ; ; ; ; Column I/O ; ;
; 235 ; 192 ; 2 ; GND* ; ; ; ; Column I/O ; ;
; 236 ; 193 ; 2 ; GND* ; ; ; ; Column I/O ; ;
; 237 ; 194 ; 2 ; GND* ; ; ; ; Column I/O ; ;
; 238 ; 195 ; 2 ; GND* ; ; ; ; Column I/O ; ;
; 239 ; 196 ; 2 ; GND* ; ; ; ; Column I/O ; ;
; 240 ; 197 ; 2 ; GND* ; ; ; ; Column I/O ; ;
+----------+------------+----------+----------------------+--------+--------------+---------+------------+-----------------+
+------------------------------------------------------------------+
; Output Pin Default Load For Reported TCO ;
+---------------------+-------+------------------------------------+
; I/O Standard ; Load ; Termination Resistance ;
+---------------------+-------+------------------------------------+
; LVTTL ; 10 pF ; Not Available ;
; LVCMOS ; 10 pF ; Not Available ;
; 2.5 V ; 10 pF ; Not Available ;
; 1.8 V ; 10 pF ; Not Available ;
; 1.5 V ; 10 pF ; Not Available ;
; SSTL-3 Class I ; 30 pF ; 50 Ohm (Parallel), 25 Ohm (Serial) ;
; SSTL-3 Class II ; 30 pF ; 25 Ohm (Parallel), 25 Ohm (Serial) ;
; SSTL-2 Class I ; 30 pF ; 50 Ohm (Parallel), 25 Ohm (Serial) ;
; SSTL-2 Class II ; 30 pF ; 25 Ohm (Parallel), 25 Ohm (Serial) ;
; Differential SSTL-2 ; 30 pF ; (See SSTL-2) ;
; 3.3-V PCI ; 10 pF ; 25 Ohm (Parallel) ;
; LVDS ; 4 pF ; 100 Ohm (Differential) ;
; RSDS ; 0 pF ; 100 Ohm (Differential) ;
+---------------------+-------+------------------------------------+
Note: User assignments will override these defaults. The user specified values are listed in the Output Pins and Bidir Pins tables.
+----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Fitter Resource Utilization by Entity ;
+---------------------------------------------------------------------------------------------------+-------------+--------------+-------------+------+--------------+--------------+-------------------+------------------+-----------------+-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Compilation Hierarchy Node ; Logic Cells ; LC Registers ; Memory Bits ; Pins ; Virtual Pins ; LUT-Only LCs ; Register-Only LCs ; LUT/Register LCs ; Carry Chain LCs ; Full Hierarchy Name ;
+---------------------------------------------------------------------------------------------------+-------------+--------------+-------------+------+--------------+--------------+-------------------+------------------+-----------------+-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; |sent ; 306 (0) ; 235 ; 8192 ; 3 ; 0 ; 71 (0) ; 57 (0) ; 178 (0) ; 64 (0) ; |sent ;
; |did:inst| ; 13 (13) ; 7 ; 0 ; 0 ; 0 ; 6 (6) ; 1 (1) ; 6 (6) ; 6 (6) ; |sent|did:inst ;
; |sld_hub:sld_hub_inst| ; 104 (27) ; 71 ; 0 ; 0 ; 0 ; 33 (21) ; 14 (0) ; 57 (6) ; 5 (0) ; |sent|sld_hub:sld_hub_inst ;
; |lpm_decode:instruction_decoder| ; 5 (0) ; 5 ; 0 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 5 (0) ; 0 (0) ; |sent|sld_hub:sld_hub_inst|lpm_decode:instruction_decoder ;
; |decode_9ie:auto_generated| ; 5 (5) ; 5 ; 0 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 5 (5) ; 0 (0) ; |sent|sld_hub:sld_hub_inst|lpm_decode:instruction_decoder|decode_9ie:auto_generated ;
; |lpm_shiftreg:jtag_ir_register| ; 10 (10) ; 10 ; 0 ; 0 ; 0 ; 0 (0) ; 8 (8) ; 2 (2) ; 0 (0) ; |sent|sld_hub:sld_hub_inst|lpm_shiftreg:jtag_ir_register ;
; |sld_dffex:BROADCAST| ; 1 (1) ; 1 ; 0 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 1 (1) ; 0 (0) ; |sent|sld_hub:sld_hub_inst|sld_dffex:BROADCAST ;
; |sld_dffex:IRF_ENA_0| ; 1 (1) ; 1 ; 0 ; 0 ; 0 ; 0 (0) ; 1 (1) ; 0 (0) ; 0 (0) ; |sent|sld_hub:sld_hub_inst|sld_dffex:IRF_ENA_0 ;
; |sld_dffex:IRF_ENA| ; 1 (1) ; 1 ; 0 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 1 (1) ; 0 (0) ; |sent|sld_hub:sld_hub_inst|sld_dffex:IRF_ENA ;
; |sld_dffex:IRSR| ; 9 (9) ; 8 ; 0 ; 0 ; 0 ; 1 (1) ; 0 (0) ; 8 (8) ; 0 (0) ; |sent|sld_hub:sld_hub_inst|sld_dffex:IRSR ;
; |sld_dffex:RESET| ; 1 (1) ; 1 ; 0 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 1 (1) ; 0 (0) ; |sent|sld_hub:sld_hub_inst|sld_dffex:RESET ;
; |sld_dffex:\GEN_IRF:1:IRF| ; 5 (5) ; 5 ; 0 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 5 (5) ; 0 (0) ; |sent|sld_hub:sld_hub_inst|sld_dffex:\GEN_IRF:1:IRF ;
; |sld_dffex:\GEN_SHADOW_IRF:1:S_IRF| ; 5 (5) ; 5 ; 0 ; 0 ; 0 ; 0 (0) ; 5 (5) ; 0 (0) ; 0 (0) ; |sent|sld_hub:sld_hub_inst|sld_dffex:\GEN_SHADOW_IRF:1:S_IRF ;
; |sld_jtag_state_machine:jtag_state_machine| ; 21 (21) ; 19 ; 0 ; 0 ; 0 ; 2 (2) ; 0 (0) ; 19 (19) ; 0 (0) ; |sent|sld_hub:sld_hub_inst|sld_jtag_state_machine:jtag_state_machine ;
; |sld_rom_sr:HUB_INFO_REG| ; 18 (18) ; 9 ; 0 ; 0 ; 0 ; 9 (9) ; 0 (0) ; 9 (9) ; 5 (5) ; |sent|sld_hub:sld_hub_inst|sld_rom_sr:HUB_INFO_REG ;
; |sld_signaltap:sent| ; 173 (6) ; 142 ; 8192 ; 0 ; 0 ; 31 (3) ; 31 (1) ; 111 (2) ; 53 (0) ; |sent|sld_signaltap:sent ;
; |altsyncram:\stp_non_zero_ram_gen:stp_buffer_ram| ; 5 (0) ; 1 ; 8192 ; 0 ; 0 ; 4 (0) ; 1 (0) ; 0 (0) ; 0 (0) ; |sent|sld_signaltap:sent|altsyncram:\stp_non_zero_ram_gen:stp_buffer_ram ;
; |altsyncram_re92:auto_generated| ; 5 (1) ; 1 ; 8192 ; 0 ; 0 ; 4 (0) ; 1 (1) ; 0 (0) ; 0 (0) ; |sent|sld_signaltap:sent|altsyncram:\stp_non_zero_ram_gen:stp_buffer_ram|altsyncram_re92:auto_generated ;
; |decode_fga:decode2| ; 2 (2) ; 0 ; 0 ; 0 ; 0 ; 2 (2) ; 0 (0) ; 0 (0) ; 0 (0) ; |sent|sld_signaltap:sent|altsyncram:\stp_non_zero_ram_gen:stp_buffer_ram|altsyncram_re92:auto_generated|decode_fga:decode2 ;
; |decode_fga:rden_decode| ; 2 (2) ; 0 ; 0 ; 0 ; 0 ; 2 (2) ; 0 (0) ; 0 (0) ; 0 (0) ; |sent|sld_signaltap:sent|altsyncram:\stp_non_zero_ram_gen:stp_buffer_ram|altsyncram_re92:auto_generated|decode_fga:rden_decode ;
; |sld_acquisition_buffer:sld_acquisition_buffer_inst| ; 31 (4) ; 27 ; 0 ; 0 ; 0 ; 4 (3) ; 13 (0) ; 14 (1) ; 14 (0) ; |sent|sld_signaltap:sent|sld_acquisition_buffer:sld_acquisition_buffer_inst ;
; |lpm_counter:\write_address_non_zero_gen:write_pointer_counter| ; 14 (0) ; 13 ; 0 ; 0 ; 0 ; 1 (0) ; 0 (0) ; 13 (0) ; 14 (0) ; |sent|sld_signaltap:sent|sld_acquisition_buffer:sld_acquisition_buffer_inst|lpm_counter:\write_address_non_zero_gen:write_pointer_counter ;
; |cntr_7u9:auto_generated| ; 14 (14) ; 13 ; 0 ; 0 ; 0 ; 1 (1) ; 0 (0) ; 13 (13) ; 14 (14) ; |sent|sld_signaltap:sent|sld_acquisition_buffer:sld_acquisition_buffer_inst|lpm_counter:\write_address_non_zero_gen:write_pointer_counter|cntr_7u9:auto_generated ;
; |lpm_ff:\gen_non_zero_sample_depth:trigger_address_register| ; 13 (13) ; 13 ; 0 ; 0 ; 0 ; 0 (0) ; 13 (13) ; 0 (0) ; 0 (0) ; |sent|sld_signaltap:sent|sld_acquisition_buffer:sld_acquisition_buffer_inst|lpm_ff:\gen_non_zero_sample_depth:trigger_address_register ;
; |sld_ela_control:ela_control| ; 68 (3) ; 62 ; 0 ; 0 ; 0 ; 6 (3) ; 14 (0) ; 48 (0) ; 26 (0) ; |sent|sld_signaltap:sent|sld_ela_control:ela_control ;
; |lpm_shiftreg:trigger_config_deserialize| ; 22 (22) ; 22 ; 0 ; 0 ; 0 ; 0 (0) ; 9 (9) ; 13 (13) ; 0 (0) ; |sent|sld_signaltap:sent|sld_ela_control:ela_control|lpm_shiftreg:trigger_config_deserialize ;
; |sld_ela_basic_multi_level_trigger:\basic_multi_level_mbpm_trigger_gen:multi_level_mbpm| ; 5 (0) ; 5 ; 0 ; 0 ; 0 ; 0 (
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -