📄 rec.map.rpt
字号:
; db/cntr_5u9.tdf ; yes ; Auto-Generated Megafunction ; F:/复件 FPGA程序/rec/db/cntr_5u9.tdf ;
; lpm_ff.tdf ; yes ; Megafunction ; d:/altera/quartus50/libraries/megafunctions/lpm_ff.tdf ;
; altsyncram.tdf ; yes ; Megafunction ; d:/altera/quartus50/libraries/megafunctions/altsyncram.tdf ;
; stratix_ram_block.inc ; yes ; Other ; d:/altera/quartus50/libraries/megafunctions/stratix_ram_block.inc ;
; lpm_mux.inc ; yes ; Other ; d:/altera/quartus50/libraries/megafunctions/lpm_mux.inc ;
; altsyncram.inc ; yes ; Other ; d:/altera/quartus50/libraries/megafunctions/altsyncram.inc ;
; a_rdenreg.inc ; yes ; Other ; d:/altera/quartus50/libraries/megafunctions/a_rdenreg.inc ;
; altrom.inc ; yes ; Other ; d:/altera/quartus50/libraries/megafunctions/altrom.inc ;
; altram.inc ; yes ; Other ; d:/altera/quartus50/libraries/megafunctions/altram.inc ;
; altdpram.inc ; yes ; Other ; d:/altera/quartus50/libraries/megafunctions/altdpram.inc ;
; altqpram.inc ; yes ; Other ; d:/altera/quartus50/libraries/megafunctions/altqpram.inc ;
; db/altsyncram_rh92.tdf ; yes ; Auto-Generated Megafunction ; F:/复件 FPGA程序/rec/db/altsyncram_rh92.tdf ;
; db/cntr_8v7.tdf ; yes ; Auto-Generated Megafunction ; F:/复件 FPGA程序/rec/db/cntr_8v7.tdf ;
; db/cntr_rn7.tdf ; yes ; Auto-Generated Megafunction ; F:/复件 FPGA程序/rec/db/cntr_rn7.tdf ;
; sld_rom_sr.vhd ; yes ; Encrypted Megafunction ; d:/altera/quartus50/libraries/megafunctions/sld_rom_sr.vhd ;
; sld_hub.vhd ; yes ; Encrypted Megafunction ; d:/altera/quartus50/libraries/megafunctions/sld_hub.vhd ;
; lpm_decode.tdf ; yes ; Megafunction ; d:/altera/quartus50/libraries/megafunctions/lpm_decode.tdf ;
; declut.inc ; yes ; Other ; d:/altera/quartus50/libraries/megafunctions/declut.inc ;
; db/decode_9ie.tdf ; yes ; Auto-Generated Megafunction ; F:/复件 FPGA程序/rec/db/decode_9ie.tdf ;
; sld_dffex.vhd ; yes ; Encrypted Megafunction ; d:/altera/quartus50/libraries/megafunctions/sld_dffex.vhd ;
+----------------------------------+-----------------+------------------------------------+------------------------------------------------------------------------+
+--------------------------------------------------------------+
; Analysis & Synthesis Resource Usage Summary ;
+-----------------------------------+--------------------------+
; Resource ; Usage ;
+-----------------------------------+--------------------------+
; Total logic elements ; 445 ;
; Total combinational functions ; 305 ;
; -- Total 4-input functions ; 113 ;
; -- Total 3-input functions ; 81 ;
; -- Total 2-input functions ; 50 ;
; -- Total 1-input functions ; 56 ;
; -- Total 0-input functions ; 5 ;
; Combinational cells for routing ; 0 ;
; Total registers ; 317 ;
; Total logic cells in carry chains ; 70 ;
; I/O pins ; 14 ;
; Total memory bits ; 45056 ;
; Maximum fan-out node ; altera_internal_jtag~TDO ;
; Maximum fan-out ; 202 ;
; Total fan-out ; 2124 ;
; Average fan-out ; 4.47 ;
+-----------------------------------+--------------------------+
+--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Analysis & Synthesis Resource Utilization by Entity ;
+---------------------------------------------------------------------------------------------------+-------------+--------------+-------------+------+--------------+--------------+-------------------+------------------+-----------------+-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Compilation Hierarchy Node ; Logic Cells ; LC Registers ; Memory Bits ; Pins ; Virtual Pins ; LUT-Only LCs ; Register-Only LCs ; LUT/Register LCs ; Carry Chain LCs ; Full Hierarchy Name ;
+---------------------------------------------------------------------------------------------------+-------------+--------------+-------------+------+--------------+--------------+-------------------+------------------+-----------------+-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; |rec ; 445 (1) ; 317 ; 45056 ; 14 ; 0 ; 128 (1) ; 140 (0) ; 177 (0) ; 70 (0) ; |rec ;
; |did:inst| ; 15 (15) ; 7 ; 0 ; 0 ; 0 ; 8 (8) ; 3 (3) ; 4 (4) ; 6 (6) ; |rec|did:inst ;
; |sld_hub:sld_hub_inst| ; 116 (35) ; 71 ; 0 ; 0 ; 0 ; 45 (29) ; 24 (1) ; 47 (5) ; 5 (0) ; |rec|sld_hub:sld_hub_inst ;
; |lpm_decode:instruction_decoder| ; 5 (0) ; 5 ; 0 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 5 (0) ; 0 (0) ; |rec|sld_hub:sld_hub_inst|lpm_decode:instruction_decoder ;
; |decode_9ie:auto_generated| ; 5 (5) ; 5 ; 0 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 5 (5) ; 0 (0) ; |rec|sld_hub:sld_hub_inst|lpm_decode:instruction_decoder|decode_9ie:auto_generated ;
; |lpm_shiftreg:jtag_ir_register| ; 10 (10) ; 10 ; 0 ; 0 ; 0 ; 0 (0) ; 10 (10) ; 0 (0) ; 0 (0) ; |rec|sld_hub:sld_hub_inst|lpm_shiftreg:jtag_ir_register ;
; |sld_dffex:BROADCAST| ; 1 (1) ; 1 ; 0 ; 0 ; 0 ; 0 (0) ; 1 (1) ; 0 (0) ; 0 (0) ; |rec|sld_hub:sld_hub_inst|sld_dffex:BROADCAST ;
; |sld_dffex:IRF_ENA_0| ; 1 (1) ; 1 ; 0 ; 0 ; 0 ; 0 (0) ; 1 (1) ; 0 (0) ; 0 (0) ; |rec|sld_hub:sld_hub_inst|sld_dffex:IRF_ENA_0 ;
; |sld_dffex:IRF_ENA| ; 1 (1) ; 1 ; 0 ; 0 ; 0 ; 0 (0) ; 1 (1) ; 0 (0) ; 0 (0) ; |rec|sld_hub:sld_hub_inst|sld_dffex:IRF_ENA ;
; |sld_dffex:IRSR| ; 10 (10) ; 8 ; 0 ; 0 ; 0 ; 2 (2) ; 1 (1) ; 7 (7) ; 0 (0) ; |rec|sld_hub:sld_hub_inst|sld_dffex:IRSR ;
; |sld_dffex:RESET| ; 1 (1) ; 1 ; 0 ; 0 ; 0 ; 0 (0) ; 1 (1) ; 0 (0) ; 0 (0) ; |rec|sld_hub:sld_hub_inst|sld_dffex:RESET ;
; |sld_dffex:\GEN_IRF:1:IRF| ; 5 (5) ; 5 ; 0 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 5 (5) ; 0 (0) ; |rec|sld_hub:sld_hub_inst|sld_dffex:\GEN_IRF:1:IRF ;
; |sld_dffex:\GEN_SHADOW_IRF:1:S_IRF| ; 5 (5) ; 5 ; 0 ; 0 ; 0 ; 0 (0) ; 5 (5) ; 0 (0) ; 0 (0) ; |rec|sld_hub:sld_hub_inst|sld_dffex:\GEN_SHADOW_IRF:1:S_IRF ;
; |sld_jtag_state_machine:jtag_state_machine| ; 21 (21) ; 19 ; 0 ; 0 ; 0 ; 2 (2) ; 0 (0) ; 19 (19) ; 0 (0) ; |rec|sld_hub:sld_hub_inst|sld_jtag_state_machine:jtag_state_machine ;
; |sld_rom_sr:HUB_INFO_REG| ; 21 (21) ; 9 ; 0 ; 0 ; 0 ; 12 (12) ; 3 (3) ; 6 (6) ; 5 (5) ; |rec|sld_hub:sld_hub_inst|sld_rom_sr:HUB_INFO_REG ;
; |sld_signaltap:rec| ; 272 (26) ; 217 ; 45056 ; 0 ; 0 ; 55 (3) ; 105 (23) ; 112 (0) ; 54 (0) ; |rec|sld_signaltap:rec ;
; |altsyncram:\stp_non_zero_ram_gen:stp_buffer_ram| ; 0 (0) ; 0 ; 45056 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 0 (0) ; 0 (0) ; |rec|sld_signaltap:rec|altsyncram:\stp_non_zero_ram_gen:stp_buffer_ram ;
; |altsyncram_rh92:auto_generated| ; 0 (0) ; 0 ; 45056 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 0 (0) ; 0 (0) ; |rec|sld_signaltap:rec|altsyncram:\stp_non_zero_ram_gen:stp_buffer_ram|altsyncram_rh92:auto_generated ;
; |sld_acquisition_buffer:sld_acquisition_buffer_inst| ; 29 (4) ; 25 ; 0 ; 0 ; 0 ; 4 (3) ; 12 (0) ; 13 (1) ; 13 (0) ; |rec|sld_signaltap:rec|sld_acquisition_buffer:sld_acquisition_buffer_inst ;
; |lpm_counter:\write_address_non_zero_gen:write_pointer_counter| ; 13 (0) ; 12 ; 0 ; 0 ; 0 ; 1 (0) ; 0 (0) ; 12 (0) ; 13 (0) ; |rec|sld_signaltap:rec|sld_acquisition_buffer:sld_acquisition_buffer_inst|lpm_counter:\write_address_non_zero_gen:write_pointer_counter ;
; |cntr_5u9:auto_generated| ; 13 (13) ; 12 ; 0 ; 0 ; 0 ; 1 (1) ; 0 (0) ; 12 (12) ; 13 (13) ; |rec|sld_signaltap:rec|sld_acquisition_buffer:sld_acquisition_buffer_inst|lpm_counter:\write_address_non_zero_gen:write_pointer_counter|cntr_5u9:auto_generated ;
; |lpm_ff:\gen_non_zero_sample_depth:trigger_address_register| ; 12 (12) ; 12 ; 0 ; 0 ; 0 ; 0 (0) ; 12 (12) ; 0 (0) ; 0 (0) ; |rec|sld_signaltap:rec|sld_acquisition_buffer:sld_acquisition_buffer_inst|lpm_ff:\gen_non_zero_sample_depth:trigger_address_register ;
; |sld_ela_control:ela_control| ; 143 (4) ; 109 ; 0 ; 0 ; 0 ; 34 (4) ; 68 (0) ; 41 (0) ; 24 (0) ; |rec|sld_signaltap:rec|sld_ela_control:ela_control ;
; |lpm_shiftreg:trigger_config_deserialize| ; 21 (21) ; 21 ; 0 ; 0 ; 0 ; 0 (0) ; 21 (21) ; 0 (0) ; 0 (0) ; |rec|sld_signaltap:rec|sld_ela_control:ela_control|lpm_shiftreg:trigger_config_deserialize ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -