📄 core_1c6.fit.rpt
字号:
; out0800[3] ; 67 ; 4 ; 6 ; 0 ; 2 ; no ; no ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 24mA ; Off ; User ; Unspecified ;
; out0800[4] ; 82 ; 4 ; 12 ; 0 ; 0 ; no ; no ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 24mA ; Off ; User ; Unspecified ;
; out0800[5] ; 84 ; 4 ; 14 ; 0 ; 1 ; no ; no ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 24mA ; Off ; User ; Unspecified ;
; out0800[6] ; 86 ; 4 ; 16 ; 0 ; 2 ; no ; no ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 24mA ; Off ; User ; Unspecified ;
; out0800[7] ; 88 ; 4 ; 16 ; 0 ; 0 ; no ; no ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 24mA ; Off ; User ; Unspecified ;
; out11 ; 11 ; 1 ; 0 ; 17 ; 0 ; no ; no ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 24mA ; Off ; User ; Unspecified ;
; out13 ; 13 ; 1 ; 0 ; 17 ; 2 ; no ; no ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 24mA ; Off ; User ; Unspecified ;
; out15 ; 15 ; 1 ; 0 ; 16 ; 1 ; no ; no ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 24mA ; Off ; User ; Unspecified ;
; out5 ; 5 ; 1 ; 0 ; 19 ; 2 ; no ; no ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 24mA ; Off ; User ; Unspecified ;
; out7 ; 7 ; 1 ; 0 ; 18 ; 1 ; no ; no ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 24mA ; Off ; User ; Unspecified ;
; out79 ; 79 ; 4 ; 10 ; 0 ; 0 ; no ; no ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 24mA ; Off ; User ; Unspecified ;
+------------+-------+----------+--------------+--------------+-------------+-----------------+------------------------+---------------+----------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+-------------+----------------------+-------------+
+-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Bidir Pins ;
+-------------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+-----------------+------------------------+---------------+----------------+-----------------+------------+----------+--------------+--------------+------------------+-------------+----------------------+-------------+
; Name ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Cell number ; Combinational Fan-Out ; Registered Fan-Out ; Global ; Input Register ; Output Register ; Output Enable Register ; Power Up High ; Slow Slew Rate ; PCI I/O Enabled ; Open Drain ; Bus Hold ; Weak Pull Up ; I/O Standard ; Current Strength ; Termination ; Location assigned by ; Load ;
+-------------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+-----------------+------------------------+---------------+----------------+-----------------+------------+----------+--------------+--------------+------------------+-------------+----------------------+-------------+
; KC[0] ; 108 ; 4 ; 30 ; 0 ; 2 ; 1 ; 0 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 24mA ; Off ; User ; Unspecified ;
; KC[1] ; 107 ; 4 ; 28 ; 0 ; 0 ; 1 ; 0 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 24mA ; Off ; User ; Unspecified ;
; KC[2] ; 106 ; 4 ; 28 ; 0 ; 1 ; 1 ; 0 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 24mA ; Off ; User ; Unspecified ;
; KR[0] ; 113 ; 4 ; 30 ; 0 ; 1 ; 1 ; 0 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 24mA ; Off ; User ; Unspecified ;
; KR[1] ; 114 ; 4 ; 30 ; 0 ; 0 ; 1 ; 0 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 24mA ; Off ; User ; Unspecified ;
; KR[2] ; 115 ; 4 ; 32 ; 0 ; 2 ; 1 ; 0 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 24mA ; Off ; User ; Unspecified ;
; KR[3] ; 116 ; 4 ; 32 ; 0 ; 1 ; 1 ; 0 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 24mA ; Off ; User ; Unspecified ;
; KR[4] ; 117 ; 4 ; 32 ; 0 ; 0 ; 1 ; 0 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 24mA ; Off ; User ; Unspecified ;
; KR[5] ; 118 ; 4 ; 34 ; 0 ; 2 ; 1 ; 0 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 24mA ; Off ; User ; Unspecified ;
; P0[0] ; 199 ; 2 ; 26 ; 21 ; 2 ; 3 ; 0 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 24mA ; Off ; User ; Unspecified ;
; P0[1] ; 202 ; 2 ; 24 ; 21 ; 2 ; 3 ; 0 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 24mA ; Off ; User ; Unspecified ;
; P0[2] ; 205 ; 2 ; 22 ; 21 ; 2 ; 3 ; 0 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 24mA ; Off ; User ; Unspecified ;
; P0[3] ; 208 ; 2 ; 20 ; 21 ; 2 ; 3 ; 0 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 24mA ; Off ; User ; Unspecified ;
; P0[4] ; 215 ; 2 ; 16 ; 21 ; 2 ; 3 ; 0 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 24mA ; Off ; User ; Unspecified ;
; P0[5] ; 218 ; 2 ; 14 ; 21 ; 2 ; 3 ; 0 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 24mA ; Off ; User ; Unspecified ;
; P0[6] ; 221 ; 2 ; 12 ; 21 ; 2 ; 3 ; 0 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 24mA ; Off ; User ; Unspecified ;
; P0[7] ; 224 ; 2 ; 10 ; 21 ; 2 ; 3 ; 0 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 24mA ; Off ; User ; Unspecified ;
; P1[0] ; 200 ; 2 ; 24 ; 21 ; 0 ; 2 ; 0 ; no ; no ; no ; no ; no ; no ; no ; yes ; no ; Off ; LVTTL ; 24mA ; Off ; User ; Unspecified ;
; P1[1] ; 201 ; 2 ; 24 ; 21 ; 1 ; 0 ; 0 ; no ; no ; no ; no ; no ; no ; no ; yes ; no ; Off ; LVTTL ; 24mA ; Off ; User ; Unspecified ;
; P1[2] ; 203 ; 2 ; 22 ; 21 ; 0 ; 26 ; 0 ; no ; no ; no ; no ; no ; no ; no ; yes ; no ; Off ; LVTTL ; 24mA ; Off ; User ; Unspecified ;
; P1[3] ; 204 ; 2 ; 22 ; 21 ; 1 ; 16 ; 0 ; no ; no ; no ; no ; no ; no ; no ; yes ; no ; Off ; LVTTL ; 24mA ; Off ; User ; Unspecified ;
; P1[4] ; 206 ; 2 ; 20 ; 21 ; 0 ; 1 ; 0 ; no ; no ; no ; no ; no ; no ; no ; yes ; no ; Off ; LVTTL ; 24mA ; Off ; User ; Unspecified ;
; P1[5] ; 207 ; 2 ; 20 ; 21 ; 1 ; 0 ; 0 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 24mA ; Off ; User ; Unspecified ;
; P1[6] ; 213 ; 2 ; 16 ; 21 ; 0 ; 8 ; 0 ; no ; no ; no ; no ; no ; no ; no ; yes ; no ; Off ; LVTTL ; 24mA ; Off ; User ; Unspecified ;
; P1[7] ; 214 ; 2 ; 16 ; 21 ; 1 ; 0 ; 0 ; no ; no ; no ; no ; no ; no ; no ; yes ; no ; Off ; LVTTL ; 24mA ; Off ; User ; Unspecified ;
; lcd_data[0] ; 194 ; 2 ; 28 ; 21 ; 0 ; 1 ; 0 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 24mA ; Off ; User ; Unspecified ;
; lcd_data[1] ; 193 ; 2 ; 30 ; 21 ; 2 ; 1 ; 0 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 24mA ; Off ; User ; Unspecified ;
; lcd_data[2] ; 188 ; 2 ; 30 ; 21 ; 1 ; 1 ; 0 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 24mA ; Off ; User ; Unspecified ;
; lcd_data[3] ; 187 ; 2 ; 30 ; 21 ; 0 ; 1 ; 0 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 24mA ; Off ; User ; Unspecified ;
; lcd_data[4] ; 186 ; 2 ; 32 ; 21 ; 2 ; 1 ; 0 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 24mA ; Off ; User ; Unspecified ;
; lcd_data[5] ; 185 ; 2 ; 32 ; 21 ; 1 ; 1 ; 0 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 24mA ; Off ; User ; Unspecified ;
; lcd_data[6] ; 184 ; 2 ; 32 ; 21 ; 0 ; 1 ; 0 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 24mA ; Off ; User ; Unspecified ;
; lcd_data[7] ; 183 ; 2 ; 34 ; 21 ; 2 ; 1 ; 0 ; no ; no ; no ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 24mA ; Off ; User ; Unspecified ;
+-------------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+-----------------+------------------------+---------------+----------------+-----------------+------------+----------+--------------+--------------+------------------+-------------+----------------------+-------------+
+------------------------------------------------------------+
; I/O Bank Usage ;
+----------+------------------+---------------+--------------+
; I/O Bank ; Usage ; VCCIO Voltage ; VREF Voltage ;
+----------+------------------+---------------+--------------+
; 1 ; 14 / 44 ( 32 % ) ; 3.3V ; -- ;
; 2 ; 42 / 48 ( 88 % ) ; 3.3V ; -- ;
; 3 ; 2 / 45 ( 4 % ) ; 3.3V ; -- ;
; 4 ; 40 / 48 ( 83 % ) ; 3.3V ; -- ;
+----------+------------------+---------------+--------------+
+---------------------------------------------------------------------------------------------------------------------------------------------------------------+
; All Package Pins ;
+----------+------------+----------+---------------------------------+--------+--------------+---------+------------+-----------------+----------+--------------+
; Location ; Pad Number ; I/O Bank ; Pin Name/Usage ; Dir. ; I/O Standard ; Voltage ; I/O Type ; User Assignment ; Bus Hold ; Weak Pull Up ;
+----------+------------+----------+---------------------------------+--------+--------------+---------+------------+-----------------+----------+--------------+
; 1 ; 0 ; 1 ; *~LVDS14p/INIT_DONE~ / RESERVED ; output ; LVTTL ; ; Row I/O ; N ; no ; Off ;
; 2 ; 1 ; 1 ; RESERVED_INPUT ; ; ; ; Row I/O ; ; no ; Off ;
; 3 ; 2 ; 1 ; RESERVED_INPUT ; ; ; ; Row I/O ; ; no ; Off ;
; 4 ; 3 ; 1 ; in1[7] ; input ; LVTTL ; ; Row I/O ; Y ; no ; Off ;
; 5 ; 4 ; 1 ; out5 ; output ; LVTTL ; ; Row I/O ; Y ; no ; Off ;
; 6 ; 5 ; 1 ; in1[6] ; input ; LVTTL ; ; Row I/O ; Y ; no ; Off ;
; 7 ; 6 ; 1 ; out7 ; output ; LVTTL ; ; Row I/O ; Y ; no ; Off ;
; 8 ; 7 ; 1 ; in1[5] ; input ; LVTTL ; ; Row I/O ; Y ; no ; Off ;
; 9 ; ; 1 ; VCCIO1 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
; 10 ; ; ; GND ; gnd ; ; ; -- ; ; -- ; -- ;
; 11 ; 8 ; 1 ; out11 ; output ; LVTTL ; ; Row I/O ; Y ; no ; Off ;
; 12 ; 9 ; 1 ; in1[4] ; input ; LVTTL ; ; Row I/O ; Y ; no ; Off ;
; 13 ; 10 ; 1 ; out13 ; output ; LVTTL ; ; Row I/O ; Y ; no ; Off ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -