⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 dds.fit.rpt

📁 verilog编写基于fpga的DDS实现
💻 RPT
📖 第 1 页 / 共 5 页
字号:
; 21       ; 18         ; 1        ; output[3]                                 ; output ; LVTTL        ;         ; Row I/O    ; N               ; no       ; Off          ;
; 22       ;            ; 1        ; VCCIO1                                    ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
; 23       ; 28         ; 1        ; output[5]                                 ; output ; LVTTL        ;         ; Row I/O    ; N               ; no       ; Off          ;
; 24       ; 29         ; 1        ; +~nCSO~ / RESERVED_INPUT_WITH_WEAK_PULLUP ; input  ; LVTTL        ;         ; Row I/O    ; N               ; no       ; Off          ;
; 25       ; 30         ; 1        ; ^DATA0                                    ; input  ;              ;         ; --         ;                 ; --       ; --           ;
; 26       ; 31         ; 1        ; ^nCONFIG                                  ;        ;              ;         ; --         ;                 ; --       ; --           ;
; 27       ;            ;          ; VCCA_PLL1                                 ; power  ;              ; 1.5V    ; --         ;                 ; --       ; --           ;
; 28       ; 32         ; 1        ; wrclock                                   ; input  ; LVTTL        ;         ; Row I/O    ; N               ; no       ; Off          ;
; 29       ; 33         ; 1        ; clk                                       ; input  ; LVTTL        ;         ; Row I/O    ; N               ; no       ; Off          ;
; 30       ;            ;          ; GNDA_PLL1                                 ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
; 31       ;            ;          ; GNDG_PLL1                                 ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
; 32       ; 34         ; 1        ; ^nCEO                                     ;        ;              ;         ; --         ;                 ; --       ; --           ;
; 33       ; 35         ; 1        ; ^nCE                                      ;        ;              ;         ; --         ;                 ; --       ; --           ;
; 34       ; 36         ; 1        ; ^MSEL0                                    ;        ;              ;         ; --         ;                 ; --       ; --           ;
; 35       ; 37         ; 1        ; ^MSEL1                                    ;        ;              ;         ; --         ;                 ; --       ; --           ;
; 36       ; 38         ; 1        ; ^DCLK                                     ; bidir  ;              ;         ; --         ;                 ; --       ; --           ;
; 37       ; 39         ; 1        ; +~ASDO~ / RESERVED_INPUT_WITH_WEAK_PULLUP ; input  ; LVTTL        ;         ; Row I/O    ; N               ; no       ; Off          ;
; 38       ; 40         ; 1        ; output[0]                                 ; output ; LVTTL        ;         ; Row I/O    ; N               ; no       ; Off          ;
; 39       ; 41         ; 1        ; GND*                                      ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 40       ;            ;          ; GND                                       ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
; 41       ; 52         ; 1        ; output[8]                                 ; output ; LVTTL        ;         ; Row I/O    ; N               ; no       ; Off          ;
; 42       ; 53         ; 1        ; wraddress[3]                              ; input  ; LVTTL        ;         ; Row I/O    ; N               ; no       ; Off          ;
; 43       ; 54         ; 1        ; GND*                                      ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 44       ; 55         ; 1        ; GND*                                      ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 45       ; 56         ; 1        ; data[3]                                   ; input  ; LVTTL        ;         ; Row I/O    ; N               ; no       ; Off          ;
; 46       ; 57         ; 1        ; wraddress[1]                              ; input  ; LVTTL        ;         ; Row I/O    ; N               ; no       ; Off          ;
; 47       ; 58         ; 1        ; wraddress[7]                              ; input  ; LVTTL        ;         ; Row I/O    ; N               ; no       ; Off          ;
; 48       ; 59         ; 1        ; wraddress[8]                              ; input  ; LVTTL        ;         ; Row I/O    ; N               ; no       ; Off          ;
; 49       ; 60         ; 1        ; data[10]                                  ; input  ; LVTTL        ;         ; Row I/O    ; N               ; no       ; Off          ;
; 50       ; 61         ; 1        ; wraddress[5]                              ; input  ; LVTTL        ;         ; Row I/O    ; N               ; no       ; Off          ;
; 51       ;            ; 1        ; VCCIO1                                    ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
; 52       ;            ;          ; GND                                       ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
; 53       ; 62         ; 1        ; GND*                                      ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 54       ; 63         ; 1        ; wraddress[4]                              ; input  ; LVTTL        ;         ; Row I/O    ; N               ; no       ; Off          ;
; 55       ; 64         ; 1        ; GND*                                      ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 56       ; 65         ; 1        ; GND*                                      ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 57       ; 66         ; 1        ; GND*                                      ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 58       ; 67         ; 1        ; GND*                                      ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 59       ; 68         ; 1        ; GND*                                      ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 60       ; 69         ; 1        ; GND*                                      ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 61       ; 70         ; 4        ; GND*                                      ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 62       ; 71         ; 4        ; GND*                                      ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 63       ; 72         ; 4        ; GND*                                      ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 64       ; 73         ; 4        ; GND*                                      ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 65       ; 74         ; 4        ; GND*                                      ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 66       ; 75         ; 4        ; GND*                                      ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 67       ; 76         ; 4        ; GND*                                      ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 68       ; 77         ; 4        ; GND*                                      ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 69       ;            ;          ; GND                                       ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
; 70       ;            ; 4        ; VCCIO4                                    ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
; 71       ;            ;          ; GND                                       ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
; 72       ;            ;          ; VCCINT                                    ; power  ;              ; 1.5V    ; --         ;                 ; --       ; --           ;
; 73       ; 78         ; 4        ; data[8]                                   ; input  ; LVTTL        ;         ; Column I/O ; N               ; no       ; Off          ;
; 74       ; 79         ; 4        ; GND*                                      ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 75       ; 80         ; 4        ; data[4]                                   ; input  ; LVTTL        ;         ; Column I/O ; N               ; no       ; Off          ;
; 76       ; 81         ; 4        ; data[5]                                   ; input  ; LVTTL        ;         ; Column I/O ; N               ; no       ; Off          ;
; 77       ; 82         ; 4        ; data[0]                                   ; input  ; LVTTL        ;         ; Column I/O ; N               ; no       ; Off          ;
; 78       ; 83         ; 4        ; data[6]                                   ; input  ; LVTTL        ;         ; Column I/O ; N               ; no       ; Off          ;
; 79       ; 84         ; 4        ; data[7]                                   ; input  ; LVTTL        ;         ; Column I/O ; N               ; no       ; Off          ;
; 80       ;            ;          ; GND                                       ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
; 81       ;            ;          ; VCCINT                                    ; power  ;              ; 1.5V    ; --         ;                 ; --       ; --           ;
; 82       ; 86         ; 4        ; wraddress[6]                              ; input  ; LVTTL        ;         ; Column I/O ; N               ; no       ; Off          ;
; 83       ; 87         ; 4        ; output[9]                                 ; output ; LVTTL        ;         ; Column I/O ; N               ; no       ; Off          ;
; 84       ; 88         ; 4        ; output[4]                                 ; output ; LVTTL        ;         ; Column I/O ; N               ; no       ; Off          ;
; 85       ; 89         ; 4        ; wraddress[2]                              ; input  ; LVTTL        ;         ; Column I/O ; N               ; no       ; Off          ;
; 86       ; 90         ; 4        ; data[9]                                   ; input  ; LVTTL        ;         ; Column I/O ; N               ; no       ; Off          ;
; 87       ; 91         ; 4        ; select[1]                                 ; input  ; LVTTL        ;         ; Column I/O ; N               ; no       ; Off          ;
; 88       ; 92         ; 4        ; wren                                      ; input  ; LVTTL        ;         ; Column I/O ; N               ; no       ; Off          ;
; 89       ;            ;          ; GND                                       ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
; 90       ;            ;          ; VCCINT                                    ; power  ;              ; 1.5V    ; --         ;                 ; --       ; --           ;
; 91       ;            ;          ; GND                                       ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
; 92       ;            ; 4        ; VCCIO4                                    ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
; 93       ; 100        ; 4        ; phasein[2]                                ; input  ; LVTTL        ;         ; Column I/O ; N               ; no       ; Off          ;
; 94       ; 103        ; 4        ; phasein[7]                                ; input  ; LVTTL        ;         ; Column I/O ; N               ; no       ; Off          ;
; 95       ; 104        ; 4        ; phasein[11]                               ; input  ; LVTTL        ;         ; Column I/O ; N               ; no       ; Off          ;
; 96       ;            ;          ; GND                                       ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
; 97       ;            ;          ; VCCINT                                    ; power  ;              ; 1.5V    ; --         ;                 ; --       ; --           ;
; 98       ; 106        ; 4        ; phasein[6]                                ; input  ; LVTTL        ;         ; Column I/O ; N               ; no       ; Off          ;
; 99       ; 107        ; 4        ; phasein[10]                               ; input  ; LVTTL        ;         ; Column I/O ; N               ; no       ; Off          ;
; 100      ; 108        ; 4        ; phasein[9]                                ; input  ; LVTTL        ;         ; Column I/O ; N               ; no       ; Off          ;
; 101      ; 109        ; 4        ; phasein[1]                                ; input  ; LVTTL        ;         ; Column I/O ; N               ; no       ; Off          ;
; 102      ;            ;          ; GND                                       ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
; 103      ;            ;          ; VCCINT                                    ; power  ;              ; 1.5V    ; --         ;                 ; --       ; --           ;
; 104      ; 118        ; 4        ; rden                                      ; input  ; LVTTL        ;         ; Column I/O ; N               ; no       ; Off          ;
; 105      ; 119        ; 4        ; GND*                                      ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 106      ; 120        ; 4        ; GND*                                      ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 107      ; 121        ; 4        ; GND*                                      ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 108      ; 122        ; 4        ; GND*                                      ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 109      ;            ;          ; GND                                       ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
; 110      ;            ;          ; VCCINT                                    ; power  ;              ; 1.5V    ; --         ;                 ; --       ; --           ;
; 111      ;            ;          ; GND                                       ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -