⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 autodate.fit.rpt

📁 基于FPGA的多功能数字钟的设计与实现 内附有详尽的Verilog HDL源码
💻 RPT
📖 第 1 页 / 共 5 页
字号:

+----------------------------------------------------------------------------------------+
; Fitter Device Options                                                                  ;
+----------------------------------------------+-----------------------------------------+
; Option                                       ; Setting                                 ;
+----------------------------------------------+-----------------------------------------+
; Enable user-supplied start-up clock (CLKUSR) ; Off                                     ;
; Enable device-wide reset (DEV_CLRn)          ; Off                                     ;
; Enable device-wide output enable (DEV_OE)    ; Off                                     ;
; Enable INIT_DONE output                      ; Off                                     ;
; Configuration scheme                         ; Passive Serial                          ;
; Reserve all unused pins                      ; As output driving an unspecified signal ;
; Security bit                                 ; Off                                     ;
; Base pin-out file on sameframe device        ; Off                                     ;
+----------------------------------------------+-----------------------------------------+


+------------------+
; Fitter Equations ;
+------------------+
The equations can be found in E:/戴仙金/资料/Verilog书/源代码/wristwatch/date/autodate/autodate.fit.eqn.


+--------------+
; Pin-Out File ;
+--------------+
The pin-out file can be found in E:/戴仙金/资料/Verilog书/源代码/wristwatch/date/autodate/autodate.pin.


+------------------------------------------------------------------+
; Fitter Resource Usage Summary                                    ;
+-------------------------------+----------------------------------+
; Resource                      ; Usage                            ;
+-------------------------------+----------------------------------+
; Logic cells                   ; 29 / 32 ( 90 % )                 ;
; Registers                     ; 12 / 32 ( 37 % )                 ;
; Number of pterms used         ; 112                              ;
; User inserted logic elements  ; 0                                ;
; I/O pins                      ; 23 / 36 ( 63 % )                 ;
;     -- Clock pins             ; 1 / 2 ( 50 % )                   ;
;     -- Dedicated input pins   ; 1 / 2 ( 50 % )                   ;
; Global signals                ; 1                                ;
; Shareable expanders           ; 13 / 32 ( 40 % )                 ;
; Parallel expanders            ; 12 / 30 ( 40 % )                 ;
; Cells using turbo bit         ; 29 / 32 ( 90 % )                 ;
; Maximum fan-out node          ; lpm_counter:month0_rtl_0|dffs[1] ;
; Maximum fan-out               ; 26                               ;
; Total fan-out                 ; 290                              ;
; Average fan-out               ; 4.46                             ;
+-------------------------------+----------------------------------+


+--------------------------------------------------------------------------------------------------------------------------------------------+
; Input Pins                                                                                                                                 ;
+------+-------+----------+-----+-----------------------+--------------------+--------+----------------+--------------+----------------------+
; Name ; Pin # ; I/O Bank ; LAB ; Combinational Fan-Out ; Registered Fan-Out ; Global ; Input Register ; I/O Standard ; Location assigned by ;
+------+-------+----------+-----+-----------------------+--------------------+--------+----------------+--------------+----------------------+
; EN1  ; 43    ; --       ; --  ; 12                    ; 0                  ; yes    ; no             ; TTL          ; Fitter               ;
; EN2  ; 44    ; --       ; --  ; 14                    ; 0                  ; no     ; no             ; TTL          ; Fitter               ;
+------+-------+----------+-----+-----------------------+--------------------+--------+----------------+--------------+----------------------+


+------------------------------------------------------------------------------------------------------------------------------------------+
; Output Pins                                                                                                                              ;
+-----------+-------+----------+-----+-----------------+----------------+------------+---------------+--------------+----------------------+
; Name      ; Pin # ; I/O Bank ; LAB ; Output Register ; Slow Slew Rate ; Open Drain ; TRI Primitive ; I/O Standard ; Location assigned by ;
+-----------+-------+----------+-----+-----------------+----------------+------------+---------------+--------------+----------------------+
; EO1       ; 26    ; --       ; 2   ; no              ; no             ; no         ; no            ; TTL          ; Fitter               ;
; day0[0]   ; 18    ; --       ; 1   ; no              ; no             ; no         ; no            ; TTL          ; Fitter               ;
; day0[1]   ; 36    ; --       ; 2   ; no              ; no             ; no         ; no            ; TTL          ; Fitter               ;
; day0[2]   ; 11    ; --       ; 1   ; no              ; no             ; no         ; no            ; TTL          ; Fitter               ;
; day0[3]   ; 14    ; --       ; 1   ; no              ; no             ; no         ; no            ; TTL          ; Fitter               ;
; day1[0]   ; 39    ; --       ; 2   ; no              ; no             ; no         ; no            ; TTL          ; Fitter               ;
; day1[1]   ; 8     ; --       ; 1   ; no              ; no             ; no         ; no            ; TTL          ; Fitter               ;
; day1[2]   ; 33    ; --       ; 2   ; no              ; no             ; no         ; no            ; TTL          ; Fitter               ;
; day1[3]   ; 31    ; --       ; 2   ; no              ; no             ; no         ; no            ; TTL          ; Fitter               ;
; month0[0] ; 37    ; --       ; 2   ; no              ; no             ; no         ; no            ; TTL          ; Fitter               ;
; month0[1] ; 21    ; --       ; 1   ; no              ; no             ; no         ; no            ; TTL          ; Fitter               ;
; month0[2] ; 34    ; --       ; 2   ; no              ; no             ; no         ; no            ; TTL          ; Fitter               ;
; month0[3] ; 12    ; --       ; 1   ; no              ; no             ; no         ; no            ; TTL          ; Fitter               ;
; month1[0] ; 4     ; --       ; 1   ; no              ; no             ; no         ; no            ; TTL          ; Fitter               ;
; month1[1] ; 29    ; --       ; 2   ; no              ; no             ; no         ; no            ; TTL          ; Fitter               ;
; month1[2] ; 28    ; --       ; 2   ; no              ; no             ; no         ; no            ; TTL          ; Fitter               ;
; month1[3] ; 27    ; --       ; 2   ; no              ; no             ; no         ; no            ; TTL          ; Fitter               ;
+-----------+-------+----------+-----+-----------------+----------------+------------+---------------+--------------+----------------------+


+-------------------------------------------------------------------------------------------------------+
; All Package Pins                                                                                      ;

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -