⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 second_counter.fit.rpt

📁 基于FPGA的多功能数字钟的设计与实现 内附有详尽的Verilog HDL源码
💻 RPT
📖 第 1 页 / 共 3 页
字号:
; User inserted logic elements  ; 0                                      ;
; I/O pins                      ; 15 / 36 ( 41 % )                       ;
;     -- Clock pins             ; 1 / 2 ( 50 % )                         ;
;     -- Dedicated input pins   ; 1 / 2 ( 50 % )                         ;
; Global signals                ; 1                                      ;
; Shareable expanders           ; 0 / 32 ( 0 % )                         ;
; Parallel expanders            ; 3 / 30 ( 10 % )                        ;
; Cells using turbo bit         ; 12 / 32 ( 37 % )                       ;
; Maximum fan-out node          ; lpm_counter:second_data0_rtl_1|dffs[1] ;
; Maximum fan-out               ; 12                                     ;
; Total fan-out                 ; 89                                     ;
; Average fan-out               ; 3.30                                   ;
+-------------------------------+----------------------------------------+


+--------------------------------------------------------------------------------------------------------------------------------------------+
; Input Pins                                                                                                                                 ;
+------+-------+----------+-----+-----------------------+--------------------+--------+----------------+--------------+----------------------+
; Name ; Pin # ; I/O Bank ; LAB ; Combinational Fan-Out ; Registered Fan-Out ; Global ; Input Register ; I/O Standard ; Location assigned by ;
+------+-------+----------+-----+-----------------------+--------------------+--------+----------------+--------------+----------------------+
; EN   ; 44    ; --       ; --  ; 9                     ; 0                  ; no     ; no             ; TTL          ; Fitter               ;
; clk  ; 43    ; --       ; --  ; 8                     ; 0                  ; yes    ; no             ; TTL          ; Fitter               ;
+------+-------+----------+-----+-----------------------+--------------------+--------+----------------+--------------+----------------------+


+------------------------------------------------------------------------------------------------------------------------------------------------+
; Output Pins                                                                                                                                    ;
+-----------------+-------+----------+-----+-----------------+----------------+------------+---------------+--------------+----------------------+
; Name            ; Pin # ; I/O Bank ; LAB ; Output Register ; Slow Slew Rate ; Open Drain ; TRI Primitive ; I/O Standard ; Location assigned by ;
+-----------------+-------+----------+-----+-----------------+----------------+------------+---------------+--------------+----------------------+
; EO              ; 11    ; --       ; 1   ; no              ; no             ; no         ; no            ; TTL          ; Fitter               ;
; second_data0[0] ; 6     ; --       ; 1   ; no              ; no             ; no         ; no            ; TTL          ; Fitter               ;
; second_data0[1] ; 12    ; --       ; 1   ; no              ; no             ; no         ; no            ; TTL          ; Fitter               ;
; second_data0[2] ; 16    ; --       ; 1   ; no              ; no             ; no         ; no            ; TTL          ; Fitter               ;
; second_data0[3] ; 18    ; --       ; 1   ; no              ; no             ; no         ; no            ; TTL          ; Fitter               ;
; second_data1[0] ; 19    ; --       ; 1   ; no              ; no             ; no         ; no            ; TTL          ; Fitter               ;
; second_data1[1] ; 5     ; --       ; 1   ; no              ; no             ; no         ; no            ; TTL          ; Fitter               ;
; second_data1[2] ; 8     ; --       ; 1   ; no              ; no             ; no         ; no            ; TTL          ; Fitter               ;
; second_data1[3] ; 14    ; --       ; 1   ; no              ; no             ; no         ; no            ; TTL          ; Fitter               ;
+-----------------+-------+----------+-----+-----------------+----------------+------------+---------------+--------------+----------------------+


+--------------------------------------------------------------------------------------------------------+
; All Package Pins                                                                                       ;
+----------+------------+----------+-----------------+--------+--------------+---------+-----------------+
; Location ; Pad Number ; I/O Bank ; Pin Name/Usage  ; Dir.   ; I/O Standard ; Voltage ; User Assignment ;
+----------+------------+----------+-----------------+--------+--------------+---------+-----------------+
; 1        ; 0          ; --       ; GND+            ;        ;              ;         ;                 ;
; 2        ; 1          ; --       ; GND+            ;        ;              ;         ;                 ;
; 3        ; 2          ; --       ; VCC             ; power  ;              ;         ;                 ;
; 4        ; 3          ; --       ; RESERVED        ;        ;              ;         ;                 ;
; 5        ; 4          ; --       ; second_data1[1] ; output ; TTL          ;         ; N               ;
; 6        ; 5          ; --       ; second_data0[0] ; output ; TTL          ;         ; N               ;
; 7        ; 6          ; --       ; +TDI            ; input  ; TTL          ;         ; N               ;
; 8        ; 7          ; --       ; second_data1[2] ; output ; TTL          ;         ; N               ;
; 9        ; 8          ; --       ; RESERVED        ;        ;              ;         ;                 ;
; 10       ; 9          ; --       ; GND             ; gnd    ;              ;         ;                 ;
; 11       ; 10         ; --       ; EO              ; output ; TTL          ;         ; N               ;
; 12       ; 11         ; --       ; second_data0[1] ; output ; TTL          ;         ; N               ;
; 13       ; 12         ; --       ; +TMS            ; input  ; TTL          ;         ; N               ;
; 14       ; 13         ; --       ; second_data1[3] ; output ; TTL          ;         ; N               ;
; 15       ; 14         ; --       ; VCC             ; power  ;              ;         ;                 ;
; 16       ; 15         ; --       ; second_data0[2] ; output ; TTL          ;         ; N               ;
; 17       ; 16         ; --       ; RESERVED        ;        ;              ;         ;                 ;
; 18       ; 17         ; --       ; second_data0[3] ; output ; TTL          ;         ; N               ;
; 19       ; 18         ; --       ; second_data1[0] ; output ; TTL          ;         ; N               ;
; 20       ; 19         ; --       ; RESERVED        ;        ;              ;         ;                 ;
; 21       ; 20         ; --       ; RESERVED        ;        ;              ;         ;                 ;
; 22       ; 21         ; --       ; GND             ; gnd    ;              ;         ;                 ;
; 23       ; 22         ; --       ; VCC             ; power  ;              ;         ;                 ;
; 24       ; 23         ; --       ; RESERVED        ;        ;              ;         ;                 ;
; 25       ; 24         ; --       ; RESERVED        ;        ;              ;         ;                 ;
; 26       ; 25         ; --       ; RESERVED        ;        ;              ;         ;                 ;
; 27       ; 26         ; --       ; RESERVED        ;        ;              ;         ;                 ;
; 28       ; 27         ; --       ; RESERVED        ;        ;              ;         ;                 ;
; 29       ; 28         ; --       ; RESERVED        ;        ;              ;         ;                 ;
; 30       ; 29         ; --       ; GND             ; gnd    ;              ;         ;                 ;
; 31       ; 30         ; --       ; RESERVED        ;        ;              ;         ;                 ;
; 32       ; 31         ; --       ; +TCK            ; input  ; TTL          ;         ; N               ;
; 33       ; 32         ; --       ; RESERVED        ;        ;              ;         ;                 ;
; 34       ; 33         ; --       ; RESERVED        ;        ;              ;         ;                 ;
; 35       ; 34         ; --       ; VCC             ; power  ;              ;         ;                 ;
; 36       ; 35         ; --       ; RESERVED        ;        ;              ;         ;                 ;
; 37       ; 36         ; --       ; RESERVED        ;        ;              ;         ;                 ;
; 38       ; 37         ; --       ; *TDO            ; output ; TTL          ;         ; N               ;
; 39       ; 38         ; --       ; RESERVED        ;        ;              ;         ;                 ;
; 40       ; 39         ; --       ; RESERVED        ;        ;              ;         ;                 ;
; 41       ; 40         ; --       ; RESERVED        ;        ;              ;         ;                 ;
; 42       ; 41         ; --       ; GND             ; gnd    ;              ;         ;                 ;
; 43       ; 42         ; --       ; clk             ; input  ; TTL          ;         ; N               ;
; 44       ; 43         ; --       ; EN              ; input  ; TTL          ;         ; N               ;
+----------+------------+----------+-----------------+--------+--------------+---------+-----------------+


+--------------------------------------------------------------------------------------------------+
; I/O Standard                                                                                     ;
+--------------+------------+----------------------+-------------------+-------------------+-------+
; I/O Standard ; Input Vref ; Dedicated Input Pins ; Pins in I/O Bank1 ; Pins in I/O Bank2 ; Total ;
+--------------+------------+----------------------+-------------------+-------------------+-------+
; TTL          ; -          ; 2                    ; 0                 ; 0                 ; 2     ;
+--------------+------------+----------------------+-------------------+-------------------+-------+


+--------------------------------------------------------------------+
; Dedicated Inputs I/O                                               ;
+------+-------+-------+-------+--------------+------------+---------+
; Name ; Pin # ; Type  ; VCCIO ; I/O Standard ; Input Vref ; Current ;
+------+-------+-------+-------+--------------+------------+---------+
; EN   ; 44    ; Input ; --    ; TTL          ; -          ; 0 mA    ;
; clk  ; 43    ; Input ; --    ; TTL          ; -          ; 0 mA    ;
+------+-------+-------+-------+--------------+------------+---------+


+----------------------------------------------+
; Output Pin Default Load For Reported TCO     ;
+--------------+------+------------------------+
; I/O Standard ; Load ; Termination Resistance ;
+--------------+------+------------------------+
; TTL          ; 0 pF ; Not Available          ;
+--------------+------+------------------------+


+----------------------------------------------------------------------------------------------------------+
; Fitter Resource Utilization by Entity                                                                    ;
+-------------------------------------+------------+------+------------------------------------------------+

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -