📄 clock.fit.rpt
字号:
; 37 ; GND* ; ;
; 38 ; GND* ; ;
; 39 ; GND* ; ;
; 40 ; VCC_INT ; ;
; 41 ; GND_INT ; ;
; 42 ; sethour ; TTL ;
; 43 ; clk ; TTL ;
; 44 ; setmin ; TTL ;
; 45 ; VCC_INT ; ;
; 46 ; GND_INT ; ;
; 47 ; GND* ; ;
; 48 ; GND* ; ;
; 49 ; GND* ; ;
; 50 ; GND* ; ;
; 51 ; GND* ; ;
; 52 ; GND* ; ;
; 53 ; GND* ; ;
; 54 ; GND* ; ;
; 55 ; ^nSTATUS ; ;
; 56 ; #TRST ; ;
; 57 ; #TMS ; ;
; 58 ; sel[2] ; TTL ;
; 59 ; f ; TTL ;
; 60 ; sel[0] ; TTL ;
; 61 ; GND* ; ;
; 62 ; sel[1] ; TTL ;
; 63 ; VCC_INT ; ;
; 64 ; GND* ; ;
; 65 ; b ; TTL ;
; 66 ; GND* ; ;
; 67 ; GND* ; ;
; 68 ; GND_INT ; ;
; 69 ; g ; TTL ;
; 70 ; GND* ; ;
; 71 ; d ; TTL ;
; 72 ; speak ; TTL ;
; 73 ; GND* ; ;
; 74 ; #TDO ; ;
; 75 ; ^nCEO ; ;
; 76 ; ^CONF_DONE ; ;
; 77 ; #TCK ; ;
; 78 ; GND* ; ;
; 79 ; GND* ; ;
; 80 ; GND* ; ;
; 81 ; e ; TTL ;
; 82 ; GND_INT ; ;
; 83 ; GND* ; ;
; 84 ; reset ; TTL ;
+-------+------------+--------------+
+-----------------------------------------------------------------------------------------+
; Control Signals ;
+------------------------+---------+---------+-----------------------------+--------------+
; Name ; Pin # ; Fan-Out ; Usage ; Global Usage ;
+------------------------+---------+---------+-----------------------------+--------------+
; clkdsp ; 1 ; 3 ; Clock ; Pin ;
; clk ; 43 ; 15 ; Clock ; Pin ;
; second:inst3|enmin ; LC1_A19 ; 8 ; Clock ; Internal ;
; reset ; 84 ; 19 ; Async. clear / Clock enable ; Pin ;
; second:inst3|enmin~4 ; LC1_A22 ; 1 ; Async. load ; Non-global ;
; sethour ; 42 ; 7 ; Clock enable ; Non-global ;
; setmin ; 44 ; 8 ; Clock enable ; Non-global ;
; rtl~0 ; LC7_A14 ; 2 ; Clock enable ; Non-global ;
; alert:inst|LessThan~27 ; LC4_C1 ; 3 ; Clock enable ; Non-global ;
+------------------------+---------+---------+-----------------------------+--------------+
+-------------------------------------------------+
; Global & Other Fast Signals ;
+--------------------+---------+---------+--------+
; Name ; Pin # ; Fan-Out ; Global ;
+--------------------+---------+---------+--------+
; clkdsp ; 1 ; 3 ; yes ;
; clk ; 43 ; 15 ; yes ;
; second:inst3|enmin ; LC1_A19 ; 8 ; yes ;
; reset ; 84 ; 19 ; yes ;
; sethour ; 42 ; 7 ; no ;
; setmin ; 44 ; 8 ; no ;
+--------------------+---------+---------+--------+
+---------------------------------------------+
; Carry Chains ;
+--------------------+------------------------+
; Carry Chain Length ; Number of Carry Chains ;
+--------------------+------------------------+
; 0 ; 0 ;
; 1 ; 0 ;
; 2 ; 0 ;
; 3 ; 0 ;
; 4 ; 0 ;
; 5 ; 0 ;
; 6 ; 2 ;
; 7 ; 2 ;
+--------------------+------------------------+
+--------------------------------------------------------------------------------------------+
; Non-Global High Fan-Out Signals ;
+----------------------------------------------------------------------------------+---------+
; Name ; Fan-Out ;
+----------------------------------------------------------------------------------+---------+
; setmin ; 8 ;
; second:inst3|count~569 ; 8 ;
; sethour ; 7 ;
; minute:inst2|count~570 ; 7 ;
; alert:inst|count[0]~14 ; 6 ;
; minute:inst2|count[6]~568 ; 6 ;
; minute:inst2|count[5]~565 ; 6 ;
; second:inst3|count[6]~564 ; 6 ;
; second:inst3|count[5]~568 ; 6 ;
; minute:inst2|count[0]~569 ; 5 ;
; alert:inst|count[1]~13 ; 5 ;
; seltime:inst5|count[0]~78 ; 4 ;
; second:inst3|count[4]~563 ; 4 ;
; second:inst3|count[0]~570 ; 4 ;
; seltime:inst5|count[1]~77 ; 4 ;
; rtl~150 ; 4 ;
; seltime:inst5|count[2]~76 ; 4 ;
; minute:inst2|count[3]~567 ; 4 ;
; minute:inst2|count[1]~564 ; 4 ;
; minute:inst2|count[4]~566 ; 4 ;
; minute:inst2|count[2]~563 ; 4 ;
; alert:inst|LessThan~28 ; 3 ;
; second:inst3|count[1]~567 ; 3 ;
; second:inst3|count[2]~566 ; 3 ;
; second:inst3|count[3]~565 ; 3 ;
; alert:inst|count1[1]~27 ; 3 ;
; rtl~149 ; 3 ;
; minute:inst2|lpm_add_sub:add_rtl_0|addcore:adder|a_csnbuffer:result_node|cout[1] ; 2 ;
; second:inst3|lpm_add_sub:add_rtl_2|addcore:adder|a_csnbuffer:result_node|cout[4] ; 2 ;
; second:inst3|lpm_add_sub:add_rtl_3|addcore:adder|a_csnbuffer:result_node|cout[4] ; 2 ;
; minute:inst2|lpm_add_sub:add_rtl_0|addcore:adder|a_csnbuffer:result_node|cout[2] ; 2 ;
; second:inst3|count~572 ; 2 ;
; minute:inst2|lpm_add_sub:add_rtl_0|addcore:adder|a_csnbuffer:result_node|cout[4] ; 2 ;
; second:inst3|lpm_add_sub:add_rtl_2|addcore:adder|a_csnbuffer:result_node|cout[1] ; 2 ;
; second:inst3|lpm_add_sub:add_rtl_2|addcore:adder|a_csnbuffer:result_node|cout[3] ; 2 ;
; second:inst3|lpm_add_sub:add_rtl_2|addcore:adder|a_csnbuffer:result_node|cout[2] ; 2 ;
; alert:inst|lamp[1]~123 ; 2 ;
; rtl~148 ; 2 ;
; minute:inst2|lpm_add_sub:add_rtl_0|addcore:adder|a_csnbuffer:result_node|cout[3] ; 2 ;
; alert:inst|lamp[2]~122 ; 2 ;
; minute:inst2|lpm_add_sub:add_rtl_1|addcore:adder|a_csnbuffer:result_node|cout[4] ; 2 ;
; alert:inst|count1[0]~28 ; 2 ;
; minute:inst2|lpm_add_sub:add_rtl_0|addcore:adder|a_csnbuffer:result_node|cout[5] ; 2 ;
; minute:inst2|lpm_add_sub:add_rtl_1|addcore:adder|a_csnbuffer:result_node|cout[5] ; 2 ;
; alert:inst|lamp[0]~124 ; 2 ;
; minute:inst2|count~571 ; 2 ;
; second:inst3|lpm_add_sub:add_rtl_3|addcore:adder|a_csnbuffer:result_node|cout[5] ; 2 ;
; second:inst3|lpm_add_sub:add_rtl_2|addcore:adder|a_csnbuffer:result_node|cout[5] ; 2 ;
; minute:inst2|lpm_add_sub:add_rtl_1|addcore:adder|a_csnbuffer:result_node|cout[0] ; 1 ;
; minute:inst2|lpm_add_sub:add_rtl_1|addcore:adder|unreg_res_node[6]~13 ; 1 ;
+----------------------------------------------------------------------------------+---------+
+-----------------------------------------------------------------------------------------------+
; Peripheral Signals ;
+--------------------+---------+-------+-----------------+---------------------------+----------+
; Peripheral Signal ; Source ; Usage ; Dedicated Clock ; Peripheral Control Signal ; Polarity ;
+--------------------+---------+-------+-----------------+---------------------------+----------+
; second:inst3|enmin ; LC1_A19 ; Clock ; no ; yes ; +ve ;
+--------------------+---------+-------+-----------------+---------------------------+----------+
+-------------------------------------------+
; LAB ;
+--------------------------+----------------+
; Number of Logic Elements ; Number of LABs ;
+--------------------------+----------------+
; 0 ; 61 ;
; 1 ; 1 ;
; 2 ; 0 ;
; 3 ; 1 ;
; 4 ; 0 ;
; 5 ; 0 ;
; 6 ; 2 ;
; 7 ; 3 ;
; 8 ; 4 ;
+--------------------------+----------------+
+----------------------------------------------+
; Local Routing Interconnect ;
+-----------------------------+----------------+
; Local Routing Interconnects ; Number of LABs ;
+-----------------------------+----------------+
; 0 ; 64 ;
; 1 ; 1 ;
; 2 ; 0 ;
; 3 ; 1 ;
; 4 ; 1 ;
; 5 ; 0 ;
; 6 ; 3 ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -