⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 uart_tr.tan.rpt

📁 Verilog编写的简单异步串口 完全原创
💻 RPT
📖 第 1 页 / 共 5 页
字号:
; N/A                                     ; 50.25 MHz ( period = 19.900 ns )                    ; num_clk2[2]    ; clk2         ; clock      ; clock    ; None                        ; None                      ; 16.300 ns               ;
; N/A                                     ; 50.25 MHz ( period = 19.900 ns )                    ; dc             ; r_temp[4]    ; clock      ; clock    ; None                        ; None                      ; 16.300 ns               ;
; N/A                                     ; 50.25 MHz ( period = 19.900 ns )                    ; i[3]           ; r_temp[4]    ; clock      ; clock    ; None                        ; None                      ; 16.300 ns               ;
; N/A                                     ; 50.25 MHz ( period = 19.900 ns )                    ; dc             ; r_temp[5]    ; clock      ; clock    ; None                        ; None                      ; 16.300 ns               ;
; N/A                                     ; 50.25 MHz ( period = 19.900 ns )                    ; i[3]           ; r_temp[5]    ; clock      ; clock    ; None                        ; None                      ; 16.300 ns               ;
; N/A                                     ; 50.25 MHz ( period = 19.900 ns )                    ; dc             ; r_temp[6]    ; clock      ; clock    ; None                        ; None                      ; 16.300 ns               ;
; N/A                                     ; 50.25 MHz ( period = 19.900 ns )                    ; i[3]           ; r_temp[6]    ; clock      ; clock    ; None                        ; None                      ; 16.300 ns               ;
; N/A                                     ; 50.51 MHz ( period = 19.800 ns )                    ; num_clk2[5]    ; num_clk2[25] ; clock      ; clock    ; None                        ; None                      ; 16.200 ns               ;
; N/A                                     ; 50.51 MHz ( period = 19.800 ns )                    ; num_clk2[7]    ; num_clk2[27] ; clock      ; clock    ; None                        ; None                      ; 16.200 ns               ;
; N/A                                     ; 50.51 MHz ( period = 19.800 ns )                    ; num_clk[1]     ; num_clk[22]  ; clock      ; clock    ; None                        ; None                      ; 16.200 ns               ;
; N/A                                     ; 50.51 MHz ( period = 19.800 ns )                    ; num_clk[11]    ; num_clk[29]  ; clock      ; clock    ; None                        ; None                      ; 16.200 ns               ;
; N/A                                     ; 50.76 MHz ( period = 19.700 ns )                    ; num_clk2[8]    ; num_clk2[30] ; clock      ; clock    ; None                        ; None                      ; 16.100 ns               ;
; N/A                                     ; 50.76 MHz ( period = 19.700 ns )                    ; num_clk2[6]    ; num_clk2[24] ; clock      ; clock    ; None                        ; None                      ; 16.100 ns               ;
; N/A                                     ; 50.76 MHz ( period = 19.700 ns )                    ; num_clk2[0]    ; num_clk2[25] ; clock      ; clock    ; None                        ; None                      ; 16.100 ns               ;
; N/A                                     ; 50.76 MHz ( period = 19.700 ns )                    ; num_clk[8]     ; num_clk[28]  ; clock      ; clock    ; None                        ; None                      ; 16.100 ns               ;
; N/A                                     ; 50.76 MHz ( period = 19.700 ns )                    ; num_clk[6]     ; num_clk[24]  ; clock      ; clock    ; None                        ; None                      ; 16.100 ns               ;
; N/A                                     ; 50.76 MHz ( period = 19.700 ns )                    ; num_clk[6]     ; num_clk[26]  ; clock      ; clock    ; None                        ; None                      ; 16.100 ns               ;
; N/A                                     ; 50.76 MHz ( period = 19.700 ns )                    ; num_clk[11]    ; num_clk[27]  ; clock      ; clock    ; None                        ; None                      ; 16.100 ns               ;
; N/A                                     ; 50.76 MHz ( period = 19.700 ns )                    ; r_buff[5]~reg0 ; txd~reg0     ; clock      ; clock    ; None                        ; None                      ; 13.700 ns               ;
; N/A                                     ; 50.76 MHz ( period = 19.700 ns )                    ; r_buff[0]~reg0 ; txd~reg0     ; clock      ; clock    ; None                        ; None                      ; 13.700 ns               ;
; N/A                                     ; 50.76 MHz ( period = 19.700 ns )                    ; num_clk2[12]   ; clk2         ; clock      ; clock    ; None                        ; None                      ; 16.100 ns               ;
; N/A                                     ; 51.02 MHz ( period = 19.600 ns )                    ; num_clk2[2]    ; num_clk2[22] ; clock      ; clock    ; None                        ; None                      ; 16.000 ns               ;
; N/A                                     ; 51.02 MHz ( period = 19.600 ns )                    ; num_clk2[9]    ; num_clk2[31] ; clock      ; clock    ; None                        ; None                      ; 16.000 ns               ;
; N/A                                     ; 51.02 MHz ( period = 19.600 ns )                    ; num_clk[9]     ; num_clk[31]  ; clock      ; clock    ; None                        ; None                      ; 16.000 ns               ;
; N/A                                     ; 51.02 MHz ( period = 19.600 ns )                    ; num_clk2[17]   ; clk2         ; clock      ; clock    ; None                        ; None                      ; 16.000 ns               ;
; N/A                                     ; 51.28 MHz ( period = 19.500 ns )                    ; num_clk2[3]    ; num_clk2[23] ; clock      ; clock    ; None                        ; None                      ; 15.900 ns               ;
; N/A                                     ; 51.28 MHz ( period = 19.500 ns )                    ; num_clk2[6]    ; num_clk2[25] ; clock      ; clock    ; None                        ; None                      ; 15.900 ns               ;
; N/A                                     ; 51.28 MHz ( period = 19.500 ns )                    ; num_clk[1]     ; num_clk[21]  ; clock      ; clock    ; None                        ; None                      ; 15.900 ns               ;
; N/A                                     ; 51.28 MHz ( period = 19.500 ns )                    ; num_clk[2]     ; num_clk[22]  ; clock      ; clock    ; None                        ; None                      ; 15.900 ns               ;
; N/A                                     ; 51.28 MHz ( period = 19.500 ns )                    ; num_clk[1]     ; num_clk[23]  ; clock      ; clock    ; None                        ; None                      ; 15.900 ns               ;
; N/A                                     ; 51.28 MHz ( period = 19.500 ns )                    ; num_clk[11]    ; num_clk[28]  ; clock      ; clock    ; None                        ; None                      ; 15.900 ns               ;
; N/A                                     ; 51.28 MHz ( period = 19.500 ns )                    ; num_clk2[19]   ; clk2         ; clock      ; clock    ; None                        ; None                      ; 15.900 ns               ;
; N/A                                     ; 51.55 MHz ( period = 19.400 ns )                    ; num_clk2[4]    ; num_clk2[23] ; clock      ; clock    ; None                        ; None                      ; 15.800 ns               ;
; N/A                                     ; 51.55 MHz ( period = 19.400 ns )                    ; num_clk2[8]    ; num_clk2[29] ; clock      ; clock    ; None                        ; None                      ; 15.800 ns               ;
; N/A                                     ; 51.55 MHz ( period = 19.400 ns )                    ; num_clk2[10]   ; num_clk2[31] ; clock      ; clock    ; None                        ; None                      ; 15.800 ns               ;
; N/A                                     ; 51.55 MHz ( period = 19.400 ns )                    ; num_clk2[12]   ; num_clk2[31] ; clock      ; clock    ; None                        ; None                      ; 15.800 ns               ;
; N/A                                     ; 51.55 MHz ( period = 19.400 ns )                    ; num_clk2[7]    ; num_clk2[24] ; clock      ; clock    ; None                        ; None                      ; 15.800 ns               ;
; N/A                                     ; 51.55 MHz ( period = 19.400 ns )                    ; num_clk2[26]   ; clk2         ; clock      ; clock    ; None                        ; None                      ; 15.800 ns               ;
; N/A                                     ; 51.55 MHz ( period = 19.400 ns )                    ; t              ; r_temp[4]    ; clock      ; clock    ; None                        ; None                      ; 15.800 ns               ;
; N/A                                     ; 51.55 MHz ( period = 19.400 ns )                    ; t              ; r_temp[5]    ; clock      ; clock    ; None                        ; None                      ; 15.800 ns               ;
; N/A                                     ; 51.55 MHz ( period = 19.400 ns )                    ; t              ; r_temp[6]    ; clock      ; clock    ; None                        ; None                      ; 15.800 ns               ;
; N/A                                     ; 51.81 MHz ( period = 19.300 ns )                    ; num_clk2[1]    ; num_clk2[20] ; clock      ; clock    ; None                        ; None                      ; 15.700 ns               ;
; N/A                                     ; 51.81 MHz ( period = 19.300 ns )                    ; num_clk2[9]    ; num_clk2[30] ; clock      ; clock    ; None                        ; None                      ; 15.700 ns               ;
; N/A                                     ; 51.81 MHz ( period = 19.300 ns )                    ; num_clk[9]     ; num_clk[30]  ; clock      ; clock    ; None                        ; None                      ; 15.700 ns               ;
; N/A                                     ; 51.81 MHz ( period = 19.300 ns )                    ; num_clk[10]    ; num_clk[31]  ; clock      ; clock    ; None                        ; None                      ; 15.700 ns               ;
; N/A                                     ; 51.81 MHz ( period = 19.300 ns )                    ; num_clk[8]     ; num_clk[25]  ; clock      ; clock    ; None                        ; None                      ; 15.700 ns               ;
; N/A                                     ; 51.81 MHz ( period = 19.300 ns )                    ; num_clk2[0]    ; clk2         ; clock      ; clock    ; None                        ; None                      ; 15.700 ns               ;
; N/A                                     ; 51.81 MHz ( period = 19.300 ns )                    ; num_clk[22]    ; clk          ; clock      ; clock    ; None                        ; None                      ; 15.700 ns               ;
; N/A                                     ; 51.81 MHz ( period = 19.300 ns )                    ; num_clk[11]    ; clk          ; clock      ; clock    ; None                        ; None                      ; 15.700 ns               ;
; N/A                                     ; 52.08 MHz ( period = 19.200 ns )                    ; num_clk2[3]    ; num_clk2[22] ; clock      ; clock    ; None                        ; None                      ; 15.600 ns               ;
; N/A                                     ; 52.08 MHz ( period = 19.200 ns )                    ; num_clk2[7]    ; num_clk2[25] ; clock      ; clock    ; None                        ; None                      ; 15.600 ns               ;
; N/A                                     ; 52.08 MHz ( period = 19.200 ns )                    ; num_clk[2]     ; num_clk[21]  ; clock      ; clock    ; None                        ; None                      ; 15.600 ns               ;
; N/A                                     ; 52.08 MHz ( period = 19.200 ns )                    ; num_clk[3]     ; num_clk[22]  ; clock      ; clock    ; None                        ; None                      ; 15.600 ns               ;
; N/A                                     ; 52.08 MHz ( period = 19.200 ns )                    ; num_clk[2]     ; num_clk[23]  ; clock      ; clock    ; None                        ; None                      ; 15.600 ns               ;
; N/A                                     ; 52.08 MHz ( period = 19.200 ns )                    ; num_clk[13]    ; num_clk[31]  ; clock      ; clock    ; None                        ; None                      ; 15.600 ns               ;
; N/A                                     ; 52.08 MHz ( period = 19.200 ns )                    ; num_clk[12]    ; num_clk[31]  ; clock      ; clock    ; None                        ; None                      ; 15.600 ns               ;
; N/A                                     ; 52.08 MHz ( period = 19.200 ns )                    ; r_buff[7]~reg0 ; txd~reg0     ; clock      ; clock    ; None                        ; None                      ; 13.200 ns               ;
; N/A                                     ; 52.08 MHz ( period = 19.200 ns )                    ; num_clk[21]    ; clk          ; clock      ; clock    ; None                        ; None                      ; 15.600 ns               ;
; N/A                                     ; 52.36 MHz ( period = 19.100 ns )                    ; num_clk2[12]   ; num_clk2[30] ; clock      ; clock    ; None                        ; None                      ; 15.500 ns               ;
; N/A                                     ; 52.36 MHz ( period = 19.100 ns )                    ; num_clk2[11]   ; num_clk2[31] ; clock      ; clock    ; None                        ; None                      ; 15.500 ns               ;
; N/A                                     ; 52.36 MHz ( period = 19.100 ns )                    ; num_clk[4]     ; num_clk[22]  ; clock      ; clock    ; None                        ; None                      ; 15.500 ns               ;
; N/A                                     ; 52.36 MHz ( period = 19.100 ns )                    ; num_clk[11]    ; num_clk[25]  ; clock      ; clock    ; None                        ; None                      ; 15.500 ns               ;
; Timing analysis restricted to 200 rows. ; To change the limit use Settings (Assignments menu) ;                ;              ;            ;          ;                             ;                           ;                         ;
+-----------------------------------------+-----------------------------------------------------+----------------+--------------+------------+----------+-----------------------------+---------------------------+-------------------------+


+---------------------------------------------------------------------------------------------------------------+
; tsu                                                                                                           ;
+-------+--------------+------------+------+---------------------------------------------------------+----------+
; Slack ; Required tsu ; Actual tsu ; From ; To                                                      ; To Clock ;
+-------+--------------+------------+------+---------------------------------------------------------+----------+
; N/A   ; None         ; 15.100 ns  ; rxd  ; r_temp[6]                                               ; clock    ;
; N/A   ; None         ; 15.100 ns  ; rxd  ; r_temp[5]                                               ; clock    ;
; N/A   ; None         ; 15.100 ns  ; rxd  ; r_temp[4]                                               ; clock    ;
; N/A   ; None         ; 10.600 ns  ; rxd  ; r_buff[6]~reg0                                          ; clock    ;
; N/A   ; None         ; 10.600 ns  ; rxd  ; r_buff[5]~reg0                                          ; clock    ;
; N/A   ; None         ; 10.600 ns  ; rxd  ; r_buff[4]~reg0                                          ; clock    ;
; N/A   ; None         ; 10.600 ns  ; rxd  ; r_buff[3]~reg0                                          ; clock    ;
; N/A   ; None         ; 10.600 ns  ; rxd  ; r_buff[2]~reg0                                          ; clock    ;

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -