⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 uart_tr.tan.rpt

📁 Verilog编写的简单异步串口 完全原创
💻 RPT
📖 第 1 页 / 共 5 页
字号:
; N/A                                     ; 47.17 MHz ( period = 21.200 ns )                    ; num_clk[2]     ; num_clk[25]  ; clock      ; clock    ; None                        ; None                      ; 17.600 ns               ;
; N/A                                     ; 47.17 MHz ( period = 21.200 ns )                    ; num_clk[1]     ; num_clk[26]  ; clock      ; clock    ; None                        ; None                      ; 17.600 ns               ;
; N/A                                     ; 47.17 MHz ( period = 21.200 ns )                    ; num_clk[5]     ; num_clk[27]  ; clock      ; clock    ; None                        ; None                      ; 17.600 ns               ;
; N/A                                     ; 47.39 MHz ( period = 21.100 ns )                    ; num_clk2[1]    ; num_clk2[25] ; clock      ; clock    ; None                        ; None                      ; 17.500 ns               ;
; N/A                                     ; 47.39 MHz ( period = 21.100 ns )                    ; num_clk2[4]    ; num_clk2[26] ; clock      ; clock    ; None                        ; None                      ; 17.500 ns               ;
; N/A                                     ; 47.62 MHz ( period = 21.000 ns )                    ; num_clk2[5]    ; num_clk2[29] ; clock      ; clock    ; None                        ; None                      ; 17.400 ns               ;
; N/A                                     ; 47.62 MHz ( period = 21.000 ns )                    ; num_clk2[6]    ; num_clk2[30] ; clock      ; clock    ; None                        ; None                      ; 17.400 ns               ;
; N/A                                     ; 47.62 MHz ( period = 21.000 ns )                    ; num_clk2[7]    ; num_clk2[31] ; clock      ; clock    ; None                        ; None                      ; 17.400 ns               ;
; N/A                                     ; 47.62 MHz ( period = 21.000 ns )                    ; num_clk2[2]    ; num_clk2[24] ; clock      ; clock    ; None                        ; None                      ; 17.400 ns               ;
; N/A                                     ; 47.62 MHz ( period = 21.000 ns )                    ; num_clk2[3]    ; num_clk2[27] ; clock      ; clock    ; None                        ; None                      ; 17.400 ns               ;
; N/A                                     ; 47.62 MHz ( period = 21.000 ns )                    ; num_clk[5]     ; num_clk[28]  ; clock      ; clock    ; None                        ; None                      ; 17.400 ns               ;
; N/A                                     ; 47.62 MHz ( period = 21.000 ns )                    ; num_clk[6]     ; num_clk[30]  ; clock      ; clock    ; None                        ; None                      ; 17.400 ns               ;
; N/A                                     ; 47.85 MHz ( period = 20.900 ns )                    ; num_clk2[0]    ; num_clk2[29] ; clock      ; clock    ; None                        ; None                      ; 17.300 ns               ;
; N/A                                     ; 47.85 MHz ( period = 20.900 ns )                    ; num_clk2[4]    ; num_clk2[27] ; clock      ; clock    ; None                        ; None                      ; 17.300 ns               ;
; N/A                                     ; 47.85 MHz ( period = 20.900 ns )                    ; num_clk[0]     ; num_clk[29]  ; clock      ; clock    ; None                        ; None                      ; 17.300 ns               ;
; N/A                                     ; 47.85 MHz ( period = 20.900 ns )                    ; num_clk[7]     ; num_clk[29]  ; clock      ; clock    ; None                        ; None                      ; 17.300 ns               ;
; N/A                                     ; 47.85 MHz ( period = 20.900 ns )                    ; num_clk[2]     ; num_clk[24]  ; clock      ; clock    ; None                        ; None                      ; 17.300 ns               ;
; N/A                                     ; 47.85 MHz ( period = 20.900 ns )                    ; num_clk[3]     ; num_clk[25]  ; clock      ; clock    ; None                        ; None                      ; 17.300 ns               ;
; N/A                                     ; 47.85 MHz ( period = 20.900 ns )                    ; num_clk[2]     ; num_clk[26]  ; clock      ; clock    ; None                        ; None                      ; 17.300 ns               ;
; N/A                                     ; 48.08 MHz ( period = 20.800 ns )                    ; num_clk2[2]    ; num_clk2[25] ; clock      ; clock    ; None                        ; None                      ; 17.200 ns               ;
; N/A                                     ; 48.08 MHz ( period = 20.800 ns )                    ; num_clk[4]     ; num_clk[25]  ; clock      ; clock    ; None                        ; None                      ; 17.200 ns               ;
; N/A                                     ; 48.08 MHz ( period = 20.800 ns )                    ; num_clk[0]     ; num_clk[27]  ; clock      ; clock    ; None                        ; None                      ; 17.200 ns               ;
; N/A                                     ; 48.08 MHz ( period = 20.800 ns )                    ; num_clk[7]     ; num_clk[27]  ; clock      ; clock    ; None                        ; None                      ; 17.200 ns               ;
; N/A                                     ; 48.31 MHz ( period = 20.700 ns )                    ; num_clk2[5]    ; num_clk2[28] ; clock      ; clock    ; None                        ; None                      ; 17.100 ns               ;
; N/A                                     ; 48.31 MHz ( period = 20.700 ns )                    ; num_clk2[6]    ; num_clk2[29] ; clock      ; clock    ; None                        ; None                      ; 17.100 ns               ;
; N/A                                     ; 48.31 MHz ( period = 20.700 ns )                    ; num_clk2[7]    ; num_clk2[30] ; clock      ; clock    ; None                        ; None                      ; 17.100 ns               ;
; N/A                                     ; 48.31 MHz ( period = 20.700 ns )                    ; num_clk[6]     ; num_clk[29]  ; clock      ; clock    ; None                        ; None                      ; 17.100 ns               ;
; N/A                                     ; 48.54 MHz ( period = 20.600 ns )                    ; num_clk2[0]    ; num_clk2[28] ; clock      ; clock    ; None                        ; None                      ; 17.000 ns               ;
; N/A                                     ; 48.54 MHz ( period = 20.600 ns )                    ; num_clk2[3]    ; num_clk2[24] ; clock      ; clock    ; None                        ; None                      ; 17.000 ns               ;
; N/A                                     ; 48.54 MHz ( period = 20.600 ns )                    ; num_clk2[5]    ; num_clk2[26] ; clock      ; clock    ; None                        ; None                      ; 17.000 ns               ;
; N/A                                     ; 48.54 MHz ( period = 20.600 ns )                    ; num_clk[0]     ; num_clk[28]  ; clock      ; clock    ; None                        ; None                      ; 17.000 ns               ;
; N/A                                     ; 48.54 MHz ( period = 20.600 ns )                    ; num_clk[7]     ; num_clk[28]  ; clock      ; clock    ; None                        ; None                      ; 17.000 ns               ;
; N/A                                     ; 48.54 MHz ( period = 20.600 ns )                    ; num_clk[8]     ; num_clk[31]  ; clock      ; clock    ; None                        ; None                      ; 17.000 ns               ;
; N/A                                     ; 48.54 MHz ( period = 20.600 ns )                    ; num_clk[3]     ; num_clk[24]  ; clock      ; clock    ; None                        ; None                      ; 17.000 ns               ;
; N/A                                     ; 48.54 MHz ( period = 20.600 ns )                    ; num_clk[5]     ; num_clk[25]  ; clock      ; clock    ; None                        ; None                      ; 17.000 ns               ;
; N/A                                     ; 48.54 MHz ( period = 20.600 ns )                    ; num_clk[3]     ; num_clk[26]  ; clock      ; clock    ; None                        ; None                      ; 17.000 ns               ;
; N/A                                     ; 48.54 MHz ( period = 20.600 ns )                    ; num_clk[6]     ; num_clk[27]  ; clock      ; clock    ; None                        ; None                      ; 17.000 ns               ;
; N/A                                     ; 48.78 MHz ( period = 20.500 ns )                    ; num_clk2[4]    ; num_clk2[24] ; clock      ; clock    ; None                        ; None                      ; 16.900 ns               ;
; N/A                                     ; 48.78 MHz ( period = 20.500 ns )                    ; num_clk2[0]    ; num_clk2[26] ; clock      ; clock    ; None                        ; None                      ; 16.900 ns               ;
; N/A                                     ; 48.78 MHz ( period = 20.500 ns )                    ; num_clk[4]     ; num_clk[24]  ; clock      ; clock    ; None                        ; None                      ; 16.900 ns               ;
; N/A                                     ; 48.78 MHz ( period = 20.500 ns )                    ; num_clk[4]     ; num_clk[26]  ; clock      ; clock    ; None                        ; None                      ; 16.900 ns               ;
; N/A                                     ; 49.02 MHz ( period = 20.400 ns )                    ; num_clk2[6]    ; num_clk2[28] ; clock      ; clock    ; None                        ; None                      ; 16.800 ns               ;
; N/A                                     ; 49.02 MHz ( period = 20.400 ns )                    ; num_clk2[7]    ; num_clk2[29] ; clock      ; clock    ; None                        ; None                      ; 16.800 ns               ;
; N/A                                     ; 49.02 MHz ( period = 20.400 ns )                    ; num_clk2[3]    ; num_clk2[25] ; clock      ; clock    ; None                        ; None                      ; 16.800 ns               ;
; N/A                                     ; 49.02 MHz ( period = 20.400 ns )                    ; num_clk2[5]    ; num_clk2[27] ; clock      ; clock    ; None                        ; None                      ; 16.800 ns               ;
; N/A                                     ; 49.02 MHz ( period = 20.400 ns )                    ; num_clk[6]     ; num_clk[28]  ; clock      ; clock    ; None                        ; None                      ; 16.800 ns               ;
; N/A                                     ; 49.02 MHz ( period = 20.400 ns )                    ; num_clk[11]    ; num_clk[31]  ; clock      ; clock    ; None                        ; None                      ; 16.800 ns               ;
; N/A                                     ; 49.02 MHz ( period = 20.400 ns )                    ; rc             ; r_temp[4]    ; clock      ; clock    ; None                        ; None                      ; 16.800 ns               ;
; N/A                                     ; 49.02 MHz ( period = 20.400 ns )                    ; rc             ; r_temp[5]    ; clock      ; clock    ; None                        ; None                      ; 16.800 ns               ;
; N/A                                     ; 49.02 MHz ( period = 20.400 ns )                    ; rc             ; r_temp[6]    ; clock      ; clock    ; None                        ; None                      ; 16.800 ns               ;
; N/A                                     ; 49.26 MHz ( period = 20.300 ns )                    ; num_clk2[4]    ; num_clk2[25] ; clock      ; clock    ; None                        ; None                      ; 16.700 ns               ;
; N/A                                     ; 49.26 MHz ( period = 20.300 ns )                    ; num_clk2[6]    ; num_clk2[26] ; clock      ; clock    ; None                        ; None                      ; 16.700 ns               ;
; N/A                                     ; 49.26 MHz ( period = 20.300 ns )                    ; num_clk2[0]    ; num_clk2[27] ; clock      ; clock    ; None                        ; None                      ; 16.700 ns               ;
; N/A                                     ; 49.26 MHz ( period = 20.300 ns )                    ; num_clk[8]     ; num_clk[30]  ; clock      ; clock    ; None                        ; None                      ; 16.700 ns               ;
; N/A                                     ; 49.26 MHz ( period = 20.300 ns )                    ; num_clk[5]     ; num_clk[24]  ; clock      ; clock    ; None                        ; None                      ; 16.700 ns               ;
; N/A                                     ; 49.26 MHz ( period = 20.300 ns )                    ; num_clk[5]     ; num_clk[26]  ; clock      ; clock    ; None                        ; None                      ; 16.700 ns               ;
; N/A                                     ; 49.26 MHz ( period = 20.300 ns )                    ; num_clk2[15]   ; clk2         ; clock      ; clock    ; None                        ; None                      ; 16.700 ns               ;
; N/A                                     ; 49.50 MHz ( period = 20.200 ns )                    ; num_clk2[1]    ; num_clk2[23] ; clock      ; clock    ; None                        ; None                      ; 16.600 ns               ;
; N/A                                     ; 49.50 MHz ( period = 20.200 ns )                    ; num_clk[0]     ; num_clk[25]  ; clock      ; clock    ; None                        ; None                      ; 16.600 ns               ;
; N/A                                     ; 49.50 MHz ( period = 20.200 ns )                    ; num_clk[7]     ; num_clk[25]  ; clock      ; clock    ; None                        ; None                      ; 16.600 ns               ;
; N/A                                     ; 49.50 MHz ( period = 20.200 ns )                    ; r_buff[1]~reg0 ; txd~reg0     ; clock      ; clock    ; None                        ; None                      ; 14.200 ns               ;
; N/A                                     ; 49.75 MHz ( period = 20.100 ns )                    ; num_clk2[7]    ; num_clk2[28] ; clock      ; clock    ; None                        ; None                      ; 16.500 ns               ;
; N/A                                     ; 49.75 MHz ( period = 20.100 ns )                    ; num_clk2[6]    ; num_clk2[27] ; clock      ; clock    ; None                        ; None                      ; 16.500 ns               ;
; N/A                                     ; 49.75 MHz ( period = 20.100 ns )                    ; num_clk[11]    ; num_clk[30]  ; clock      ; clock    ; None                        ; None                      ; 16.500 ns               ;
; N/A                                     ; 49.75 MHz ( period = 20.100 ns )                    ; num_clk2[8]    ; clk2         ; clock      ; clock    ; None                        ; None                      ; 16.500 ns               ;
; N/A                                     ; 50.00 MHz ( period = 20.000 ns )                    ; num_clk2[8]    ; num_clk2[31] ; clock      ; clock    ; None                        ; None                      ; 16.400 ns               ;
; N/A                                     ; 50.00 MHz ( period = 20.000 ns )                    ; num_clk2[5]    ; num_clk2[24] ; clock      ; clock    ; None                        ; None                      ; 16.400 ns               ;
; N/A                                     ; 50.00 MHz ( period = 20.000 ns )                    ; num_clk2[7]    ; num_clk2[26] ; clock      ; clock    ; None                        ; None                      ; 16.400 ns               ;
; N/A                                     ; 50.00 MHz ( period = 20.000 ns )                    ; num_clk[8]     ; num_clk[29]  ; clock      ; clock    ; None                        ; None                      ; 16.400 ns               ;
; N/A                                     ; 50.00 MHz ( period = 20.000 ns )                    ; num_clk[6]     ; num_clk[25]  ; clock      ; clock    ; None                        ; None                      ; 16.400 ns               ;
; N/A                                     ; 50.25 MHz ( period = 19.900 ns )                    ; num_clk2[1]    ; num_clk2[22] ; clock      ; clock    ; None                        ; None                      ; 16.300 ns               ;
; N/A                                     ; 50.25 MHz ( period = 19.900 ns )                    ; num_clk2[2]    ; num_clk2[23] ; clock      ; clock    ; None                        ; None                      ; 16.300 ns               ;
; N/A                                     ; 50.25 MHz ( period = 19.900 ns )                    ; num_clk2[0]    ; num_clk2[24] ; clock      ; clock    ; None                        ; None                      ; 16.300 ns               ;
; N/A                                     ; 50.25 MHz ( period = 19.900 ns )                    ; num_clk[0]     ; num_clk[24]  ; clock      ; clock    ; None                        ; None                      ; 16.300 ns               ;
; N/A                                     ; 50.25 MHz ( period = 19.900 ns )                    ; num_clk[7]     ; num_clk[24]  ; clock      ; clock    ; None                        ; None                      ; 16.300 ns               ;
; N/A                                     ; 50.25 MHz ( period = 19.900 ns )                    ; num_clk[0]     ; num_clk[26]  ; clock      ; clock    ; None                        ; None                      ; 16.300 ns               ;
; N/A                                     ; 50.25 MHz ( period = 19.900 ns )                    ; num_clk[7]     ; num_clk[26]  ; clock      ; clock    ; None                        ; None                      ; 16.300 ns               ;
; N/A                                     ; 50.25 MHz ( period = 19.900 ns )                    ; num_clk[8]     ; num_clk[27]  ; clock      ; clock    ; None                        ; None                      ; 16.300 ns               ;
; N/A                                     ; 50.25 MHz ( period = 19.900 ns )                    ; num_clk2[1]    ; clk2         ; clock      ; clock    ; None                        ; None                      ; 16.300 ns               ;

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -