⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 enc_dec.sim.rpt

📁 提供了一个硬判决的viterbi译码器(2
💻 RPT
📖 第 1 页 / 共 4 页
字号:
; |enc_dec|oreg2[2]                 ; |enc_dec|oreg2[2]                       ; padio            ;
; |enc_dec|oreg3[9]                 ; |enc_dec|oreg3[9]                       ; padio            ;
; |enc_dec|oreg3[8]                 ; |enc_dec|oreg3[8]                       ; padio            ;
; |enc_dec|oreg3[7]                 ; |enc_dec|oreg3[7]                       ; padio            ;
; |enc_dec|oreg3[6]                 ; |enc_dec|oreg3[6]                       ; padio            ;
; |enc_dec|oreg3[5]                 ; |enc_dec|oreg3[5]                       ; padio            ;
; |enc_dec|oreg3[4]                 ; |enc_dec|oreg3[4]                       ; padio            ;
; |enc_dec|oreg3[3]                 ; |enc_dec|oreg3[3]                       ; padio            ;
; |enc_dec|oreg3[2]                 ; |enc_dec|oreg3[2]                       ; padio            ;
+-----------------------------------+-----------------------------------------+------------------+


The following table displays output ports that do not toggle to 1 during simulation.
+-----------------------------------------------------------------------------------------------------+
; Missing 1-Value Coverage                                                                            ;
+----------------------------------------+-----------------------------------------+------------------+
; Node Name                              ; Output Port Name                        ; Output Port Type ;
+----------------------------------------+-----------------------------------------+------------------+
; |enc_dec|ACS_0:inst3|om_0[5]           ; |enc_dec|ACS_0:inst3|om_0[5]            ; regout           ;
; |enc_dec|ACS_0:inst3|om_0[5]           ; |enc_dec|ACS_0:inst3|om_0[5]~24         ; cout0            ;
; |enc_dec|ACS_0:inst3|om_0[5]           ; |enc_dec|ACS_0:inst3|om_0[5]~24COUT1_34 ; cout1            ;
; |enc_dec|ACS_0:inst3|om_0[4]           ; |enc_dec|ACS_0:inst3|om_0[4]            ; regout           ;
; |enc_dec|ACS_0:inst3|om_0[4]           ; |enc_dec|ACS_0:inst3|om_0[4]~25         ; cout0            ;
; |enc_dec|ACS_0:inst3|om_0[4]           ; |enc_dec|ACS_0:inst3|om_0[4]~25COUT1_33 ; cout1            ;
; |enc_dec|ACS_0:inst3|om_0[3]           ; |enc_dec|ACS_0:inst3|om_0[3]            ; regout           ;
; |enc_dec|ACS_0:inst3|om_0[2]           ; |enc_dec|ACS_0:inst3|om_0[2]            ; regout           ;
; |enc_dec|ACS_1:inst4|om_1[5]           ; |enc_dec|ACS_1:inst4|om_1[5]            ; regout           ;
; |enc_dec|ACS_1:inst4|om_1[5]           ; |enc_dec|ACS_1:inst4|om_1[5]~24         ; cout0            ;
; |enc_dec|ACS_1:inst4|om_1[5]           ; |enc_dec|ACS_1:inst4|om_1[5]~24COUT1_34 ; cout1            ;
; |enc_dec|ACS_1:inst4|om_1[4]           ; |enc_dec|ACS_1:inst4|om_1[4]            ; regout           ;
; |enc_dec|ACS_1:inst4|om_1[4]           ; |enc_dec|ACS_1:inst4|om_1[4]~25         ; cout0            ;
; |enc_dec|ACS_1:inst4|om_1[4]           ; |enc_dec|ACS_1:inst4|om_1[4]~25COUT1_33 ; cout1            ;
; |enc_dec|ACS_1:inst4|om_1[3]           ; |enc_dec|ACS_1:inst4|om_1[3]            ; regout           ;
; |enc_dec|ACS_1:inst4|om_1[2]           ; |enc_dec|ACS_1:inst4|om_1[2]            ; regout           ;
; |enc_dec|ACS_2:inst5|om_2[5]           ; |enc_dec|ACS_2:inst5|om_2[5]            ; regout           ;
; |enc_dec|ACS_2:inst5|om_2[5]           ; |enc_dec|ACS_2:inst5|om_2[5]~24         ; cout0            ;
; |enc_dec|ACS_2:inst5|om_2[5]           ; |enc_dec|ACS_2:inst5|om_2[5]~24COUT1_34 ; cout1            ;
; |enc_dec|ACS_2:inst5|om_2[4]           ; |enc_dec|ACS_2:inst5|om_2[4]            ; regout           ;
; |enc_dec|ACS_2:inst5|om_2[4]           ; |enc_dec|ACS_2:inst5|om_2[4]~25         ; cout0            ;
; |enc_dec|ACS_2:inst5|om_2[4]           ; |enc_dec|ACS_2:inst5|om_2[4]~25COUT1_33 ; cout1            ;
; |enc_dec|ACS_2:inst5|om_2[3]           ; |enc_dec|ACS_2:inst5|om_2[3]            ; regout           ;
; |enc_dec|ACS_2:inst5|om_2[2]           ; |enc_dec|ACS_2:inst5|om_2[2]            ; regout           ;
; |enc_dec|ACS_3:inst6|om_3[5]           ; |enc_dec|ACS_3:inst6|om_3[5]            ; regout           ;
; |enc_dec|ACS_3:inst6|om_3[5]           ; |enc_dec|ACS_3:inst6|om_3[5]~24         ; cout0            ;
; |enc_dec|ACS_3:inst6|om_3[5]           ; |enc_dec|ACS_3:inst6|om_3[5]~24COUT1_34 ; cout1            ;
; |enc_dec|ACS_3:inst6|om_3[4]           ; |enc_dec|ACS_3:inst6|om_3[4]            ; regout           ;
; |enc_dec|ACS_3:inst6|om_3[4]           ; |enc_dec|ACS_3:inst6|om_3[4]~25         ; cout0            ;
; |enc_dec|ACS_3:inst6|om_3[4]           ; |enc_dec|ACS_3:inst6|om_3[4]~25COUT1_33 ; cout1            ;
; |enc_dec|ACS_3:inst6|om_3[3]           ; |enc_dec|ACS_3:inst6|om_3[3]            ; regout           ;
; |enc_dec|ACS_3:inst6|om_3[2]           ; |enc_dec|ACS_3:inst6|om_3[2]            ; regout           ;
; |enc_dec|ACS_0:inst3|Add1~90           ; |enc_dec|ACS_0:inst3|Add1~90            ; combout          ;
; |enc_dec|ACS_0:inst3|Add0~90           ; |enc_dec|ACS_0:inst3|Add0~90            ; combout          ;
; |enc_dec|ACS_0:inst3|Add1~92           ; |enc_dec|ACS_0:inst3|Add1~92            ; combout          ;
; |enc_dec|ACS_0:inst3|Add1~92           ; |enc_dec|ACS_0:inst3|Add1~93            ; cout0            ;
; |enc_dec|ACS_0:inst3|Add1~92           ; |enc_dec|ACS_0:inst3|Add1~93COUT1_105   ; cout1            ;
; |enc_dec|ACS_0:inst3|Add0~92           ; |enc_dec|ACS_0:inst3|Add0~92            ; combout          ;
; |enc_dec|ACS_0:inst3|Add0~92           ; |enc_dec|ACS_0:inst3|Add0~93            ; cout0            ;
; |enc_dec|ACS_0:inst3|Add0~92           ; |enc_dec|ACS_0:inst3|Add0~93COUT1_105   ; cout1            ;
; |enc_dec|ACS_0:inst3|Add1~94           ; |enc_dec|ACS_0:inst3|Add1~94            ; combout          ;
; |enc_dec|ACS_0:inst3|Add1~94           ; |enc_dec|ACS_0:inst3|Add1~95            ; cout             ;
; |enc_dec|ACS_0:inst3|Add0~94           ; |enc_dec|ACS_0:inst3|Add0~94            ; combout          ;
; |enc_dec|ACS_0:inst3|Add0~94           ; |enc_dec|ACS_0:inst3|Add0~95            ; cout             ;
; |enc_dec|ACS_0:inst3|Add1~96           ; |enc_dec|ACS_0:inst3|Add1~97            ; cout0            ;
; |enc_dec|ACS_0:inst3|Add1~96           ; |enc_dec|ACS_0:inst3|Add1~97COUT1       ; cout1            ;
; |enc_dec|ACS_0:inst3|Add0~96           ; |enc_dec|ACS_0:inst3|Add0~97            ; cout0            ;
; |enc_dec|ACS_0:inst3|Add0~96           ; |enc_dec|ACS_0:inst3|Add0~97COUT1       ; cout1            ;
; |enc_dec|ACS_1:inst4|Add1~87           ; |enc_dec|ACS_1:inst4|Add1~87            ; combout          ;
; |enc_dec|ACS_1:inst4|Add0~87           ; |enc_dec|ACS_1:inst4|Add0~87            ; combout          ;
; |enc_dec|ACS_1:inst4|Add1~89           ; |enc_dec|ACS_1:inst4|Add1~89            ; combout          ;
; |enc_dec|ACS_1:inst4|Add1~89           ; |enc_dec|ACS_1:inst4|Add1~90            ; cout0            ;
; |enc_dec|ACS_1:inst4|Add1~89           ; |enc_dec|ACS_1:inst4|Add1~90COUT1_102   ; cout1            ;
; |enc_dec|ACS_1:inst4|Add0~89           ; |enc_dec|ACS_1:inst4|Add0~89            ; combout          ;
; |enc_dec|ACS_1:inst4|Add0~89           ; |enc_dec|ACS_1:inst4|Add0~90            ; cout0            ;
; |enc_dec|ACS_1:inst4|Add0~89           ; |enc_dec|ACS_1:inst4|Add0~90COUT1_102   ; cout1            ;
; |enc_dec|ACS_1:inst4|Add1~91           ; |enc_dec|ACS_1:inst4|Add1~91            ; combout          ;
; |enc_dec|ACS_1:inst4|Add1~91           ; |enc_dec|ACS_1:inst4|Add1~92            ; cout             ;
; |enc_dec|ACS_1:inst4|Add0~91           ; |enc_dec|ACS_1:inst4|Add0~91            ; combout          ;
; |enc_dec|ACS_1:inst4|Add0~91           ; |enc_dec|ACS_1:inst4|Add0~92            ; cout             ;
; |enc_dec|ACS_1:inst4|Add1~93           ; |enc_dec|ACS_1:inst4|Add1~94            ; cout0            ;
; |enc_dec|ACS_1:inst4|Add1~93           ; |enc_dec|ACS_1:inst4|Add1~94COUT1       ; cout1            ;
; |enc_dec|ACS_1:inst4|Add0~93           ; |enc_dec|ACS_1:inst4|Add0~94            ; cout0            ;
; |enc_dec|ACS_1:inst4|Add0~93           ; |enc_dec|ACS_1:inst4|Add0~94COUT1       ; cout1            ;
; |enc_dec|ACS_2:inst5|Add1~90           ; |enc_dec|ACS_2:inst5|Add1~90            ; combout          ;
; |enc_dec|ACS_2:inst5|Add0~90           ; |enc_dec|ACS_2:inst5|Add0~90            ; combout          ;
; |enc_dec|ACS_2:inst5|Add1~92           ; |enc_dec|ACS_2:inst5|Add1~92            ; combout          ;
; |enc_dec|ACS_2:inst5|Add1~92           ; |enc_dec|ACS_2:inst5|Add1~93            ; cout0            ;
; |enc_dec|ACS_2:inst5|Add1~92           ; |enc_dec|ACS_2:inst5|Add1~93COUT1_105   ; cout1            ;
; |enc_dec|ACS_2:inst5|Add0~92           ; |enc_dec|ACS_2:inst5|Add0~92            ; combout          ;
; |enc_dec|ACS_2:inst5|Add0~92           ; |enc_dec|ACS_2:inst5|Add0~93            ; cout0            ;
; |enc_dec|ACS_2:inst5|Add0~92           ; |enc_dec|ACS_2:inst5|Add0~93COUT1_105   ; cout1            ;
; |enc_dec|ACS_2:inst5|Add1~94           ; |enc_dec|ACS_2:inst5|Add1~94            ; combout          ;
; |enc_dec|ACS_2:inst5|Add1~94           ; |enc_dec|ACS_2:inst5|Add1~95            ; cout             ;
; |enc_dec|ACS_2:inst5|Add0~94           ; |enc_dec|ACS_2:inst5|Add0~94            ; combout          ;
; |enc_dec|ACS_2:inst5|Add0~94           ; |enc_dec|ACS_2:inst5|Add0~95            ; cout             ;
; |enc_dec|ACS_2:inst5|Add1~96           ; |enc_dec|ACS_2:inst5|Add1~97            ; cout0            ;
; |enc_dec|ACS_2:inst5|Add1~96           ; |enc_dec|ACS_2:inst5|Add1~97COUT1       ; cout1            ;
; |enc_dec|ACS_2:inst5|Add0~96           ; |enc_dec|ACS_2:inst5|Add0~97            ; cout0            ;
; |enc_dec|ACS_2:inst5|Add0~96           ; |enc_dec|ACS_2:inst5|Add0~97COUT1       ; cout1            ;
; |enc_dec|ACS_3:inst6|Add1~87           ; |enc_dec|ACS_3:inst6|Add1~87            ; combout          ;
; |enc_dec|ACS_3:inst6|Add0~87           ; |enc_dec|ACS_3:inst6|Add0~87            ; combout          ;
; |enc_dec|ACS_3:inst6|Add1~89           ; |enc_dec|ACS_3:inst6|Add1~89            ; combout          ;
; |enc_dec|ACS_3:inst6|Add1~89           ; |enc_dec|ACS_3:inst6|Add1~90            ; cout0            ;
; |enc_dec|ACS_3:inst6|Add1~89           ; |enc_dec|ACS_3:inst6|Add1~90COUT1_102   ; cout1            ;
; |enc_dec|ACS_3:inst6|Add0~89           ; |enc_dec|ACS_3:inst6|Add0~89            ; combout          ;
; |enc_dec|ACS_3:inst6|Add0~89           ; |enc_dec|ACS_3:inst6|Add0~90            ; cout0            ;
; |enc_dec|ACS_3:inst6|Add0~89           ; |enc_dec|ACS_3:inst6|Add0~90COUT1_103   ; cout1            ;
; |enc_dec|ACS_3:inst6|Add1~91           ; |enc_dec|ACS_3:inst6|Add1~91            ; combout          ;
; |enc_dec|ACS_3:inst6|Add1~91           ; |enc_dec|ACS_3:inst6|Add1~92            ; cout             ;
; |enc_dec|ACS_3:inst6|Add0~91           ; |enc_dec|ACS_3:inst6|Add0~91            ; combout          ;
; |enc_dec|ACS_3:inst6|Add0~91           ; |enc_dec|ACS_3:inst6|Add0~92            ; cout0            ;
; |enc_dec|ACS_3:inst6|Add0~91           ; |enc_dec|ACS_3:inst6|Add0~92COUT1_102   ; cout1            ;
; |enc_dec|ACS_3:inst6|Add1~93           ; |enc_dec|ACS_3:inst6|Add1~94            ; cout0            ;
; |enc_dec|ACS_3:inst6|Add1~93           ; |enc_dec|ACS_3:inst6|Add1~94COUT1       ; cout1            ;
; |enc_dec|ACS_3:inst6|Add0~93           ; |enc_dec|ACS_3:inst6|Add0~94            ; cout             ;
; |enc_dec|om_0[5]                       ; |enc_dec|om_0[5]                        ; padio            ;
; |enc_dec|om_0[4]                       ; |enc_dec|om_0[4]                        ; padio            ;
; |enc_dec|om_0[3]                       ; |enc_dec|om_0[3]                        ; padio            ;
; |enc_dec|om_0[2]                       ; |enc_dec|om_0[2]                        ; padio            ;
; |enc_dec|om_1[5]                       ; |enc_dec|om_1[5]                        ; padio            ;
; |enc_dec|om_1[4]                       ; |enc_dec|om_1[4]                        ; padio            ;
; |enc_dec|om_1[3]                       ; |enc_dec|om_1[3]                        ; padio            ;
; |enc_dec|om_1[2]                       ; |enc_dec|om_1[2]                        ; padio            ;
; |enc_dec|om_2[5]                       ; |enc_dec|om_2[5]                        ; padio            ;
; |enc_dec|om_2[4]                       ; |enc_dec|om_2[4]                        ; padio            ;
; |enc_dec|om_2[3]                       ; |enc_dec|om_2[3]                        ; padio            ;
; |enc_dec|om_2[2]                       ; |enc_dec|om_2[2]                        ; padio            ;
; |enc_dec|om_3[5]                       ; |enc_dec|om_3[5]                        ; padio            ;
; |enc_dec|om_3[4]                       ; |enc_dec|om_3[4]                        ; padio            ;
; |enc_dec|om_3[3]                       ; |enc_dec|om_3[3]                        ; padio            ;
; |enc_dec|om_3[2]                       ; |enc_dec|om_3[2]                        ; padio            ;
; |enc_dec|oreg0[1]                      ; |enc_dec|oreg0[1]                       ; padio            ;
; |enc_dec|oreg0[0]                      ; |enc_dec|oreg0[0]                       ; padio            ;
; |enc_dec|oreg1[1]                      ; |enc_dec|oreg1[1]                       ; padio            ;
; |enc_dec|oreg1[0]                      ; |enc_dec|oreg1[0]                       ; padio            ;
; |enc_dec|oreg2[1]                      ; |enc_dec|oreg2[1]                       ; padio            ;
; |enc_dec|oreg2[0]                      ; |enc_dec|oreg2[0]                       ; padio            ;
; |enc_dec|oreg3[1]                      ; |enc_dec|oreg3[1]                       ; padio            ;
; |enc_dec|oreg3[0]                      ; |enc_dec|oreg3[0]                       ; padio            ;
; |enc_dec|~STRATIX_FITTER_CREATED_GND~I ; |enc_dec|~STRATIX_FITTER_CREATED_GND~I  ; combout          ;
+----------------------------------------+-----------------------------------------+------------------+


The following table displays output ports that do not toggle to 0 during simulation.
+-----------------------------------------------------------------------------------------------------+
; Missing 0-Value Coverage                                                                            ;
+----------------------------------------+-----------------------------------------+------------------+
; Node Name                              ; Output Port Name                        ; Output Port Type ;
+----------------------------------------+-----------------------------------------+------------------+
; |enc_dec|ACS_0:inst3|om_0[5]           ; |enc_dec|ACS_0:inst3|om_0[5]            ; regout           ;
; |enc_dec|ACS_0:inst3|om_0[5]           ; |enc_dec|ACS_0:inst3|om_0[5]~24         ; cout0            ;

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -