pwm_led.fit.rpt
来自「一个霹雳灯的Verilog源程序」· RPT 代码 · 共 587 行 · 第 1/5 页
RPT
587 行
; Base pin-out file on sameframe device ; Off ;
+----------------------------------------------+--------------------------+
+------------------+
; Fitter Equations ;
+------------------+
The equations can be found in E:/zhangwei/fpga_pro/myown/9/pwm_led.fit.eqn.
+--------------+
; Pin-Out File ;
+--------------+
The pin-out file can be found in E:/zhangwei/fpga_pro/myown/9/pwm_led.pin.
+----------------------------------------------------------------------+
; Fitter Resource Usage Summary ;
+---------------------------------------------+------------------------+
; Resource ; Usage ;
+---------------------------------------------+------------------------+
; Total logic elements ; 187 / 33,216 ( < 1 % ) ;
; -- Combinational with no register ; 90 ;
; -- Register only ; 0 ;
; -- Combinational with a register ; 97 ;
; ; ;
; Logic element usage by number of LUT inputs ; ;
; -- 4 input functions ; 96 ;
; -- 3 input functions ; 42 ;
; -- <=2 input functions ; 49 ;
; -- Register only ; 0 ;
; -- Combinational cells for routing ; 0 ;
; ; ;
; Logic elements by mode ; ;
; -- normal mode ; 109 ;
; -- arithmetic mode ; 78 ;
; ; ;
; Total registers ; 97 / 33,216 ( < 1 % ) ;
; Total LABs ; 15 / 2,076 ( < 1 % ) ;
; User inserted logic elements ; 0 ;
; Virtual pins ; 0 ;
; I/O pins ; 9 / 475 ( 1 % ) ;
; -- Clock pins ; 1 / 8 ( 12 % ) ;
; Global signals ; 4 ;
; M4Ks ; 0 / 105 ( 0 % ) ;
; Total memory bits ; 0 / 483,840 ( 0 % ) ;
; Total RAM block bits ; 0 / 483,840 ( 0 % ) ;
; Embedded Multiplier 9-bit elements ; 0 / 70 ( 0 % ) ;
; Global clocks ; 4 / 16 ( 25 % ) ;
; Maximum fan-out node ; scaler[18]~clkctrl ;
; Maximum fan-out ; 64 ;
; Total fan-out ; 907 ;
; Average fan-out ; 3.02 ;
+---------------------------------------------+------------------------+
+------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Input Pins ;
+------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+---------------+-----------------+----------+--------------+--------------+-------------+----------------------+
; Name ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Cell number ; Combinational Fan-Out ; Registered Fan-Out ; Global ; Input Register ; Power Up High ; PCI I/O Enabled ; Bus Hold ; Weak Pull Up ; I/O Standard ; Termination ; Location assigned by ;
+------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+---------------+-----------------+----------+--------------+--------------+-------------+----------------------+
; clk ; N2 ; 2 ; 0 ; 18 ; 0 ; 1 ; 0 ; no ; no ; no ; no ; no ; Off ; LVTTL ; Off ; User ;
+------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+---------------+-----------------+----------+--------------+--------------+-------------+----------------------+
+-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Output Pins ;
+--------+-------+----------+--------------+--------------+-------------+-----------------+------------------------+---------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+-------------+----------------------+------+
; Name ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Cell number ; Output Register ; Output Enable Register ; Power Up High ; PCI I/O Enabled ; Open Drain ; TRI Primitive ; Bus Hold ; Weak Pull Up ; I/O Standard ; Current Strength ; Termination ; Location assigned by ; Load ;
+--------+-------+----------+--------------+--------------+-------------+-----------------+------------------------+---------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+-------------+----------------------+------+
; led[0] ; AE22 ; 7 ; 59 ; 0 ; 0 ; no ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 24mA ; Off ; User ; 0 pF ;
; led[1] ; AF22 ; 7 ; 59 ; 0 ; 1 ; no ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 24mA ; Off ; User ; 0 pF ;
; led[2] ; W19 ; 7 ; 59 ; 0 ; 2 ; no ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 24mA ; Off ; User ; 0 pF ;
; led[3] ; V18 ; 7 ; 59 ; 0 ; 3 ; no ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 24mA ; Off ; User ; 0 pF ;
; led[4] ; U18 ; 7 ; 57 ; 0 ; 0 ; no ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 24mA ; Off ; User ; 0 pF ;
; led[5] ; U17 ; 7 ; 57 ; 0 ; 1 ; no ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 24mA ; Off ; User ; 0 pF ;
; led[6] ; AA20 ; 7 ; 57 ; 0 ; 2 ; no ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 24mA ; Off ; User ; 0 pF ;
; led[7] ; Y18 ; 7 ; 57 ; 0 ; 3 ; no ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 24mA ; Off ; User ; 0 pF ;
+--------+-------+----------+--------------+--------------+-------------+-----------------+------------------------+---------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+-------------+----------------------+------+
+-----------------------------------------------------------+
; I/O Bank Usage ;
+----------+-----------------+---------------+--------------+
; I/O Bank ; Usage ; VCCIO Voltage ; VREF Voltage ;
+----------+-----------------+---------------+--------------+
; 1 ; 0 / 64 ( 0 % ) ; 3.3V ; -- ;
; 2 ; 3 / 59 ( 5 % ) ; 3.3V ; -- ;
; 3 ; 0 / 56 ( 0 % ) ; 3.3V ; -- ;
; 4 ; 0 / 58 ( 0 % ) ; 3.3V ; -- ;
; 5 ; 0 / 65 ( 0 % ) ; 3.3V ; -- ;
; 6 ; 1 / 59 ( 1 % ) ; 3.3V ; -- ;
; 7 ; 8 / 58 ( 13 % ) ; 3.3V ; -- ;
; 8 ; 0 / 56 ( 0 % ) ; 3.3V ; -- ;
+----------+-----------------+---------------+--------------+
+-----------------------------------------------------------------------------------------------------------------------------+
; All Package Pins ;
+----------+------------+----------+-------------------------+--------+--------------+---------+------------+-----------------+
; Location ; Pad Number ; I/O Bank ; Pin Name/Usage ; Dir. ; I/O Standard ; Voltage ; I/O Type ; User Assignment ;
+----------+------------+----------+-------------------------+--------+--------------+---------+------------+-----------------+
; A2 ; ; ; GND ; gnd ; ; ; -- ; ;
; A3 ; ; 3 ; VCCIO3 ; power ; ; 3.3V ; -- ; ;
; A4 ; 484 ; 3 ; GND* ; ; ; ; Column I/O ; ;
; A5 ; 482 ; 3 ; GND* ; ; ; ; Column I/O ; ;
; A6 ; 479 ; 3 ; GND* ; ; ; ; Column I/O ; ;
; A7 ; 465 ; 3 ; GND* ; ; ; ; Column I/O ; ;
; A8 ; 457 ; 3 ; GND* ; ; ; ; Column I/O ; ;
; A9 ; 451 ; 3 ; GND* ; ; ; ; Column I/O ; ;
; A10 ; 447 ; 3 ; GND* ; ; ; ; Column I/O ; ;
; A11 ; ; 3 ; VCCIO3 ; power ; ; 3.3V ; -- ; ;
; A12 ; ; ; GND ; gnd ; ; ; -- ; ;
; A13 ; 430 ; 4 ; GND+ ; ; ; ; Column I/O ; ;
; A14 ; 427 ; 4 ; GND* ; ; ; ; Column I/O ; ;
; A15 ; ; ; GND ; gnd ; ; ; -- ; ;
; A16 ; ; 4 ; VCCIO4 ; power ; ; 3.3V ; -- ; ;
; A17 ; 412 ; 4 ; GND* ; ; ; ; Column I/O ; ;
⌨️ 快捷键说明
复制代码Ctrl + C
搜索代码Ctrl + F
全屏模式F11
增大字号Ctrl + =
减小字号Ctrl + -
显示快捷键?