pwm_led.tan.rpt
来自「一个霹雳灯的Verilog源程序」· RPT 代码 · 共 396 行 · 第 1/5 页
RPT
396 行
; N/A ; 232.67 MHz ( period = 4.298 ns ) ; lscaler[2] ; led:led_4|up ; clk ; clk ; None ; None ; 4.080 ns ;
; N/A ; 233.92 MHz ( period = 4.275 ns ) ; lscaler[0] ; led:led_5|up ; clk ; clk ; None ; None ; 4.056 ns ;
; N/A ; 234.14 MHz ( period = 4.271 ns ) ; lscaler[1] ; led:led_6|up ; clk ; clk ; None ; None ; 4.052 ns ;
; N/A ; 234.36 MHz ( period = 4.267 ns ) ; lscaler[1] ; led:led_7|up ; clk ; clk ; None ; None ; 4.049 ns ;
; N/A ; 235.35 MHz ( period = 4.249 ns ) ; lscaler[1] ; led:led_1|up ; clk ; clk ; None ; None ; 4.031 ns ;
; N/A ; 235.85 MHz ( period = 4.240 ns ) ; lscaler[1] ; led:led_0|up ; clk ; clk ; None ; None ; 4.022 ns ;
; N/A ; 238.72 MHz ( period = 4.189 ns ) ; lscaler[1] ; led:led_5|up ; clk ; clk ; None ; None ; 3.970 ns ;
; N/A ; 239.69 MHz ( period = 4.172 ns ) ; lscaler[5] ; led:led_5|LRC[4] ; clk ; clk ; None ; None ; 3.953 ns ;
; N/A ; 239.69 MHz ( period = 4.172 ns ) ; lscaler[5] ; led:led_5|LRC[3] ; clk ; clk ; None ; None ; 3.953 ns ;
; N/A ; 239.69 MHz ( period = 4.172 ns ) ; lscaler[5] ; led:led_5|LRC[1] ; clk ; clk ; None ; None ; 3.953 ns ;
; N/A ; 239.69 MHz ( period = 4.172 ns ) ; lscaler[5] ; led:led_5|LRC[0] ; clk ; clk ; None ; None ; 3.953 ns ;
; N/A ; 239.69 MHz ( period = 4.172 ns ) ; lscaler[5] ; led:led_5|LRC[5] ; clk ; clk ; None ; None ; 3.953 ns ;
; N/A ; 239.69 MHz ( period = 4.172 ns ) ; lscaler[5] ; led:led_5|LRC[2] ; clk ; clk ; None ; None ; 3.953 ns ;
; N/A ; 243.01 MHz ( period = 4.115 ns ) ; lscaler[2] ; led:led_6|up ; clk ; clk ; None ; None ; 3.896 ns ;
; N/A ; 243.25 MHz ( period = 4.111 ns ) ; lscaler[2] ; led:led_7|up ; clk ; clk ; None ; None ; 3.893 ns ;
; N/A ; 244.02 MHz ( period = 4.098 ns ) ; lscaler[4] ; led:led_5|LRC[4] ; clk ; clk ; None ; None ; 3.879 ns ;
; N/A ; 244.02 MHz ( period = 4.098 ns ) ; lscaler[4] ; led:led_5|LRC[3] ; clk ; clk ; None ; None ; 3.879 ns ;
; N/A ; 244.02 MHz ( period = 4.098 ns ) ; lscaler[4] ; led:led_5|LRC[1] ; clk ; clk ; None ; None ; 3.879 ns ;
; N/A ; 244.02 MHz ( period = 4.098 ns ) ; lscaler[4] ; led:led_5|LRC[0] ; clk ; clk ; None ; None ; 3.879 ns ;
; N/A ; 244.02 MHz ( period = 4.098 ns ) ; lscaler[4] ; led:led_5|LRC[5] ; clk ; clk ; None ; None ; 3.879 ns ;
; N/A ; 244.02 MHz ( period = 4.098 ns ) ; lscaler[4] ; led:led_5|LRC[2] ; clk ; clk ; None ; None ; 3.879 ns ;
; N/A ; 244.32 MHz ( period = 4.093 ns ) ; lscaler[2] ; led:led_1|up ; clk ; clk ; None ; None ; 3.875 ns ;
; N/A ; 244.86 MHz ( period = 4.084 ns ) ; lscaler[2] ; led:led_0|up ; clk ; clk ; None ; None ; 3.866 ns ;
; N/A ; 244.92 MHz ( period = 4.083 ns ) ; lscaler[5] ; led:led_3|LRC[4] ; clk ; clk ; None ; None ; 3.866 ns ;
; N/A ; 244.92 MHz ( period = 4.083 ns ) ; lscaler[5] ; led:led_3|LRC[3] ; clk ; clk ; None ; None ; 3.866 ns ;
; N/A ; 244.92 MHz ( period = 4.083 ns ) ; lscaler[5] ; led:led_3|LRC[1] ; clk ; clk ; None ; None ; 3.866 ns ;
; N/A ; 244.92 MHz ( period = 4.083 ns ) ; lscaler[5] ; led:led_3|LRC[0] ; clk ; clk ; None ; None ; 3.866 ns ;
; N/A ; 244.92 MHz ( period = 4.083 ns ) ; lscaler[5] ; led:led_3|LRC[5] ; clk ; clk ; None ; None ; 3.866 ns ;
; N/A ; 244.92 MHz ( period = 4.083 ns ) ; lscaler[5] ; led:led_3|LRC[2] ; clk ; clk ; None ; None ; 3.866 ns ;
; N/A ; 245.28 MHz ( period = 4.077 ns ) ; lscaler[0] ; led:led_2|up ; clk ; clk ; None ; None ; 3.859 ns ;
; N/A ; 247.95 MHz ( period = 4.033 ns ) ; lscaler[2] ; led:led_5|up ; clk ; clk ; None ; None ; 3.814 ns ;
; N/A ; 249.56 MHz ( period = 4.007 ns ) ; lscaler[4] ; led:led_3|LRC[4] ; clk ; clk ; None ; None ; 3.790 ns ;
; N/A ; 249.56 MHz ( period = 4.007 ns ) ; lscaler[4] ; led:led_3|LRC[3] ; clk ; clk ; None ; None ; 3.790 ns ;
; N/A ; 249.56 MHz ( period = 4.007 ns ) ; lscaler[4] ; led:led_3|LRC[1] ; clk ; clk ; None ; None ; 3.790 ns ;
; N/A ; 249.56 MHz ( period = 4.007 ns ) ; lscaler[4] ; led:led_3|LRC[0] ; clk ; clk ; None ; None ; 3.790 ns ;
; N/A ; 249.56 MHz ( period = 4.007 ns ) ; lscaler[4] ; led:led_3|LRC[5] ; clk ; clk ; None ; None ; 3.790 ns ;
; N/A ; 249.56 MHz ( period = 4.007 ns ) ; lscaler[4] ; led:led_3|LRC[2] ; clk ; clk ; None ; None ; 3.790 ns ;
; N/A ; 250.56 MHz ( period = 3.991 ns ) ; lscaler[1] ; led:led_2|up ; clk ; clk ; None ; None ; 3.773 ns ;
; N/A ; 251.38 MHz ( period = 3.978 ns ) ; lscaler[3] ; led:led_5|LRC[4] ; clk ; clk ; None ; None ; 3.759 ns ;
; N/A ; 251.38 MHz ( period = 3.978 ns ) ; lscaler[3] ; led:led_5|LRC[3] ; clk ; clk ; None ; None ; 3.759 ns ;
; N/A ; 251.38 MHz ( period = 3.978 ns ) ; lscaler[3] ; led:led_5|LRC[1] ; clk ; clk ; None ; None ; 3.759 ns ;
; N/A ; 251.38 MHz ( period = 3.978 ns ) ; lscaler[3] ; led:led_5|LRC[0] ; clk ; clk ; None ; None ; 3.759 ns ;
; N/A ; 251.38 MHz ( period = 3.978 ns ) ; lscaler[3] ; led:led_5|LRC[5] ; clk ; clk ; None ; None ; 3.759 ns ;
; N/A ; 251.38 MHz ( period = 3.978 ns ) ; lscaler[3] ; led:led_5|LRC[2] ; clk ; clk ; None ; None ; 3.759 ns ;
; N/A ; 257.14 MHz ( period = 3.889 ns ) ; lscaler[3] ; led:led_3|LRC[1] ; clk ; clk ; None ; None ; 3.672 ns ;
; N/A ; 257.14 MHz ( period = 3.889 ns ) ; lscaler[3] ; led:led_3|LRC[0] ; clk ; clk ; None ; None ; 3.672 ns ;
; N/A ; 257.14 MHz ( period = 3.889 ns ) ; lscaler[3] ; led:led_3|LRC[5] ; clk ; clk ; None ; None ; 3.672 ns ;
; Timing analysis restricted to 200 rows. ; To change the limit use Settings (Assignments menu) ; ; ; ; ; ; ; ;
+-----------------------------------------+-----------------------------------------------------+------------+------------------+------------+----------+-----------------------------+---------------------------+-------------------------+
+---------------------------------------------------------------------------------------+
; tco ;
+-------+--------------+------------+-----------------------------+--------+------------+
; Slack ; Required tco ; Actual tco ; From ; To ; From Clock ;
+-------+--------------+------------+-----------------------------+--------+------------+
; N/A ; None ; 9.587 ns ; led:led_0|pwm:pwm_x|pwm_out ; led[0] ; clk ;
; N/A ; None ; 9.538 ns ; led:led_3|pwm:pwm_x|pwm_out ; led[3] ; clk ;
; N/A ; None ; 9.526 ns ; led:led_2|pwm:pwm_x|pwm_out ; led[2] ; clk ;
; N/A ; None ; 9.353 ns ; led:led_7|pwm:pwm_x|pwm_out ; led[7] ; clk ;
; N/A ; None ; 9.343 ns ; led:led_5|pwm:pwm_x|pwm_out ; led[5] ; clk ;
; N/A ; None ; 9.334 ns ; led:led_1|pwm:pwm_x|pwm_out ; led[1] ; clk ;
; N/A ; None ; 9.320 ns ; led:led_6|pwm:pwm_x|pwm_out ; led[6] ; clk ;
; N/A ; None ; 9.304 ns ; led:led_4|pwm:pwm_x|pwm_out ; led[4] ; clk ;
+-------+--------------+------------+-----------------------------+--------+------------+
+--------------------------+
; Timing Analyzer Messages ;
+--------------------------+
Info: *******************************************************************
Info: Running Quartus II Timing Analyzer
Info: Version 5.0 Build 171 11/03/2005 Service Pack 2 SJ Full Version
Info: Processing started: Wed Aug 23 21:48:18 2006
Info: Command: quartus_tan --read_settings_files=off --write_settings_files=off pwm_led -c pwm_led --timing_analysis_only
Warning: Timing Analysis found one or more latches implemented as combinational loops
Warning: Node "tick[0]" is a latch
Warning: Node "tick[1]" is a latch
Warning: Node "tick[2]" is a latch
Warning: Node "tick[3]" is a latch
⌨️ 快捷键说明
复制代码Ctrl + C
搜索代码Ctrl + F
全屏模式F11
增大字号Ctrl + =
减小字号Ctrl + -
显示快捷键?