⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 frequencycount.map.rpt

📁 FPGA设计频率计全套资料
💻 RPT
📖 第 1 页 / 共 3 页
字号:
+----------------------------+-------------+--------------+-------------+------+------+--------------+--------------+-------------------+------------------+-----------------+------------+-------------------------------------+
; Compilation Hierarchy Node ; Logic Cells ; LC Registers ; Memory Bits ; M4Ks ; Pins ; Virtual Pins ; LUT-Only LCs ; Register-Only LCs ; LUT/Register LCs ; Carry Chain LCs ; Packed LCs ; Full Hierarchy Name                 ;
+----------------------------+-------------+--------------+-------------+------+------+--------------+--------------+-------------------+------------------+-----------------+------------+-------------------------------------+
; |frequencycount            ; 221 (0)     ; 173          ; 0           ; 0    ; 11   ; 0            ; 48 (0)       ; 35 (0)            ; 138 (0)          ; 34 (0)          ; 0 (0)      ; |frequencycount                     ;
;    |COUNTER:inst|          ; 83 (83)     ; 71           ; 0           ; 0    ; 0    ; 0            ; 12 (12)      ; 33 (33)           ; 38 (38)          ; 34 (34)         ; 0 (0)      ; |frequencycount|COUNTER:inst        ;
;    |DIV2:inst10|           ; 1 (1)       ; 1            ; 0           ; 0    ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 1 (1)            ; 0 (0)           ; 0 (0)      ; |frequencycount|DIV2:inst10         ;
;    |FREQUENCY10:inst11|    ; 6 (6)       ; 5            ; 0           ; 0    ; 0    ; 0            ; 1 (1)        ; 0 (0)             ; 5 (5)            ; 0 (0)           ; 0 (0)      ; |frequencycount|FREQUENCY10:inst11  ;
;    |FREQUENCY10:inst1|     ; 6 (6)       ; 5            ; 0           ; 0    ; 0    ; 0            ; 1 (1)        ; 0 (0)             ; 5 (5)            ; 0 (0)           ; 0 (0)      ; |frequencycount|FREQUENCY10:inst1   ;
;    |FREQUENCY10:inst4|     ; 6 (6)       ; 5            ; 0           ; 0    ; 0    ; 0            ; 1 (1)        ; 0 (0)             ; 5 (5)            ; 0 (0)           ; 0 (0)      ; |frequencycount|FREQUENCY10:inst4   ;
;    |FREQUENCY10:inst5|     ; 6 (6)       ; 5            ; 0           ; 0    ; 0    ; 0            ; 1 (1)        ; 0 (0)             ; 5 (5)            ; 0 (0)           ; 0 (0)      ; |frequencycount|FREQUENCY10:inst5   ;
;    |FREQUENCY10:inst6|     ; 6 (6)       ; 5            ; 0           ; 0    ; 0    ; 0            ; 1 (1)        ; 0 (0)             ; 5 (5)            ; 0 (0)           ; 0 (0)      ; |frequencycount|FREQUENCY10:inst6   ;
;    |FREQUENCY10:inst7|     ; 6 (6)       ; 5            ; 0           ; 0    ; 0    ; 0            ; 1 (1)        ; 0 (0)             ; 5 (5)            ; 0 (0)           ; 0 (0)      ; |frequencycount|FREQUENCY10:inst7   ;
;    |FREQUENCY10:inst8|     ; 6 (6)       ; 5            ; 0           ; 0    ; 0    ; 0            ; 1 (1)        ; 0 (0)             ; 5 (5)            ; 0 (0)           ; 0 (0)      ; |frequencycount|FREQUENCY10:inst8   ;
;    |FREQUENCY10:inst9|     ; 6 (6)       ; 5            ; 0           ; 0    ; 0    ; 0            ; 1 (1)        ; 0 (0)             ; 5 (5)            ; 0 (0)           ; 0 (0)      ; |frequencycount|FREQUENCY10:inst9   ;
;    |PULSEINT:inst14|       ; 12 (12)     ; 6            ; 0           ; 0    ; 0    ; 0            ; 6 (6)        ; 0 (0)             ; 6 (6)            ; 0 (0)           ; 0 (0)      ; |frequencycount|PULSEINT:inst14     ;
;    |SIGNALLTACH:inst12|    ; 2 (2)       ; 2            ; 0           ; 0    ; 0    ; 0            ; 0 (0)        ; 1 (1)             ; 1 (1)            ; 0 (0)           ; 0 (0)      ; |frequencycount|SIGNALLTACH:inst12  ;
;    |SIGNALLTACH:inst3|     ; 2 (2)       ; 2            ; 0           ; 0    ; 0    ; 0            ; 0 (0)        ; 1 (1)             ; 1 (1)            ; 0 (0)           ; 0 (0)      ; |frequencycount|SIGNALLTACH:inst3   ;
;    |SREG:inst13|           ; 41 (41)     ; 41           ; 0           ; 0    ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 41 (41)          ; 0 (0)           ; 0 (0)      ; |frequencycount|SREG:inst13         ;
;    |STATUSCONTROL:inst2|   ; 32 (32)     ; 10           ; 0           ; 0    ; 0    ; 0            ; 22 (22)      ; 0 (0)             ; 10 (10)          ; 0 (0)           ; 0 (0)      ; |frequencycount|STATUSCONTROL:inst2 ;
+----------------------------+-------------+--------------+-------------+------+------+--------------+--------------+-------------------+------------------+-----------------+------------+-------------------------------------+
Note: For table entries with two numbers listed, the numbers in parentheses indicate the number of resources of the given type used by the specific entity alone. The numbers listed outside of parentheses indicate the total resources of the given type used by the specific entity and all of its sub-entities in the hierarchy.


+---------------------------------------------------------------------------------------------------------------------------------------------------------------+
; State Machine - |frequencycount|STATUSCONTROL:inst2|STATE                                                                                                     ;
+-----------------+-----------------+-----------------+------------+-----------+--------------+-------------+------------+-------------+-----------+------------+
; Name            ; STATE.overflowl ; STATE.overflowh ; STATE.p10s ; STATE.p1s ; STATE.p100ms ; STATE.p10ms ; STATE.p1ms ; STATE.f100k ; STATE.f1m ; STATE.f10m ;
+-----------------+-----------------+-----------------+------------+-----------+--------------+-------------+------------+-------------+-----------+------------+
; STATE.f10m      ; 0               ; 0               ; 0          ; 0         ; 0            ; 0           ; 0          ; 0           ; 0         ; 0          ;
; STATE.f1m       ; 0               ; 0               ; 0          ; 0         ; 0            ; 0           ; 0          ; 0           ; 1         ; 1          ;
; STATE.f100k     ; 0               ; 0               ; 0          ; 0         ; 0            ; 0           ; 0          ; 1           ; 0         ; 1          ;
; STATE.p1ms      ; 0               ; 0               ; 0          ; 0         ; 0            ; 0           ; 1          ; 0           ; 0         ; 1          ;
; STATE.p10ms     ; 0               ; 0               ; 0          ; 0         ; 0            ; 1           ; 0          ; 0           ; 0         ; 1          ;
; STATE.p100ms    ; 0               ; 0               ; 0          ; 0         ; 1            ; 0           ; 0          ; 0           ; 0         ; 1          ;
; STATE.p1s       ; 0               ; 0               ; 0          ; 1         ; 0            ; 0           ; 0          ; 0           ; 0         ; 1          ;
; STATE.p10s      ; 0               ; 0               ; 1          ; 0         ; 0            ; 0           ; 0          ; 0           ; 0         ; 1          ;
; STATE.overflowh ; 0               ; 1               ; 0          ; 0         ; 0            ; 0           ; 0          ; 0           ; 0         ; 1          ;
; STATE.overflowl ; 1               ; 0               ; 0          ; 0         ; 0            ; 0           ; 0          ; 0           ; 0         ; 1          ;
+-----------------+-----------------+-----------------+------------+-----------+--------------+-------------+------------+-------------+-----------+------------+


+------------------------------------------------------+
; General Register Statistics                          ;
+----------------------------------------------+-------+
; Statistic                                    ; Value ;
+----------------------------------------------+-------+
; Total registers                              ; 173   ;
; Number of registers using Synchronous Clear  ; 36    ;
; Number of registers using Synchronous Load   ; 2     ;
; Number of registers using Asynchronous Clear ; 10    ;
; Number of registers using Asynchronous Load  ; 1     ;
; Number of registers using Clock Enable       ; 50    ;
; Number of registers using Preset             ; 0     ;
+----------------------------------------------+-------+


+--------------------------------------------------+
; Inverted Register Statistics                     ;
+----------------------------------------+---------+
; Inverted Register                      ; Fan out ;
+----------------------------------------+---------+
; STATUSCONTROL:inst2|STATE.f10m         ; 6       ;
; Total number of inverted registers = 1 ;         ;
+----------------------------------------+---------+


+--------------------------------------------------------------------------------------------------------------------------------------------------------+
; Multiplexer Restructuring Statistics (Restructuring Performed)                                                                                         ;
+--------------------+-----------+---------------+----------------------+------------------------+------------+------------------------------------------+
; Multiplexer Inputs ; Bus Width ; Baseline Area ; Area if Restructured ; Saving if Restructured ; Registered ; Example Multiplexer Output               ;
+--------------------+-----------+---------------+----------------------+------------------------+------------+------------------------------------------+
; 3:1                ; 4 bits    ; 8 LEs         ; 4 LEs                ; 4 LEs                  ; Yes        ; |frequencycount|PULSEINT:inst14|COUNT[0] ;
; 3:1                ; 17 bits   ; 34 LEs        ; 17 LEs               ; 17 LEs                 ; Yes        ; |frequencycount|COUNTER:inst|NUMH[13]    ;
+--------------------+-----------+---------------+----------------------+------------------------+------------+------------------------------------------+


+------------------------------------------+
; Source assignments for COUNTER:inst      ;
+----------------+-------+------+----------+
; Assignment     ; Value ; From ; To       ;
+----------------+-------+------+----------+
; POWER_UP_LEVEL ; Low   ; -    ; NUMH[0]  ;
; POWER_UP_LEVEL ; Low   ; -    ; NUMH[1]  ;
; POWER_UP_LEVEL ; Low   ; -    ; NUMH[2]  ;
; POWER_UP_LEVEL ; Low   ; -    ; NUMH[3]  ;
; POWER_UP_LEVEL ; Low   ; -    ; NUMH[4]  ;
; POWER_UP_LEVEL ; Low   ; -    ; NUMH[5]  ;
; POWER_UP_LEVEL ; Low   ; -    ; NUMH[6]  ;
; POWER_UP_LEVEL ; Low   ; -    ; NUMH[7]  ;
; POWER_UP_LEVEL ; Low   ; -    ; NUMH[8]  ;
; POWER_UP_LEVEL ; Low   ; -    ; NUMH[9]  ;
; POWER_UP_LEVEL ; Low   ; -    ; NUMH[10] ;
; POWER_UP_LEVEL ; Low   ; -    ; NUMH[11] ;
; POWER_UP_LEVEL ; Low   ; -    ; NUMH[12] ;
; POWER_UP_LEVEL ; Low   ; -    ; NUMH[13] ;
; POWER_UP_LEVEL ; Low   ; -    ; NUMH[14] ;
; POWER_UP_LEVEL ; Low   ; -    ; NUMH[15] ;
; POWER_UP_LEVEL ; Low   ; -    ; NUMH[16] ;
; POWER_UP_LEVEL ; Low   ; -    ; NUM[0]   ;
; POWER_UP_LEVEL ; Low   ; -    ; NUM[1]   ;
; POWER_UP_LEVEL ; Low   ; -    ; NUM[2]   ;
; POWER_UP_LEVEL ; Low   ; -    ; NUM[3]   ;
; POWER_UP_LEVEL ; Low   ; -    ; NUM[4]   ;
; POWER_UP_LEVEL ; Low   ; -    ; NUM[5]   ;
; POWER_UP_LEVEL ; Low   ; -    ; NUM[6]   ;
; POWER_UP_LEVEL ; Low   ; -    ; NUM[7]   ;
; POWER_UP_LEVEL ; Low   ; -    ; NUM[8]   ;
; POWER_UP_LEVEL ; Low   ; -    ; NUM[9]   ;
; POWER_UP_LEVEL ; Low   ; -    ; NUM[10]  ;
; POWER_UP_LEVEL ; Low   ; -    ; NUM[11]  ;
; POWER_UP_LEVEL ; Low   ; -    ; NUM[12]  ;
; POWER_UP_LEVEL ; Low   ; -    ; NUM[13]  ;
; POWER_UP_LEVEL ; Low   ; -    ; NUM[14]  ;
; POWER_UP_LEVEL ; Low   ; -    ; NUM[15]  ;
; POWER_UP_LEVEL ; Low   ; -    ; NUM[16]  ;
; POWER_UP_LEVEL ; Low   ; -    ; EN       ;
+----------------+-------+------+----------+


+-------------------------------------------------+
; Source assignments for STATUSCONTROL:inst2      ;
+----------------+-------+------+-----------------+
; Assignment     ; Value ; From ; To              ;
+----------------+-------+------+-----------------+
; POWER_UP_LEVEL ; Low   ; -    ; STATE.p1s       ;
; POWER_UP_LEVEL ; Low   ; -    ; STATE.p10s      ;
; POWER_UP_LEVEL ; Low   ; -    ; STATE.overflowh ;
; POWER_UP_LEVEL ; Low   ; -    ; STATE.overflowl ;
; POWER_UP_LEVEL ; Low   ; -    ; STATE.p100ms    ;
; POWER_UP_LEVEL ; Low   ; -    ; STATE.p10ms     ;
; POWER_UP_LEVEL ; Low   ; -    ; STATE.p1ms      ;
; POWER_UP_LEVEL ; Low   ; -    ; STATE.f100k     ;
; POWER_UP_LEVEL ; Low   ; -    ; STATE.f1m       ;
; POWER_UP_LEVEL ; High  ; -    ; STATE.f10m      ;
+----------------+-------+------+-----------------+


+--------------------------------------+
; Source assignments for DIV2:inst10   ;
+----------------+-------+------+------+
; Assignment     ; Value ; From ; To   ;
+----------------+-------+------+------+
; POWER_UP_LEVEL ; Low   ; -    ; CLKN ;
+----------------+-------+------+------+


+------------------------------------------+
; Source assignments for FREQUENCY10:inst1 ;
+----------------+-------+------+----------+
; Assignment     ; Value ; From ; To       ;
+----------------+-------+------+----------+
; POWER_UP_LEVEL ; Low   ; -    ; COUNT[0] ;
; POWER_UP_LEVEL ; Low   ; -    ; COUNT[1] ;
; POWER_UP_LEVEL ; Low   ; -    ; COUNT[2] ;
; POWER_UP_LEVEL ; Low   ; -    ; COUNT[3] ;
+----------------+-------+------+----------+


+------------------------------------------+
; Source assignments for FREQUENCY10:inst9 ;
+----------------+-------+------+----------+
; Assignment     ; Value ; From ; To       ;
+----------------+-------+------+----------+
; POWER_UP_LEVEL ; Low   ; -    ; COUNT[0] ;
; POWER_UP_LEVEL ; Low   ; -    ; COUNT[1] ;
; POWER_UP_LEVEL ; Low   ; -    ; COUNT[2] ;
; POWER_UP_LEVEL ; Low   ; -    ; COUNT[3] ;
+----------------+-------+------+----------+


+------------------------------------------+
; Source assignments for FREQUENCY10:inst8 ;
+----------------+-------+------+----------+
; Assignment     ; Value ; From ; To       ;
+----------------+-------+------+----------+
; POWER_UP_LEVEL ; Low   ; -    ; COUNT[0] ;
; POWER_UP_LEVEL ; Low   ; -    ; COUNT[1] ;
; POWER_UP_LEVEL ; Low   ; -    ; COUNT[2] ;
; POWER_UP_LEVEL ; Low   ; -    ; COUNT[3] ;
+----------------+-------+------+----------+


+------------------------------------------+
; Source assignments for FREQUENCY10:inst7 ;
+----------------+-------+------+----------+
; Assignment     ; Value ; From ; To       ;
+----------------+-------+------+----------+
; POWER_UP_LEVEL ; Low   ; -    ; COUNT[0] ;
; POWER_UP_LEVEL ; Low   ; -    ; COUNT[1] ;
; POWER_UP_LEVEL ; Low   ; -    ; COUNT[2] ;
; POWER_UP_LEVEL ; Low   ; -    ; COUNT[3] ;

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -