⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 frequencycount.fit.rpt

📁 FPGA设计频率计全套资料
💻 RPT
📖 第 1 页 / 共 5 页
字号:
; 131      ; 107        ; 2        ; GND*                                      ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 132      ; 108        ; 2        ; GND*                                      ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 133      ; 109        ; 2        ; GND*                                      ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 134      ; 110        ; 2        ; GND*                                      ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 135      ;            ;          ; VCCINT                                    ; power  ;              ; 1.5V    ; --         ;                 ; --       ; --           ;
; 136      ;            ;          ; GND                                       ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
; 137      ;            ; 2        ; VCCIO2                                    ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
; 138      ;            ;          ; GND                                       ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
; 139      ; 111        ; 2        ; GND*                                      ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 140      ; 112        ; 2        ; GND*                                      ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 141      ; 113        ; 2        ; GND*                                      ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 142      ; 114        ; 2        ; GND*                                      ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 143      ; 115        ; 2        ; GND*                                      ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
; 144      ; 116        ; 2        ; GND*                                      ;        ;              ;         ; Column I/O ;                 ; no       ; Off          ;
+----------+------------+----------+-------------------------------------------+--------+--------------+---------+------------+-----------------+----------+--------------+


+------------------------------------------------------------------+
; Output Pin Default Load For Reported TCO                         ;
+---------------------+-------+------------------------------------+
; I/O Standard        ; Load  ; Termination Resistance             ;
+---------------------+-------+------------------------------------+
; LVTTL               ; 10 pF ; Not Available                      ;
; LVCMOS              ; 10 pF ; Not Available                      ;
; 2.5 V               ; 10 pF ; Not Available                      ;
; 1.8 V               ; 10 pF ; Not Available                      ;
; 1.5 V               ; 10 pF ; Not Available                      ;
; SSTL-3 Class I      ; 30 pF ; 50 Ohm (Parallel), 25 Ohm (Serial) ;
; SSTL-3 Class II     ; 30 pF ; 25 Ohm (Parallel), 25 Ohm (Serial) ;
; SSTL-2 Class I      ; 30 pF ; 50 Ohm (Parallel), 25 Ohm (Serial) ;
; SSTL-2 Class II     ; 30 pF ; 25 Ohm (Parallel), 25 Ohm (Serial) ;
; Differential SSTL-2 ; 10 pF ; (See SSTL-2)                       ;
; LVDS                ; 4 pF  ; 100 Ohm (Differential)             ;
; RSDS                ; 10 pF ; 100 Ohm (Differential)             ;
+---------------------+-------+------------------------------------+
Note: User assignments will override these defaults. The user specified values are listed in the Output Pins and Bidir Pins tables.


+-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Fitter Resource Utilization by Entity                                                                                                                                                                                         ;
+----------------------------+-------------+--------------+-------------+------+------+--------------+--------------+-------------------+------------------+-----------------+------------+-------------------------------------+
; Compilation Hierarchy Node ; Logic Cells ; LC Registers ; Memory Bits ; M4Ks ; Pins ; Virtual Pins ; LUT-Only LCs ; Register-Only LCs ; LUT/Register LCs ; Carry Chain LCs ; Packed LCs ; Full Hierarchy Name                 ;
+----------------------------+-------------+--------------+-------------+------+------+--------------+--------------+-------------------+------------------+-----------------+------------+-------------------------------------+
; |frequencycount            ; 221 (0)     ; 173          ; 0           ; 0    ; 11   ; 0            ; 48 (0)       ; 35 (0)            ; 138 (0)          ; 34 (0)          ; 0 (0)      ; |frequencycount                     ;
;    |COUNTER:inst|          ; 83 (83)     ; 71           ; 0           ; 0    ; 0    ; 0            ; 12 (12)      ; 33 (33)           ; 38 (38)          ; 34 (34)         ; 0 (0)      ; |frequencycount|COUNTER:inst        ;
;    |DIV2:inst10|           ; 1 (1)       ; 1            ; 0           ; 0    ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 1 (1)            ; 0 (0)           ; 0 (0)      ; |frequencycount|DIV2:inst10         ;
;    |FREQUENCY10:inst11|    ; 6 (6)       ; 5            ; 0           ; 0    ; 0    ; 0            ; 1 (1)        ; 0 (0)             ; 5 (5)            ; 0 (0)           ; 0 (0)      ; |frequencycount|FREQUENCY10:inst11  ;
;    |FREQUENCY10:inst1|     ; 6 (6)       ; 5            ; 0           ; 0    ; 0    ; 0            ; 1 (1)        ; 0 (0)             ; 5 (5)            ; 0 (0)           ; 0 (0)      ; |frequencycount|FREQUENCY10:inst1   ;
;    |FREQUENCY10:inst4|     ; 6 (6)       ; 5            ; 0           ; 0    ; 0    ; 0            ; 1 (1)        ; 0 (0)             ; 5 (5)            ; 0 (0)           ; 0 (0)      ; |frequencycount|FREQUENCY10:inst4   ;
;    |FREQUENCY10:inst5|     ; 6 (6)       ; 5            ; 0           ; 0    ; 0    ; 0            ; 1 (1)        ; 0 (0)             ; 5 (5)            ; 0 (0)           ; 0 (0)      ; |frequencycount|FREQUENCY10:inst5   ;
;    |FREQUENCY10:inst6|     ; 6 (6)       ; 5            ; 0           ; 0    ; 0    ; 0            ; 1 (1)        ; 0 (0)             ; 5 (5)            ; 0 (0)           ; 0 (0)      ; |frequencycount|FREQUENCY10:inst6   ;
;    |FREQUENCY10:inst7|     ; 6 (6)       ; 5            ; 0           ; 0    ; 0    ; 0            ; 1 (1)        ; 0 (0)             ; 5 (5)            ; 0 (0)           ; 0 (0)      ; |frequencycount|FREQUENCY10:inst7   ;
;    |FREQUENCY10:inst8|     ; 6 (6)       ; 5            ; 0           ; 0    ; 0    ; 0            ; 1 (1)        ; 0 (0)             ; 5 (5)            ; 0 (0)           ; 0 (0)      ; |frequencycount|FREQUENCY10:inst8   ;
;    |FREQUENCY10:inst9|     ; 6 (6)       ; 5            ; 0           ; 0    ; 0    ; 0            ; 1 (1)        ; 0 (0)             ; 5 (5)            ; 0 (0)           ; 0 (0)      ; |frequencycount|FREQUENCY10:inst9   ;
;    |PULSEINT:inst14|       ; 12 (12)     ; 6            ; 0           ; 0    ; 0    ; 0            ; 6 (6)        ; 0 (0)             ; 6 (6)            ; 0 (0)           ; 0 (0)      ; |frequencycount|PULSEINT:inst14     ;
;    |SIGNALLTACH:inst12|    ; 2 (2)       ; 2            ; 0           ; 0    ; 0    ; 0            ; 0 (0)        ; 1 (1)             ; 1 (1)            ; 0 (0)           ; 0 (0)      ; |frequencycount|SIGNALLTACH:inst12  ;
;    |SIGNALLTACH:inst3|     ; 2 (2)       ; 2            ; 0           ; 0    ; 0    ; 0            ; 0 (0)        ; 1 (1)             ; 1 (1)            ; 0 (0)           ; 0 (0)      ; |frequencycount|SIGNALLTACH:inst3   ;
;    |SREG:inst13|           ; 41 (41)     ; 41           ; 0           ; 0    ; 0    ; 0            ; 0 (0)        ; 0 (0)             ; 41 (41)          ; 0 (0)           ; 0 (0)      ; |frequencycount|SREG:inst13         ;
;    |STATUSCONTROL:inst2|   ; 32 (32)     ; 10           ; 0           ; 0    ; 0    ; 0            ; 22 (22)      ; 0 (0)             ; 10 (10)          ; 0 (0)           ; 0 (0)      ; |frequencycount|STATUSCONTROL:inst2 ;
+----------------------------+-------------+--------------+-------------+------+------+--------------+--------------+-------------------+------------------+-----------------+------------+-------------------------------------+
Note: For table entries with two numbers listed, the numbers in parentheses indicate the number of resources of the given type used by the specific entity alone. The numbers listed outside of parentheses indicate the total resources of the given type used by the specific entity and all of its sub-entities in the hierarchy.


+-------------------------------------------------------------------------------------+
; Delay Chain Summary                                                                 ;
+------------+----------+---------------+---------------+-----------------------+-----+
; Name       ; Pin Type ; Pad to Core 0 ; Pad to Core 1 ; Pad to Input Register ; TCO ;
+------------+----------+---------------+---------------+-----------------------+-----+
; SEL        ; Input    ; ON            ; ON            ; --                    ; --  ;
; CLK_SE     ; Input    ; OFF           ; OFF           ; --                    ; --  ;
; RESET      ; Input    ; ON            ; ON            ; --                    ; --  ;
; 20mclk     ; Input    ; OFF           ; OFF           ; --                    ; --  ;
; CLK_TEST   ; Input    ; OFF           ; OFF           ; --                    ; --  ;
; Q          ; Output   ; --            ; --            ; --                    ; --  ;
; FRECODE[2] ; Output   ; --            ; --            ; --                    ; --  ;
; FRECODE[1] ; Output   ; --            ; --            ; --                    ; --  ;
; FRECODE[0] ; Output   ; --            ; --            ; --                    ; --  ;
; PULSEINT   ; Output   ; --            ; --            ; --                    ; --  ;
; CLK        ; Output   ; --            ; --            ; --                    ; --  ;
+------------+----------+---------------+---------------+-----------------------+-----+


+--------------------------------------------------------------------------+
; Pad To Core Delay Chain Fanout                                           ;
+--------------------------------------------+-------------------+---------+
; Source Pin / Fanout                        ; Pad To Core Index ; Setting ;
+--------------------------------------------+-------------------+---------+
; SEL                                        ;                   ;         ;
;      - SREG:inst13|Q                       ; 0                 ; ON      ;
;      - SREG:inst13|TEMP[0]                 ; 0                 ; ON      ;
;      - SREG:inst13|TEMP[1]                 ; 0                 ; ON      ;
;      - SREG:inst13|TEMP[2]                 ; 0                 ; ON      ;
;      - SREG:inst13|TEMP[3]                 ; 0                 ; ON      ;
;      - SREG:inst13|TEMP[4]                 ; 0                 ; ON      ;
;      - SREG:inst13|TEMP[5]                 ; 0                 ; ON      ;
;      - SREG:inst13|TEMP[6]                 ; 0                 ; ON      ;
;      - SREG:inst13|TEMP[7]                 ; 0                 ; ON      ;
;      - SREG:inst13|TEMP[8]                 ; 0                 ; ON      ;
;      - SREG:inst13|TEMP[9]                 ; 0                 ; ON      ;
;      - SREG:inst13|TEMP[10]                ; 0                 ; ON      ;
;      - SREG:inst13|TEMP[11]                ; 0                 ; ON      ;
;      - SREG:inst13|TEMP[12]                ; 0                 ; ON      ;
;      - SREG:inst13|TEMP[13]                ; 0                 ; ON      ;
;      - SREG:inst13|TEMP[14]                ; 0                 ; ON      ;
;      - SREG:inst13|TEMP[15]                ; 0                 ; ON      ;
;      - SREG:inst13|TEMP[16]                ; 0                 ; ON      ;
;      - SREG:inst13|TEMP[17]                ; 0                 ; ON      ;
;      - SREG:inst13|TEMP[18]                ; 0                 ; ON      ;
;      - SREG:inst13|TEMP[19]                ; 0                 ; ON      ;
;      - SREG:inst13|TEMP[20]                ; 0                 ; ON      ;
;      - SREG:inst13|TEMP[21]                ; 0                 ; ON      ;
;      - SREG:inst13|TEMP[22]                ; 0                 ; ON      ;
;      - SREG:inst13|TEMP[23]                ; 0                 ; ON      ;
;      - SREG:inst13|TEMP[24]                ; 0                 ; ON      ;

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -