frequencycount.fit.rpt

来自「FPGA设计频率计全套资料」· RPT 代码 · 共 570 行 · 第 1/5 页

RPT
570
字号


+--------------+
; Pin-Out File ;
+--------------+
The pin-out file can be found in E:/pinlvji/frequencycount.pin.


+---------------------------------------------------------------------------------+
; Fitter Resource Usage Summary                                                   ;
+---------------------------------------------+-----------------------------------+
; Resource                                    ; Usage                             ;
+---------------------------------------------+-----------------------------------+
; Total logic elements                        ; 221 / 2,910 ( 8 % )               ;
;     -- Combinational with no register       ; 48                                ;
;     -- Register only                        ; 35                                ;
;     -- Combinational with a register        ; 138                               ;
;                                             ;                                   ;
; Logic element usage by number of LUT inputs ;                                   ;
;     -- 4 input functions                    ; 66                                ;
;     -- 3 input functions                    ; 52                                ;
;     -- 2 input functions                    ; 55                                ;
;     -- 1 input functions                    ; 25                                ;
;     -- 0 input functions                    ; 23                                ;
;                                             ;                                   ;
; Logic elements by mode                      ;                                   ;
;     -- normal mode                          ; 189                               ;
;     -- arithmetic mode                      ; 32                                ;
;     -- qfbk mode                            ; 0                                 ;
;     -- register cascade mode                ; 0                                 ;
;     -- synchronous clear/load mode          ; 59                                ;
;     -- asynchronous clear/load mode         ; 11                                ;
;                                             ;                                   ;
; Total LABs                                  ; 28 / 291 ( 10 % )                 ;
; Logic elements in carry chains              ; 34                                ;
; User inserted logic elements                ; 0                                 ;
; Virtual pins                                ; 0                                 ;
; I/O pins                                    ; 11 / 104 ( 11 % )                 ;
;     -- Clock pins                           ; 1 / 2 ( 50 % )                    ;
; Global signals                              ; 8                                 ;
; M4Ks                                        ; 0 / 13 ( 0 % )                    ;
; Total memory bits                           ; 0 / 59,904 ( 0 % )                ;
; Total RAM block bits                        ; 0 / 59,904 ( 0 % )                ;
; PLLs                                        ; 0 / 1 ( 0 % )                     ;
; Global clocks                               ; 8 / 8 ( 100 % )                   ;
; Maximum fan-out node                        ; STATUSCONTROL:inst2|Selector11~84 ;
; Maximum fan-out                             ; 70                                ;
; Highest non-global fan-out signal           ; SEL                               ;
; Highest non-global fan-out                  ; 41                                ;
; Total fan-out                               ; 877                               ;
; Average fan-out                             ; 3.75                              ;
+---------------------------------------------+-----------------------------------+


+----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Input Pins                                                                                                                                                                                                                                                     ;
+----------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+---------------+-----------------+----------+--------------+--------------+-------------+----------------------+
; Name     ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Cell number ; Combinational Fan-Out ; Registered Fan-Out ; Global ; Input Register ; Power Up High ; PCI I/O Enabled ; Bus Hold ; Weak Pull Up ; I/O Standard ; Termination ; Location assigned by ;
+----------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+---------------+-----------------+----------+--------------+--------------+-------------+----------------------+
; 20mclk   ; 16    ; 1        ; 0            ; 8            ; 2           ; 1                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; User                 ;
; CLK_SE   ; 2     ; 1        ; 0            ; 13           ; 1           ; 41                    ; 0                  ; yes    ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; User                 ;
; CLK_TEST ; 3     ; 1        ; 0            ; 12           ; 0           ; 7                     ; 0                  ; yes    ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; User                 ;
; RESET    ; 110   ; 2        ; 26           ; 14           ; 1           ; 10                    ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; User                 ;
; SEL      ; 109   ; 2        ; 26           ; 14           ; 0           ; 41                    ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; User                 ;
+----------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+---------------+-----------------+----------+--------------+--------------+-------------+----------------------+


+---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Output Pins                                                                                                                                                                                                                                                                                                   ;
+------------+-------+----------+--------------+--------------+-------------+-----------------+------------------------+---------------+----------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+-------------+----------------------+-------+
; Name       ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Cell number ; Output Register ; Output Enable Register ; Power Up High ; Slow Slew Rate ; PCI I/O Enabled ; Open Drain ; TRI Primitive ; Bus Hold ; Weak Pull Up ; I/O Standard ; Current Strength ; Termination ; Location assigned by ; Load  ;
+------------+-------+----------+--------------+--------------+-------------+-----------------+------------------------+---------------+----------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+-------------+----------------------+-------+
; CLK        ; 1     ; 1        ; 0            ; 13           ; 0           ; no              ; no                     ; no            ; no             ; no              ; no         ; no            ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; User                 ; 10 pF ;
; FRECODE[0] ; 4     ; 1        ; 0            ; 12           ; 1           ; no              ; no                     ; no            ; no             ; no              ; no         ; no            ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; User                 ; 10 pF ;
; FRECODE[1] ; 5     ; 1        ; 0            ; 11           ; 0           ; no              ; no                     ; no            ; no             ; no              ; no         ; no            ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; User                 ; 10 pF ;
; FRECODE[2] ; 6     ; 1        ; 0            ; 11           ; 1           ; no              ; no                     ; no            ; no             ; no              ; no         ; no            ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; User                 ; 10 pF ;
; PULSEINT   ; 7     ; 1        ; 0            ; 10           ; 0           ; no              ; no                     ; no            ; no             ; no              ; no         ; no            ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; User                 ; 10 pF ;
; Q          ; 10    ; 1        ; 0            ; 10           ; 1           ; no              ; no                     ; no            ; no             ; no              ; no         ; no            ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; User                 ; 10 pF ;
+------------+-------+----------+--------------+--------------+-------------+-----------------+------------------------+---------------+----------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+-------------+----------------------+-------+


+------------------------------------------------------------+
; I/O Bank Usage                                             ;
+----------+------------------+---------------+--------------+
; I/O Bank ; Usage            ; VCCIO Voltage ; VREF Voltage ;
+----------+------------------+---------------+--------------+
; 1        ; 11 / 22 ( 50 % ) ; 3.3V          ; --           ;
; 2        ; 2 / 28 ( 7 % )   ; 3.3V          ; --           ;
; 3        ; 0 / 26 ( 0 % )   ; 3.3V          ; --           ;
; 4        ; 0 / 28 ( 0 % )   ; 3.3V          ; --           ;
+----------+------------------+---------------+--------------+


+-------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; All Package Pins                                                                                                                                                        ;
+----------+------------+----------+-------------------------------------------+--------+--------------+---------+------------+-----------------+----------+--------------+
; Location ; Pad Number ; I/O Bank ; Pin Name/Usage                            ; Dir.   ; I/O Standard ; Voltage ; I/O Type   ; User Assignment ; Bus Hold ; Weak Pull Up ;
+----------+------------+----------+-------------------------------------------+--------+--------------+---------+------------+-----------------+----------+--------------+
; 1        ; 0          ; 1        ; CLK                                       ; output ; LVTTL        ;         ; Row I/O    ; Y               ; no       ; Off          ;
; 2        ; 1          ; 1        ; CLK_SE                                    ; input  ; LVTTL        ;         ; Row I/O    ; Y               ; no       ; Off          ;
; 3        ; 2          ; 1        ; CLK_TEST                                  ; input  ; LVTTL        ;         ; Row I/O    ; Y               ; no       ; Off          ;
; 4        ; 3          ; 1        ; FRECODE[0]                                ; output ; LVTTL        ;         ; Row I/O    ; Y               ; no       ; Off          ;
; 5        ; 4          ; 1        ; FRECODE[1]                                ; output ; LVTTL        ;         ; Row I/O    ; Y               ; no       ; Off          ;
; 6        ; 5          ; 1        ; FRECODE[2]                                ; output ; LVTTL        ;         ; Row I/O    ; Y               ; no       ; Off          ;
; 7        ; 6          ; 1        ; PULSEINT                                  ; output ; LVTTL        ;         ; Row I/O    ; Y               ; no       ; Off          ;
; 8        ;            ; 1        ; VCCIO1                                    ; power  ;              ; 3.3V    ; --         ;                 ; --       ; --           ;
; 9        ;            ;          ; GND                                       ; gnd    ;              ;         ; --         ;                 ; --       ; --           ;
; 10       ; 7          ; 1        ; Q                                         ; output ; LVTTL        ;         ; Row I/O    ; Y               ; no       ; Off          ;
; 11       ; 8          ; 1        ; GND*                                      ;        ;              ;         ; Row I/O    ;                 ; no       ; Off          ;
; 12       ; 9          ; 1        ; +~nCSO~ / RESERVED_INPUT_WITH_WEAK_PULLUP ; input  ; LVTTL        ;         ; Row I/O    ; N               ; no       ; Off          ;
; 13       ; 10         ; 1        ; ^DATA0                                    ; input  ;              ;         ; --         ;                 ; --       ; --           ;
; 14       ; 11         ; 1        ; ^nCONFIG                                  ;        ;              ;         ; --         ;                 ; --       ; --           ;
; 15       ;            ;          ; VCCA_PLL1                                 ; power  ;              ; 1.5V    ; --         ;                 ; --       ; --           ;
; 16       ; 12         ; 1        ; 20mclk                                    ; input  ; LVTTL        ;         ; Row I/O    ; Y               ; no       ; Off          ;

⌨️ 快捷键说明

复制代码Ctrl + C
搜索代码Ctrl + F
全屏模式F11
增大字号Ctrl + =
减小字号Ctrl + -
显示快捷键?