⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 produce.fit.rpt

📁 vhdl的一个串行序列信号发生器的设计与实现
💻 RPT
📖 第 1 页 / 共 3 页
字号:


+---------------------------------+
; Non-Global High Fan-Out Signals ;
+---------------------+-----------+
; Name                ; Fan-Out   ;
+---------------------+-----------+
; set                 ; 13        ;
; pro:u1|sign[1]      ; 6         ;
; pro:u1|sign[0]      ; 6         ;
; pro:u1|sign[2]      ; 5         ;
; reset               ; 4         ;
; pro:u1|sout~756sexp ; 4         ;
; pro:u1|sign[3]      ; 4         ;
; pro:u1|da[4]~98     ; 3         ;
; pro:u1|da[5]~94     ; 3         ;
; pro:u1|da[0]~90     ; 3         ;
; pro:u1|da[1]~86     ; 3         ;
; pro:u1|da[6]~82     ; 3         ;
; pro:u1|da[7]~78     ; 3         ;
; pro:u1|da[3]~74     ; 3         ;
; pro:u1|da[2]~70     ; 3         ;
; pro:u1|check~37     ; 2         ;
; data[7]             ; 1         ;
; data[6]             ; 1         ;
; data[5]             ; 1         ;
; data[4]             ; 1         ;
; data[3]             ; 1         ;
; data[2]             ; 1         ;
; data[1]             ; 1         ;
; data[0]             ; 1         ;
; pro:u1|sout~765     ; 1         ;
; pro:u1|sout         ; 1         ;
; pro:u1|process0~11  ; 1         ;
; pro:u1|check~28     ; 1         ;
; pro:u1|check~21     ; 1         ;
; clk~6               ; 1         ;
+---------------------+-----------+


+------------------------------------------------+
; Interconnect Usage Summary                     ;
+----------------------------+-------------------+
; Interconnect Resource Type ; Usage             ;
+----------------------------+-------------------+
; Output enables             ; 0 / 6 ( 0 % )     ;
; PIA buffers                ; 29 / 288 ( 10 % ) ;
; PIAs                       ; 29 / 288 ( 10 % ) ;
+----------------------------+-------------------+


+----------------------------------------------------------------------------+
; LAB External Interconnect                                                  ;
+----------------------------------------------+-----------------------------+
; LAB External Interconnects  (Average = 3.63) ; Number of LABs  (Total = 3) ;
+----------------------------------------------+-----------------------------+
; 0 - 1                                        ; 6                           ;
; 2 - 3                                        ; 0                           ;
; 4 - 5                                        ; 1                           ;
; 6 - 7                                        ; 0                           ;
; 8 - 9                                        ; 0                           ;
; 10 - 11                                      ; 0                           ;
; 12 - 13                                      ; 0                           ;
; 14 - 15                                      ; 0                           ;
; 16 - 17                                      ; 0                           ;
; 18 - 19                                      ; 0                           ;
; 20 - 21                                      ; 0                           ;
; 22 - 23                                      ; 1                           ;
+----------------------------------------------+-----------------------------+


+----------------------------------------------------------------------+
; LAB Macrocells                                                       ;
+----------------------------------------+-----------------------------+
; Number of Macrocells  (Average = 2.38) ; Number of LABs  (Total = 3) ;
+----------------------------------------+-----------------------------+
; 0                                      ; 5                           ;
; 1                                      ; 1                           ;
; 2                                      ; 1                           ;
; 3                                      ; 0                           ;
; 4                                      ; 0                           ;
; 5                                      ; 0                           ;
; 6                                      ; 0                           ;
; 7                                      ; 0                           ;
; 8                                      ; 0                           ;
; 9                                      ; 0                           ;
; 10                                     ; 0                           ;
; 11                                     ; 0                           ;
; 12                                     ; 0                           ;
; 13                                     ; 0                           ;
; 14                                     ; 0                           ;
; 15                                     ; 0                           ;
; 16                                     ; 1                           ;
+----------------------------------------+-----------------------------+


+---------------------------------------------------------+
; Parallel Expander                                       ;
+--------------------------+------------------------------+
; Parallel Expander Length ; Number of Parallel Expanders ;
+--------------------------+------------------------------+
; 0                        ; 0                            ;
; 1                        ; 1                            ;
+--------------------------+------------------------------+


+-------------------------------------------------------------------------------+
; Shareable Expander                                                            ;
+-------------------------------------------------+-----------------------------+
; Number of shareable expanders  (Average = 0.13) ; Number of LABs  (Total = 1) ;
+-------------------------------------------------+-----------------------------+
; 0                                               ; 7                           ;
; 1                                               ; 1                           ;
+-------------------------------------------------+-----------------------------+


+----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Logic Cell Interconnection                                                                                                                                                                                                                                                             ;
+-----+------------+----------------------------------------------------------------------------------------------------------------------------------------------------------------------+----------------------------------------------------------------------------------------------+
; LAB ; Logic Cell ; Input                                                                                                                                                                ; Output                                                                                       ;
+-----+------------+----------------------------------------------------------------------------------------------------------------------------------------------------------------------+----------------------------------------------------------------------------------------------+
;  A  ; LC1        ; data[2], set, pro:u1|da[2]~70                                                                                                                                        ; pro:u1|da[2]~70, pro:u1|check~21, pro:u1|sout~765                                            ;
;  A  ; LC3        ; set, pro:u1|check~21, pro:u1|check~28                                                                                                                                ; pro:u1|check~37                                                                              ;
;  C  ; LC36       ; pro:u1|check~37, pro:u1|sign[3], pro:u1|sign[1], pro:u1|sign[2], pro:u1|sign[0], pro:u1|da[2]~70, pro:u1|da[3]~74, pro:u1|da[7]~78, pro:u1|da[6]~82                  ; pro:u1|sout                                                                                  ;
;  C  ; LC37       ; clk, pro:u1|sout~765, pro:u1|da[1]~86, pro:u1|sign[1], pro:u1|sign[2], pro:u1|sign[0], pro:u1|sign[3], pro:u1|da[0]~90, pro:u1|da[5]~94, pro:u1|da[4]~98, reset, set ; fout                                                                                         ;
;  C  ; LC41       ; clk, pro:u1|sign[2], pro:u1|sign[1], pro:u1|sign[0], pro:u1|sign[3], set, reset                                                                                      ; pro:u1|sign[0], pro:u1|sign[3], pro:u1|sout, pro:u1|sout~765                                 ;
;  C  ; LC42       ; clk, pro:u1|sign[1], pro:u1|sign[0], pro:u1|sign[2], pro:u1|sout~756sexp                                                                                             ; pro:u1|sign[0], pro:u1|sign[2], pro:u1|sign[3], pro:u1|sout, pro:u1|sout~765                 ;
;  C  ; LC43       ; pro:u1|process0~11, pro:u1|check~37, pro:u1|sout~756sexp, reset, set                                                                                                 ; pro:u1|check~37, pro:u1|sout~765                                                             ;
;  C  ; LC44       ; clk, pro:u1|sign[1], pro:u1|sign[0], pro:u1|sout~756sexp                                                                                                             ; pro:u1|sign[0], pro:u1|sign[1], pro:u1|sign[2], pro:u1|sign[3], pro:u1|sout, pro:u1|sout~765 ;
;  C  ; LC45       ; pro:u1|da[5]~94, pro:u1|da[0]~90, pro:u1|da[4]~98, pro:u1|da[1]~86                                                                                                   ; pro:u1|process0~11                                                                           ;
;  C  ; LC46       ; pro:u1|da[7]~78, pro:u1|da[3]~74, pro:u1|da[6]~82, pro:u1|da[2]~70                                                                                                   ; pro:u1|process0~11                                                                           ;
;  C  ; LC47       ; data[4], set, pro:u1|da[4]~98                                                                                                                                        ; pro:u1|da[4]~98, pro:u1|check~28, pro:u1|sout                                                ;
;  C  ; LC48       ; data[5], set, pro:u1|da[5]~94                                                                                                                                        ; pro:u1|da[5]~94, pro:u1|check~28, pro:u1|sout                                                ;
;  C  ; LC40       ; data[0], set, pro:u1|da[0]~90                                                                                                                                        ; pro:u1|da[0]~90, pro:u1|check~28, pro:u1|sout                                                ;
;  C  ; LC39       ; data[1], set, pro:u1|da[1]~86                                                                                                                                        ; pro:u1|da[1]~86, pro:u1|check~28, pro:u1|sout                                                ;
;  C  ; LC38       ; data[6], set, pro:u1|da[6]~82                                                                                                                                        ; pro:u1|da[6]~82, pro:u1|check~21, pro:u1|sout~765                                            ;
;  C  ; LC35       ; data[7], set, pro:u1|da[7]~78                                                                                                                                        ; pro:u1|da[7]~78, pro:u1|check~21, pro:u1|sout~765                                            ;
;  C  ; LC34       ; data[3], set, pro:u1|da[3]~74                                                                                                                                        ; pro:u1|da[3]~74, pro:u1|check~21, pro:u1|sout~765                                            ;
;  C  ; LC33       ; clk, pro:u1|sign[1], pro:u1|sign[2], pro:u1|sign[3], pro:u1|sign[0], pro:u1|sout~756sexp                                                                             ; pro:u1|sign[0], pro:u1|sign[1], pro:u1|sign[2], pro:u1|sign[3], pro:u1|sout, pro:u1|sout~765 ;
;  D  ; LC61       ; clk                                                                                                                                                                  ; clkout                                                                                       ;
+-----+------------+----------------------------------------------------------------------------------------------------------------------------------------------------------------------+----------------------------------------------------------------------------------------------+


+-----------------+
; Fitter Messages ;
+-----------------+
Info: *******************************************************************
Info: Running Quartus II Fitter
    Info: Version 5.1 Build 176 10/26/2005 SJ Full Version
    Info: Processing started: Sat Jul 15 21:10:30 2006
Info: Command: quartus_fit --read_settings_files=off --write_settings_files=off produce -c produce
Info: Selected device EPM7128SLC84-15 for design "produce"
Info: Quartus II Fitter was successful. 0 errors, 0 warnings
    Info: Processing ended: Sat Jul 15 21:10:31 2006
    Info: Elapsed time: 00:00:03


⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -