⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 a6850.fit.rpt

📁 本文件是altera公司fpga的ip核
💻 RPT
📖 第 1 页 / 共 5 页
字号:
+-------------------------------------------------------------------+
; Fitter Resource Usage Summary                                     ;
+---------------------------------------------+---------------------+
; Resource                                    ; Usage               ;
+---------------------------------------------+---------------------+
; Total logic elements                        ; 190 / 2,910 ( 6 % ) ;
;     -- Combinational with no register       ; 79                  ;
;     -- Register only                        ; 9                   ;
;     -- Combinational with a register        ; 102                 ;
;                                             ;                     ;
; Logic element usage by number of LUT inputs ;                     ;
;     -- 4 input functions                    ; 89                  ;
;     -- 3 input functions                    ; 59                  ;
;     -- 2 input functions                    ; 32                  ;
;     -- 1 input functions                    ; 5                   ;
;     -- 0 input functions                    ; 5                   ;
;                                             ;                     ;
; Logic elements by mode                      ;                     ;
;     -- normal mode                          ; 176                 ;
;     -- arithmetic mode                      ; 14                  ;
;     -- qfbk mode                            ; 16                  ;
;     -- register cascade mode                ; 0                   ;
;     -- synchronous clear/load mode          ; 35                  ;
;     -- asynchronous clear/load mode         ; 111                 ;
;                                             ;                     ;
; Total LABs                                  ; 25 / 291 ( 8 % )    ;
; Logic elements in carry chains              ; 17                  ;
; User inserted logic elements                ; 0                   ;
; Virtual pins                                ; 0                   ;
; I/O pins                                    ; 31 / 65 ( 47 % )    ;
;     -- Clock pins                           ; 2 / 2 ( 100 % )     ;
; Global signals                              ; 3                   ;
; M4Ks                                        ; 0 / 13 ( 0 % )      ;
; Total memory bits                           ; 0 / 59,904 ( 0 % )  ;
; Total RAM block bits                        ; 0 / 59,904 ( 0 % )  ;
; Global clocks                               ; 3 / 8 ( 37 % )      ;
; Maximum fan-out node                        ; reset               ;
; Maximum fan-out                             ; 111                 ;
; Total fan-out                               ; 906                 ;
; Average fan-out                             ; 4.06                ;
+---------------------------------------------+---------------------+


+--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Input Pins                                                                                                                                                                                                                                                   ;
+--------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+---------------+-----------------+----------+--------------+--------------+-------------+----------------------+
; Name   ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Cell number ; Combinational Fan-Out ; Registered Fan-Out ; Global ; Input Register ; Power Up High ; PCI I/O Enabled ; Bus Hold ; Weak Pull Up ; I/O Standard ; Termination ; Location assigned by ;
+--------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+---------------+-----------------+----------+--------------+--------------+-------------+----------------------+
; cs[0]  ; 73    ; 3        ; 27           ; 11           ; 0           ; 1                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; Fitter               ;
; cs[1]  ; 72    ; 3        ; 27           ; 10           ; 0           ; 1                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; Fitter               ;
; cs[2]  ; 71    ; 3        ; 27           ; 10           ; 1           ; 1                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; Fitter               ;
; cts    ; 38    ; 4        ; 16           ; 0            ; 1           ; 2                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; Fitter               ;
; dcd    ; 42    ; 4        ; 20           ; 0            ; 0           ; 1                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; Fitter               ;
; di[0]  ; 85    ; 2        ; 20           ; 14           ; 1           ; 1                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; Fitter               ;
; di[1]  ; 88    ; 2        ; 16           ; 14           ; 1           ; 1                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; Fitter               ;
; di[2]  ; 90    ; 2        ; 10           ; 14           ; 0           ; 1                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; Fitter               ;
; di[3]  ; 87    ; 2        ; 16           ; 14           ; 0           ; 1                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; Fitter               ;
; di[4]  ; 92    ; 2        ; 8            ; 14           ; 2           ; 1                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; Fitter               ;
; di[5]  ; 36    ; 4        ; 10           ; 0            ; 0           ; 1                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; Fitter               ;
; di[6]  ; 37    ; 4        ; 12           ; 0            ; 2           ; 1                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; Fitter               ;
; di[7]  ; 89    ; 2        ; 12           ; 14           ; 2           ; 1                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; Fitter               ;
; e      ; 77    ; 2        ; 26           ; 14           ; 1           ; 9                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; Fitter               ;
; reset  ; 34    ; 4        ; 8            ; 0            ; 2           ; 111                   ; 0                  ; yes    ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; Fitter               ;
; rs     ; 41    ; 4        ; 20           ; 0            ; 1           ; 12                    ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; Fitter               ;
; rw_n   ; 40    ; 4        ; 18           ; 0            ; 1           ; 4                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; Fitter               ;
; rxclk  ; 66    ; 3        ; 27           ; 8            ; 3           ; 55                    ; 0                  ; yes    ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; Fitter               ;
; rxdata ; 84    ; 2        ; 20           ; 14           ; 0           ; 7                     ; 0                  ; no     ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; Fitter               ;
; txclk  ; 10    ; 1        ; 0            ; 8            ; 2           ; 56                    ; 0                  ; yes    ; no             ; no            ; no              ; no       ; Off          ; LVTTL        ; Off         ; Fitter               ;
+--------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+---------------+-----------------+----------+--------------+--------------+-------------+----------------------+


+-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Output Pins                                                                                                                                                                                                                                                                                                     ;
+--------+-------+----------+--------------+--------------+-------------+-----------------+------------------------+---------------+----------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+-------------+----------------------+-------------+
; Name   ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Cell number ; Output Register ; Output Enable Register ; Power Up High ; Slow Slew Rate ; PCI I/O Enabled ; Open Drain ; TRI Primitive ; Bus Hold ; Weak Pull Up ; I/O Standard ; Current Strength ; Termination ; Location assigned by ; Load        ;
+--------+-------+----------+--------------+--------------+-------------+-----------------+------------------------+---------------+----------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+-------------+----------------------+-------------+
; do[0]  ; 79    ; 2        ; 22           ; 14           ; 1           ; no              ; no                     ; no            ; no             ; no              ; no         ; no            ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; Fitter               ; Unspecified ;
; do[1]  ; 86    ; 2        ; 18           ; 14           ; 1           ; no              ; no                     ; no            ; no             ; no              ; no         ; no            ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; Fitter               ; Unspecified ;
; do[2]  ; 56    ; 3        ; 27           ; 3            ; 0           ; no              ; no                     ; no            ; no             ; no              ; no         ; no            ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; Fitter               ; Unspecified ;
; do[3]  ; 68    ; 3        ; 27           ; 8            ; 0           ; no              ; no                     ; no            ; no             ; no              ; no         ; no            ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; Fitter               ; Unspecified ;
; do[4]  ; 65    ; 3        ; 27           ; 7            ; 0           ; no              ; no                     ; no            ; no             ; no              ; no         ; no            ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; Fitter               ; Unspecified ;
; do[5]  ; 47    ; 4        ; 22           ; 0            ; 1           ; no              ; no                     ; no            ; no             ; no              ; no         ; no            ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; Fitter               ; Unspecified ;
; do[6]  ; 57    ; 3        ; 27           ; 4            ; 1           ; no              ; no                     ; no            ; no             ; no              ; no         ; no            ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; Fitter               ; Unspecified ;
; do[7]  ; 48    ; 4        ; 22           ; 0            ; 0           ; no              ; no                     ; no            ; no             ; no              ; no         ; no            ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; Fitter               ; Unspecified ;
; irq_n  ; 69    ; 3        ; 27           ; 9            ; 1           ; no              ; no                     ; no            ; no             ; no              ; no         ; no            ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; Fitter               ; Unspecified ;
; rts    ; 39    ; 4        ; 16           ; 0            ; 0           ; no              ; no                     ; no            ; no             ; no              ; no         ; no            ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; Fitter               ; Unspecified ;
; txdata ; 70    ; 3        ; 27           ; 9            ; 0           ; no              ; no                     ; no            ; no             ; no              ; no         ; no            ; no       ; Off          ; LVTTL        ; 24mA             ; Off         ; Fitter               ; Unspecified ;
+--------+-------+----------+--------------+--------------+-------------+-----------------+------------------------+---------------+----------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+-------------+----------------------+-------------+


+------------------------------------------------------------+
; I/O Bank Usage                                             ;
+----------+------------------+---------------+--------------+
; I/O Bank ; Usage            ; VCCIO Voltage ; VREF Voltage ;
+----------+------------------+---------------+--------------+
; 1        ; 3 / 14 ( 21 % )  ; 3.3V          ; --           ;
; 2        ; 10 / 17 ( 58 % ) ; 3.3V          ; --           ;
; 3        ; 10 / 17 ( 58 % ) ; 3.3V          ; --           ;
; 4        ; 10 / 17 ( 58 % ) ; 3.3V          ; --           ;
+----------+------------------+---------------+--------------+


+--------------------------------------------------------------------------------------------------------------------+
; All Package Pins                                                                                                   ;
+----------+------------+----------+----------------+--------+--------------+---------+------------+-----------------+
; Location ; Pad Number ; I/O Bank ; Pin Name/Usage ; Dir.   ; I/O Standard ; Voltage ; I/O Type   ; User Assignment ;
+----------+------------+----------+----------------+--------+--------------+---------+------------+-----------------+
; 1        ; 0          ; 1        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; 2        ; 1          ; 1        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; 3        ; 2          ; 1        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; 4        ; 4          ; 1        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; 5        ; 8          ; 1        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; 6        ; 9          ; 1        ; *~nCSO~ / GND* ; output ; LVTTL        ;         ; Row I/O    ; N               ;
; 7        ; 10         ; 1        ; ^DATA0         ; input  ;              ;         ; --         ;                 ;
; 8        ; 11         ; 1        ; ^nCONFIG       ;        ;              ;         ; --         ;                 ;
; 9        ;            ;          ; VCCA_PLL1      ; power  ;              ; 1.5V    ; --         ;                 ;
; 10       ; 12         ; 1        ; txclk          ; input  ; LVTTL        ;         ; Row I/O    ; N               ;
; 11       ;            ;          ; GNDA_PLL1      ; gnd    ;              ;         ; --         ;                 ;
; 12       ; 14         ; 1        ; ^nCEO          ;        ;              ;         ; --         ;                 ;
; 13       ; 15         ; 1        ; ^nCE           ;        ;              ;         ; --         ;                 ;
; 14       ; 16         ; 1        ; ^MSEL0         ;        ;              ;         ; --         ;                 ;
; 15       ; 17         ; 1        ; ^MSEL1         ;        ;              ;         ; --         ;                 ;
; 16       ; 18         ; 1        ; ^DCLK          ; bidir  ;              ;         ; --         ;                 ;
; 17       ; 19         ; 1        ; *~ASDO~ / GND* ; output ; LVTTL        ;         ; Row I/O    ; N               ;
; 18       ;            ; 1        ; VCCIO1         ; power  ;              ; 3.3V    ; --         ;                 ;
; 19       ;            ;          ; GND            ; gnd    ;              ;         ; --         ;                 ;
; 20       ; 23         ; 1        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; 21       ; 24         ; 1        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; 22       ; 25         ; 1        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; 23       ; 26         ; 1        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; 24       ; 27         ; 1        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; 25       ; 28         ; 1        ; GND*           ;        ;              ;         ; Row I/O    ;                 ;
; 26       ; 29         ; 4        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; 27       ; 30         ; 4        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; 28       ; 33         ; 4        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; 29       ; 34         ; 4        ; GND*           ;        ;              ;         ; Column I/O ;                 ;
; 30       ;            ;          ; GND            ; gnd    ;              ;         ; --         ;                 ;

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -