lp_rx_top_cyclone.map.rpt
来自「altera fpga 和ts201的linkport接口设计」· RPT 代码 · 共 665 行 · 第 1/5 页
RPT
665 行
; Auto Resource Sharing ; Off ; Off ;
; Allow Any RAM Size For Recognition ; Off ; Off ;
; Allow Any ROM Size For Recognition ; Off ; Off ;
; Allow Any Shift Register Size For Recognition ; Off ; Off ;
; Use LogicLock Constraints during Resource Balancing ; On ; On ;
; Ignore translate_off and synthesis_off directives ; Off ; Off ;
; Report Parameter Settings ; On ; On ;
; Report Source Assignments ; On ; On ;
; Report Connectivity Checks ; On ; On ;
; Ignore Maximum Fan-Out Assignments ; Off ; Off ;
; Synchronization Register Chain Length ; 2 ; 2 ;
; PowerPlay Power Optimization ; Normal compilation ; Normal compilation ;
; HDL message level ; Level2 ; Level2 ;
; Suppress Register Optimization Related Messages ; Off ; Off ;
; Number of Removed Registers Reported in Synthesis Report ; 5000 ; 5000 ;
; Number of Inverted Registers Reported in Synthesis Report ; 100 ; 100 ;
; Clock MUX Protection ; On ; On ;
; Block Design Naming ; Auto ; Auto ;
; Synthesis Effort ; Auto ; Auto ;
; Shift Register Replacement - Allow Asynchronous Clear Signal ; On ; On ;
; Analysis & Synthesis Message Level ; Medium ; Medium ;
; Disable Register Merging Across Hierarchies ; Auto ; Auto ;
; Resource Aware Inference For Block RAM ; On ; On ;
; Synthesis Seed ; 1 ; 1 ;
+----------------------------------------------------------------------------+--------------------+--------------------+
+------------------------------------------+
; Parallel Compilation ;
+----------------------------+-------------+
; Processors ; Number ;
+----------------------------+-------------+
; Number detected on machine ; 2 ;
; Maximum allowed ; 2 ;
; ; ;
; Average used ; 1.00 ;
; Maximum used ; 1 ;
; ; ;
; Usage by Processor ; % Time Used ;
; 1 processor ; 100.0% ;
; 2 processors ; 0.0% ;
+----------------------------+-------------+
+------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Analysis & Synthesis Source Files Read ;
+----------------------------------+-----------------+------------------------------+------------------------------------------------------------------------------------------+
; File Name with User-Entered Path ; Used in Netlist ; File Type ; File Name with Absolute Path ;
+----------------------------------+-----------------+------------------------------+------------------------------------------------------------------------------------------+
; ../../../source/verilog/lp_rx.v ; yes ; User Verilog HDL File ; D:/FPGA_test/TS201_Altera/link_port-v1.1.0/source/verilog/lp_rx.v ;
; lp_rx_top_cyclone.v ; yes ; Auto-Found Verilog HDL File ; D:/FPGA_test/TS201_Altera/link_port-v1.1.0/build/lp_rx/cyclone/lp_rx_top_cyclone.v ;
; dcfifo.tdf ; yes ; Megafunction ; e:/altera/11.1/quartus/libraries/megafunctions/dcfifo.tdf ;
; lpm_counter.inc ; yes ; Megafunction ; e:/altera/11.1/quartus/libraries/megafunctions/lpm_counter.inc ;
; lpm_add_sub.inc ; yes ; Megafunction ; e:/altera/11.1/quartus/libraries/megafunctions/lpm_add_sub.inc ;
; altdpram.inc ; yes ; Megafunction ; e:/altera/11.1/quartus/libraries/megafunctions/altdpram.inc ;
; a_graycounter.inc ; yes ; Megafunction ; e:/altera/11.1/quartus/libraries/megafunctions/a_graycounter.inc ;
; a_fefifo.inc ; yes ; Megafunction ; e:/altera/11.1/quartus/libraries/megafunctions/a_fefifo.inc ;
; a_gray2bin.inc ; yes ; Megafunction ; e:/altera/11.1/quartus/libraries/megafunctions/a_gray2bin.inc ;
; dffpipe.inc ; yes ; Megafunction ; e:/altera/11.1/quartus/libraries/megafunctions/dffpipe.inc ;
; alt_sync_fifo.inc ; yes ; Megafunction ; e:/altera/11.1/quartus/libraries/megafunctions/alt_sync_fifo.inc ;
; lpm_compare.inc ; yes ; Megafunction ; e:/altera/11.1/quartus/libraries/megafunctions/lpm_compare.inc ;
; altsyncram_fifo.inc ; yes ; Megafunction ; e:/altera/11.1/quartus/libraries/megafunctions/altsyncram_fifo.inc ;
; aglobal111.inc ; yes ; Megafunction ; e:/altera/11.1/quartus/libraries/megafunctions/aglobal111.inc ;
; db/dcfifo_1nm1.tdf ; yes ; Auto-Generated Megafunction ; D:/FPGA_test/TS201_Altera/link_port-v1.1.0/build/lp_rx/cyclone/db/dcfifo_1nm1.tdf ;
; db/a_fefifo_qec.tdf ; yes ; Auto-Generated Megafunction ; D:/FPGA_test/TS201_Altera/link_port-v1.1.0/build/lp_rx/cyclone/db/a_fefifo_qec.tdf ;
; db/a_fefifo_3bc.tdf ; yes ; Auto-Generated Megafunction ; D:/FPGA_test/TS201_Altera/link_port-v1.1.0/build/lp_rx/cyclone/db/a_fefifo_3bc.tdf ;
; db/a_gray2bin_o4b.tdf ; yes ; Auto-Generated Megafunction ; D:/FPGA_test/TS201_Altera/link_port-v1.1.0/build/lp_rx/cyclone/db/a_gray2bin_o4b.tdf ;
; db/a_graycounter_s06.tdf ; yes ; Auto-Generated Megafunction ; D:/FPGA_test/TS201_Altera/link_port-v1.1.0/build/lp_rx/cyclone/db/a_graycounter_s06.tdf ;
; db/dpram_t241.tdf ; yes ; Auto-Generated Megafunction ; D:/FPGA_test/TS201_Altera/link_port-v1.1.0/build/lp_rx/cyclone/db/dpram_t241.tdf ;
; db/altsyncram_eqh1.tdf ; yes ; Auto-Generated Megafunction ; D:/FPGA_test/TS201_Altera/link_port-v1.1.0/build/lp_rx/cyclone/db/altsyncram_eqh1.tdf ;
; db/dffpipe_ed9.tdf ; yes ; Auto-Generated Megafunction ; D:/FPGA_test/TS201_Altera/link_port-v1.1.0/build/lp_rx/cyclone/db/dffpipe_ed9.tdf ;
; db/alt_synch_pipe_mc8.tdf ; yes ; Auto-Generated Megafunction ; D:/FPGA_test/TS201_Altera/link_port-v1.1.0/build/lp_rx/cyclone/db/alt_synch_pipe_mc8.tdf ;
; db/dffpipe_gd9.tdf ; yes ; Auto-Generated Megafunction ; D:/FPGA_test/TS201_Altera/link_port-v1.1.0/build/lp_rx/cyclone/db/dffpipe_gd9.tdf ;
; db/add_sub_eub.tdf ; yes ; Auto-Generated Megafunction ; D:/FPGA_test/TS201_Altera/link_port-v1.1.0/build/lp_rx/cyclone/db/add_sub_eub.tdf ;
; db/cntr_ata.tdf ; yes ; Auto-Generated Megafunction ; D:/FPGA_test/TS201_Altera/link_port-v1.1.0/build/lp_rx/cyclone/db/cntr_ata.tdf ;
+----------------------------------+-----------------+------------------------------+------------------------------------------------------------------------------------------+
+-----------------------------------------------------+
; Analysis & Synthesis Resource Usage Summary ;
+---------------------------------------------+-------+
; Resource ; Usage ;
+---------------------------------------------+-------+
; Total logic elements ; 306 ;
; -- Combinational with no register ; 41 ;
; -- Register only ; 165 ;
; -- Combinational with a register ; 100 ;
; ; ;
; Logic element usage by number of LUT inputs ; ;
; -- 4 input functions ; 48 ;
; -- 3 input functions ; 51 ;
; -- 2 input functions ; 36 ;
; -- 1 input functions ; 6 ;
; -- 0 input functions ; 0 ;
; ; ;
; Logic elements by mode ; ;
; -- normal mode ; 268 ;
; -- arithmetic mode ; 38 ;
; -- qfbk mode ; 0 ;
; -- register cascade mode ; 0 ;
; -- synchronous clear/load mode ; 9 ;
; -- asynchronous clear/load mode ; 231 ;
; ; ;
; Total registers ; 265 ;
; Total logic cells in carry chains ; 46 ;
; Virtual pins ; 37 ;
; I/O pins ; 10 ;
; Total memory bits ; 4224 ;
; Maximum fan-out node ; rst_n ;
; Maximum fan-out ; 231 ;
; Total fan-out ; 1816 ;
; Average fan-out ; 4.70 ;
+---------------------------------------------+-------+
+----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Analysis & Synthesis Resource Utilization by Entity ;
+--------------------------------------------------+-------------+--------------+-------------+------+--------------+--------------+-------------------+------------------+-----------------+------------+----------------------------------------------------------------------------------------------------------------------------------+--------------+
; Compilation Hierarchy Node ; Logic Cells ; LC Registers ; Memory Bits ; Pins ; Virtual Pins ; LUT-Only LCs ; Register-Only LCs ; LUT/Register LCs ; Carry Chain LCs ; Packed LCs ; Full Hierarchy Name ; Library Name ;
+--------------------------------------------------+-------------+--------------+-------------+------+--------------+--------------+-------------------+------------------+-----------------+------------+----------------------------------------------------------------------------------------------------------------------------------+--------------+
; |lp_rx_top_cyclone ; 306 (0) ; 265 ; 4224 ; 10 ; 37 ; 41 (0) ; 165 (0) ; 100 (0) ; 46 (0) ; 0 (0) ; |lp_rx_top_cyclone ; ;
; |lp_rx:lp_rx| ; 306 (176) ; 265 ; 4224 ; 0 ; 0 ; 41 (26) ; 165 (111) ; 100 (39) ; 46 (18) ; 0 (0) ; |lp_rx_top_cyclone|lp_rx:lp_rx ; ;
; |dcfifo:rx_fifo| ; 130 (0) ; 115 ; 4224 ; 0 ; 0 ; 15 (0) ; 54 (0) ; 61 (0) ; 28 (0) ; 0 (0) ; |lp_rx_top_cyclone|lp_rx:lp_rx|dcfifo:rx_fifo ; ;
; |dcfifo_1nm1:auto_generated| ; 130 (9) ; 115 ; 4224 ; 0 ; 0 ; 15 (2) ; 54 (7) ; 61 (0) ; 28 (0) ; 0 (0) ; |lp_rx_top_cyclone|lp_rx:lp_rx|dcfifo:rx_fifo|dcfifo_1nm1:auto_generated ; ;
; |a_fefifo_3bc:write_state| ; 3 (3) ; 1 ; 0 ; 0 ; 0 ; 2 (2) ; 0 (0) ; 1 (1) ; 0 (0) ; 0 (0) ; |lp_rx_top_cyclone|lp_rx:lp_rx|dcfifo:rx_fifo|dcfifo_1nm1:auto_generated|a_fefifo_3bc:write_state ; ;
; |a_fefifo_qec:read_state| ; 8 (8) ; 3 ; 0 ; 0 ; 0 ; 5 (5) ; 1 (1) ; 2 (2) ; 0 (0) ; 0 (0) ; |lp_rx_top_cyclone|lp_rx:lp_rx|dcfifo:rx_fifo|dcfifo_1nm1:auto_generated|a_fefifo_qec:read_state ; ;
; |a_gray2bin_o4b:gray2bin_rs_nbwp| ; 1 (1) ; 0 ; 0 ; 0 ; 0 ; 1 (1) ; 0 (0) ; 0 (0) ; 0 (0) ; 0 (0) ; |lp_rx_top_cyclone|lp_rx:lp_rx|dcfifo:rx_fifo|dcfifo_1nm1:auto_generated|a_gray2bin_o4b:gray2bin_rs_nbwp ; ;
; |a_gray2bin_o4b:gray2bin_ws_nbrp| ; 1 (1) ; 0 ; 0 ; 0 ; 0 ; 1 (1) ; 0 (0) ; 0 (0) ; 0 (0) ; 0 (0) ; |lp_rx_top_cyclone|lp_rx:lp_rx|dcfifo:rx_fifo|dcfifo_1nm1:auto_generated|a_gray2bin_o4b:gray2bin_ws_nbrp ; ;
; |a_graycounter_s06:rdptr_g| ; 12 (12) ; 10 ; 0 ; 0 ; 0 ; 2 (2) ; 0 (0) ; 10 (10) ; 0 (0) ; 0 (0) ; |lp_rx_top_cyclone|lp_rx:lp_rx|dcfifo:rx_fifo|dcfifo_1nm1:auto_generated|a_graycounter_s06:rdptr_g ; ;
; |a_graycounter_s06:wrptr_g| ; 12 (12) ; 10 ; 0 ; 0 ; 0 ; 2 (2) ; 0 (0) ; 10 (10) ; 0 (0) ; 0 (0) ; |lp_rx_top_cyclone|lp_rx:lp_rx|dcfifo:rx_fifo|dcfifo_1nm1:auto_generated|a_graycounter_s06:wrptr_g ; ;
; |alt_synch_pipe_mc8:dffpipe_rs_dgwp| ; 21 (0) ; 21 ; 0 ; 0 ; 0 ; 0 (0) ; 21 (0) ; 0 (0) ; 0 (0) ; 0 (0) ; |lp_rx_top_cyclone|lp_rx:lp_rx|dcfifo:rx_fifo|dcfifo_1nm1:auto_generated|alt_synch_pipe_mc8:dffpipe_rs_dgwp ; ;
; |dffpipe_gd9:dffpipe9| ; 21 (21) ; 21 ; 0 ; 0 ; 0 ; 0 (0) ; 21 (21) ; 0 (0) ; 0 (0) ; 0 (0) ; |lp_rx_top_cyclone|lp_rx:lp_rx|dcfifo:rx_fifo|dcfifo_1nm1:auto_generated|alt_synch_pipe_mc8:dffpipe_rs_dgwp|dffpipe_gd9:dffpipe9 ; ;
; |alt_synch_pipe_mc8:dffpipe_ws_dgrp| ; 21 (0) ; 21 ; 0 ; 0 ; 0 ; 0 (0) ; 21 (0) ; 0 (0) ; 0 (0) ; 0 (0) ; |lp_rx_top_cyclone|lp_rx:lp_rx|dcfifo:rx_fifo|dcfifo_1nm1:auto_generated|alt_synch_pipe_mc8:dffpipe_ws_dgrp ; ;
⌨️ 快捷键说明
复制代码Ctrl + C
搜索代码Ctrl + F
全屏模式F11
增大字号Ctrl + =
减小字号Ctrl + -
显示快捷键?