⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 cnt10.fit.rpt

📁 基于VHDL语言的频率计具有高速计频
💻 RPT
📖 第 1 页 / 共 2 页
字号:
; 35       ; 34         ; --       ; RESERVED       ;        ;              ;         ;                 ;
; 36       ; 35         ; --       ; RESERVED       ;        ;              ;         ;                 ;
; 37       ; 36         ; --       ; RESERVED       ;        ;              ;         ;                 ;
; 38       ; 37         ; --       ; VCCIO          ; power  ;              ; 5.0V    ;                 ;
; 39       ; 38         ; --       ; RESERVED       ;        ;              ;         ;                 ;
; 40       ; 39         ; --       ; RESERVED       ;        ;              ;         ;                 ;
; 41       ; 40         ; --       ; RESERVED       ;        ;              ;         ;                 ;
; 42       ; 41         ; --       ; GND            ; gnd    ;              ;         ;                 ;
; 43       ; 42         ; --       ; VCCINT         ; power  ;              ; 5.0V    ;                 ;
; 44       ; 43         ; --       ; RESERVED       ;        ;              ;         ;                 ;
; 45       ; 44         ; --       ; RESERVED       ;        ;              ;         ;                 ;
; 46       ; 45         ; --       ; RESERVED       ;        ;              ;         ;                 ;
; 47       ; 46         ; --       ; GND            ; gnd    ;              ;         ;                 ;
; 48       ; 47         ; --       ; RESERVED       ;        ;              ;         ;                 ;
; 49       ; 48         ; --       ; RESERVED       ;        ;              ;         ;                 ;
; 50       ; 49         ; --       ; RESERVED       ;        ;              ;         ;                 ;
; 51       ; 50         ; --       ; RESERVED       ;        ;              ;         ;                 ;
; 52       ; 51         ; --       ; ena            ; input  ; TTL          ;         ; N               ;
; 53       ; 52         ; --       ; VCCIO          ; power  ;              ; 5.0V    ;                 ;
; 54       ; 53         ; --       ; RESERVED       ;        ;              ;         ;                 ;
; 55       ; 54         ; --       ; RESERVED       ;        ;              ;         ;                 ;
; 56       ; 55         ; --       ; RESERVED       ;        ;              ;         ;                 ;
; 57       ; 56         ; --       ; RESERVED       ;        ;              ;         ;                 ;
; 58       ; 57         ; --       ; RESERVED       ;        ;              ;         ;                 ;
; 59       ; 58         ; --       ; GND            ; gnd    ;              ;         ;                 ;
; 60       ; 59         ; --       ; RESERVED       ;        ;              ;         ;                 ;
; 61       ; 60         ; --       ; RESERVED       ;        ;              ;         ;                 ;
; 62       ; 61         ; --       ; +TCK           ; input  ; TTL          ;         ; N               ;
; 63       ; 62         ; --       ; RESERVED       ;        ;              ;         ;                 ;
; 64       ; 63         ; --       ; RESERVED       ;        ;              ;         ;                 ;
; 65       ; 64         ; --       ; RESERVED       ;        ;              ;         ;                 ;
; 66       ; 65         ; --       ; VCCIO          ; power  ;              ; 5.0V    ;                 ;
; 67       ; 66         ; --       ; RESERVED       ;        ;              ;         ;                 ;
; 68       ; 67         ; --       ; RESERVED       ;        ;              ;         ;                 ;
; 69       ; 68         ; --       ; RESERVED       ;        ;              ;         ;                 ;
; 70       ; 69         ; --       ; RESERVED       ;        ;              ;         ;                 ;
; 71       ; 70         ; --       ; *TDO           ; output ; TTL          ;         ; N               ;
; 72       ; 71         ; --       ; GND            ; gnd    ;              ;         ;                 ;
; 73       ; 72         ; --       ; RESERVED       ;        ;              ;         ;                 ;
; 74       ; 73         ; --       ; RESERVED       ;        ;              ;         ;                 ;
; 75       ; 74         ; --       ; RESERVED       ;        ;              ;         ;                 ;
; 76       ; 75         ; --       ; RESERVED       ;        ;              ;         ;                 ;
; 77       ; 76         ; --       ; RESERVED       ;        ;              ;         ;                 ;
; 78       ; 77         ; --       ; VCCIO          ; power  ;              ; 5.0V    ;                 ;
; 79       ; 78         ; --       ; RESERVED       ;        ;              ;         ;                 ;
; 80       ; 79         ; --       ; RESERVED       ;        ;              ;         ;                 ;
; 81       ; 80         ; --       ; clr            ; input  ; TTL          ;         ; N               ;
; 82       ; 81         ; --       ; GND            ; gnd    ;              ;         ;                 ;
; 83       ; 82         ; --       ; clk            ; input  ; TTL          ;         ; N               ;
; 84       ; 83         ; --       ; GND+           ;        ;              ;         ;                 ;
+----------+------------+----------+----------------+--------+--------------+---------+-----------------+


+--------------------------------------------------------------------------------------------------+
; I/O Standard                                                                                     ;
+--------------+------------+----------------------+-------------------+-------------------+-------+
; I/O Standard ; Input Vref ; Dedicated Input Pins ; Pins in I/O Bank1 ; Pins in I/O Bank2 ; Total ;
+--------------+------------+----------------------+-------------------+-------------------+-------+
; TTL          ; -          ; 1                    ; 0                 ; 0                 ; 1     ;
+--------------+------------+----------------------+-------------------+-------------------+-------+


+--------------------------------------------------------------------+
; Dedicated Inputs I/O                                               ;
+------+-------+-------+-------+--------------+------------+---------+
; Name ; Pin # ; Type  ; VCCIO ; I/O Standard ; Input Vref ; Current ;
+------+-------+-------+-------+--------------+------------+---------+
; clk  ; 83    ; Input ; --    ; TTL          ; -          ; 0 mA    ;
+------+-------+-------+-------+--------------+------------+---------+


+-----------------------------------------------+
; Output Pin Default Load For Reported TCO      ;
+--------------+-------+------------------------+
; I/O Standard ; Load  ; Termination Resistance ;
+--------------+-------+------------------------+
; LVTTL        ; 10 pF ; Not Available          ;
; LVCMOS       ; 10 pF ; Not Available          ;
; TTL          ; 0 pF  ; Not Available          ;
+--------------+-------+------------------------+
Note: User assignments will override these defaults. The user specified values are listed in the Output Pins and Bidir Pins tables.


+-------------------------------------------------------------------------------+
; Fitter Resource Utilization by Entity                                         ;
+----------------------------+------------+------+------------------------------+
; Compilation Hierarchy Node ; Macrocells ; Pins ; Full Hierarchy Name          ;
+----------------------------+------------+------+------------------------------+
; |cnt10                     ; 5          ; 12   ; |cnt10                       ;
;    |lpm_counter:cqi_rtl_0| ; 4          ; 0    ; |cnt10|lpm_counter:cqi_rtl_0 ;
+----------------------------+------------+------+------------------------------+


+---------------------------------------------------------------------------------------------+
; Control Signals                                                                             ;
+------+----------+---------+--------------+--------+----------------------+------------------+
; Name ; Location ; Fan-Out ; Usage        ; Global ; Global Resource Used ; Global Line Name ;
+------+----------+---------+--------------+--------+----------------------+------------------+
; clk  ; PIN_83   ; 4       ; Clock        ; yes    ; On                   ; --               ;
; clr  ; PIN_81   ; 4       ; Async. clear ; no     ; --                   ; --               ;
; ena  ; PIN_52   ; 4       ; Clock enable ; no     ; --                   ; --               ;
+------+----------+---------+--------------+--------+----------------------+------------------+


+---------------------------------------------------------------------+
; Global & Other Fast Signals                                         ;
+------+----------+---------+----------------------+------------------+
; Name ; Location ; Fan-Out ; Global Resource Used ; Global Line Name ;
+------+----------+---------+----------------------+------------------+
; clk  ; PIN_83   ; 4       ; On                   ; --               ;
+------+----------+---------+----------------------+------------------+


+-----------------------------------------+
; Non-Global High Fan-Out Signals         ;
+-------------------------------+---------+
; Name                          ; Fan-Out ;
+-------------------------------+---------+
; lpm_counter:cqi_rtl_0|dffs[0] ; 6       ;
; lpm_counter:cqi_rtl_0|dffs[3] ; 6       ;
; lpm_counter:cqi_rtl_0|dffs[1] ; 6       ;
; lpm_counter:cqi_rtl_0|dffs[2] ; 5       ;
; ena                           ; 4       ;
; clr                           ; 4       ;
; reduce_nor~1                  ; 1       ;
+-------------------------------+---------+


+----------------------------------------------+
; Interconnect Usage Summary                   ;
+----------------------------+-----------------+
; Interconnect Resource Type ; Usage           ;
+----------------------------+-----------------+
; Output enables             ; 0 / 6 ( 0 % )   ;
; PIA buffers                ; 6 / 288 ( 2 % ) ;
; PIAs                       ; 6 / 288 ( 2 % ) ;
+----------------------------+-----------------+


+----------------------------------------------------------------------------+
; LAB External Interconnect                                                  ;
+----------------------------------------------+-----------------------------+
; LAB External Interconnects  (Average = 0.75) ; Number of LABs  (Total = 1) ;
+----------------------------------------------+-----------------------------+
; 0                                            ; 7                           ;
; 1                                            ; 0                           ;
; 2                                            ; 0                           ;
; 3                                            ; 0                           ;
; 4                                            ; 0                           ;
; 5                                            ; 0                           ;
; 6                                            ; 1                           ;
+----------------------------------------------+-----------------------------+


+----------------------------------------------------------------------+
; LAB Macrocells                                                       ;
+----------------------------------------+-----------------------------+
; Number of Macrocells  (Average = 0.63) ; Number of LABs  (Total = 1) ;
+----------------------------------------+-----------------------------+
; 0                                      ; 7                           ;
; 1                                      ; 0                           ;
; 2                                      ; 0                           ;
; 3                                      ; 0                           ;
; 4                                      ; 0                           ;
; 5                                      ; 1                           ;
+----------------------------------------+-----------------------------+


+----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Logic Cell Interconnection                                                                                                                                                                                                                                                                                     ;
+-----+------------+-------------------------------------------------------------------------------------------------------------------------------------------+-------------------------------------------------------------------------------------------------------------------------------------------------+
; LAB ; Logic Cell ; Input                                                                                                                                     ; Output                                                                                                                                          ;
+-----+------------+-------------------------------------------------------------------------------------------------------------------------------------------+-------------------------------------------------------------------------------------------------------------------------------------------------+
;  A  ; LC11       ; clk, lpm_counter:cqi_rtl_0|dffs[3], lpm_counter:cqi_rtl_0|dffs[0], lpm_counter:cqi_rtl_0|dffs[1], clr, ena                                ; lpm_counter:cqi_rtl_0|dffs[1], cq[1], lpm_counter:cqi_rtl_0|dffs[2], lpm_counter:cqi_rtl_0|dffs[3], lpm_counter:cqi_rtl_0|dffs[0], reduce_nor~1 ;
;  A  ; LC8        ; clk, lpm_counter:cqi_rtl_0|dffs[3], lpm_counter:cqi_rtl_0|dffs[0], lpm_counter:cqi_rtl_0|dffs[1], lpm_counter:cqi_rtl_0|dffs[2], clr, ena ; lpm_counter:cqi_rtl_0|dffs[2], cq[2], lpm_counter:cqi_rtl_0|dffs[3], lpm_counter:cqi_rtl_0|dffs[0], reduce_nor~1                                ;
;  A  ; LC6        ; clk, lpm_counter:cqi_rtl_0|dffs[0], lpm_counter:cqi_rtl_0|dffs[1], lpm_counter:cqi_rtl_0|dffs[2], lpm_counter:cqi_rtl_0|dffs[3], clr, ena ; lpm_counter:cqi_rtl_0|dffs[1], lpm_counter:cqi_rtl_0|dffs[2], lpm_counter:cqi_rtl_0|dffs[3], cq[3], lpm_counter:cqi_rtl_0|dffs[0], reduce_nor~1 ;
;  A  ; LC5        ; clk, lpm_counter:cqi_rtl_0|dffs[0], lpm_counter:cqi_rtl_0|dffs[3], lpm_counter:cqi_rtl_0|dffs[1], lpm_counter:cqi_rtl_0|dffs[2], clr, ena ; lpm_counter:cqi_rtl_0|dffs[1], lpm_counter:cqi_rtl_0|dffs[2], lpm_counter:cqi_rtl_0|dffs[3], lpm_counter:cqi_rtl_0|dffs[0], reduce_nor~1, cq[0] ;
;  A  ; LC3        ; lpm_counter:cqi_rtl_0|dffs[0], lpm_counter:cqi_rtl_0|dffs[3], lpm_counter:cqi_rtl_0|dffs[1], lpm_counter:cqi_rtl_0|dffs[2]                ; carry_out                                                                                                                                       ;
+-----+------------+-------------------------------------------------------------------------------------------------------------------------------------------+-------------------------------------------------------------------------------------------------------------------------------------------------+


+-----------------+
; Fitter Messages ;
+-----------------+
Info: *******************************************************************
Info: Running Quartus II Fitter
    Info: Version 5.0 Build 148 04/26/2005 SJ Full Version
    Info: Processing started: Wed May 24 21:51:00 2006
Info: Command: quartus_fit --read_settings_files=off --write_settings_files=off cnt10 -c cnt10
Info: Selected device EPM7128SLC84-15 for design "cnt10"
Info: Quartus II Fitter was successful. 0 errors, 0 warnings
    Info: Processing ended: Wed May 24 21:51:01 2006
    Info: Elapsed time: 00:00:01


⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -