📄 dff1.fit.rpt
字号:
+-------------------+
; Fitter Equations ;
+-------------------+
The equations can be found in g:/qdesigns/dff1/dff1.fit.eqn.
+-----------------+
; Floorplan View ;
+-----------------+
Floorplan report data cannot be output to ASCII.
Please use Quartus II to view the floorplan report data.
+---------------+
; Pin-Out File ;
+---------------+
The pin-out file can be found in g:/qdesigns/dff1/dff1.pin.
+----------------------------------------------------+
; Fitter Resource Usage Summary ;
+-----------------------------------------------------
; Resource ; Usage ;
+-----------------------------+----------------------+
; Logic cells ; 8 / 10,570 ( < 1 % ) ;
; Registers ; 8 / 12,566 ( < 1 % ) ;
; Total LABs ; 8 / 1,057 ( < 1 % ) ;
; Logic cells in carry chains ; 0 ;
; User inserted logic cells ; 0 ;
; I/O pins ; 18 / 346 ( 5 % ) ;
; -- Clock pins ; 2 / 16 ( 12 % ) ;
; Global signals ; 2 ;
; M512s ; 0 / 94 ( 0 % ) ;
; M4Ks ; 0 / 60 ( 0 % ) ;
; M-RAMs ; 0 / 1 ( 0 % ) ;
; Total memory bits ; 0 / 920,448 ( 0 % ) ;
; Total RAM block bits ; 0 / 920,448 ( 0 % ) ;
; DSP block 9-bit elements ; 0 / 48 ( 0 % ) ;
; Global clocks ; 2 / 16 ( 12 % ) ;
; Regional clocks ; 0 / 16 ( 0 % ) ;
; Fast regional clocks ; 0 / 8 ( 0 % ) ;
; DIFFIOCLKs ; 0 / 16 ( 0 % ) ;
; SERDES transmitters ; 0 / 44 ( 0 % ) ;
; SERDES receivers ; 0 / 44 ( 0 % ) ;
; Maximum fan-out node ; clk ;
; Maximum fan-out ; 8 ;
; Total fan-out ; 32 ;
; Average fan-out ; 1.19 ;
+-----------------------------+----------------------+
+--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Input Pins ;
+---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------
; Name ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Cell number ; Combinational Fan-Out ; Registered Fan-Out ; Global ; Input Register ; Power Up High ; PCI I/O Enabled ; Bus Hold ; Weak Pull Up ; I/O Standard ; Termination ; Location assigned by ;
+--------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+---------------+-----------------+----------+--------------+--------------+-------------+----------------------+
; clk ; M24 ; 5 ; 53 ; 19 ; 3 ; 8 ; 0 ; yes ; no ; no ; no ; no ; Off ; LVTTL ; Off ; Fitter ;
; din[0] ; Y23 ; 6 ; 53 ; 5 ; 0 ; 1 ; 0 ; no ; no ; no ; no ; no ; Off ; LVTTL ; Off ; Fitter ;
; din[1] ; M9 ; 2 ; 0 ; 21 ; 1 ; 1 ; 0 ; no ; no ; no ; no ; no ; Off ; LVTTL ; Off ; Fitter ;
; din[2] ; Y8 ; 8 ; 9 ; 0 ; 0 ; 1 ; 0 ; no ; no ; no ; no ; no ; Off ; LVTTL ; Off ; Fitter ;
; din[3] ; AC25 ; 6 ; 53 ; 1 ; 2 ; 1 ; 0 ; no ; no ; no ; no ; no ; Off ; LVTTL ; Off ; Fitter ;
; din[4] ; AB3 ; 1 ; 0 ; 2 ; 1 ; 1 ; 0 ; no ; no ; no ; no ; no ; Off ; LVTTL ; Off ; Fitter ;
; din[5] ; G22 ; 5 ; 53 ; 26 ; 0 ; 1 ; 0 ; no ; no ; no ; no ; no ; Off ; LVTTL ; Off ; Fitter ;
; din[6] ; E4 ; 2 ; 0 ; 30 ; 1 ; 1 ; 0 ; no ; no ; no ; no ; no ; Off ; LVTTL ; Off ; Fitter ;
; din[7] ; E5 ; 3 ; 5 ; 31 ; 0 ; 1 ; 0 ; no ; no ; no ; no ; no ; Off ; LVTTL ; Off ; Fitter ;
; r ; M26 ; 5 ; 53 ; 19 ; 1 ; 8 ; 0 ; yes ; no ; no ; no ; no ; Off ; LVTTL ; Off ; Fitter ;
+--------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+----------------+---------------+-----------------+----------+--------------+--------------+-------------+----------------------+
+------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Output Pins ;
+-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------
; Name ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Cell number ; Output Register ; Output Enable Register ; Power Up High ; Slow Slew Rate ; PCI I/O Enabled ; Open Drain ; Bus Hold ; Weak Pull Up ; Turbo Bit ; I/O Standard ; Current Strength ; Termination ; Location assigned by ;
+---------+-------+----------+--------------+--------------+-------------+-----------------+------------------------+---------------+----------------+-----------------+------------+----------+--------------+-----------+--------------+------------------+-------------+----------------------+
; qout[0] ; U21 ; 6 ; 53 ; 5 ; 2 ; no ; no ; no ; no ; no ; no ; no ; Off ; no ; LVTTL ; 24mA ; Off ; Fitter ;
; qout[1] ; M8 ; 2 ; 0 ; 21 ; 0 ; no ; no ; no ; no ; no ; no ; no ; Off ; no ; LVTTL ; 24mA ; Off ; Fitter ;
; qout[2] ; W9 ; 8 ; 9 ; 0 ; 3 ; no ; no ; no ; no ; no ; no ; no ; Off ; no ; LVTTL ; 24mA ; Off ; Fitter ;
; qout[3] ; AC23 ; 7 ; 52 ; 0 ; 3 ; no ; no ; no ; no ; no ; no ; no ; Off ; no ; LVTTL ; 24mA ; Off ; Fitter ;
; qout[4] ; V6 ; 1 ; 0 ; 2 ; 2 ; no ; no ; no ; no ; no ; no ; no ; Off ; no ; LVTTL ; 24mA ; Off ; Fitter ;
; qout[5] ; K23 ; 5 ; 53 ; 26 ; 2 ; no ; no ; no ; no ; no ; no ; no ; Off ; no ; LVTTL ; 24mA ; Off ; Fitter ;
; qout[6] ; D4 ; 3 ; 1 ; 31 ; 2 ; no ; no ; no ; no ; no ; no ; no ; Off ; no ; LVTTL ; 24mA ; Off ; Fitter ;
; qout[7] ; E6 ; 3 ; 5 ; 31 ; 2 ; no ; no ; no ; no ; no ; no ; no ; Off ; no ; LVTTL ; 24mA ; Off ; Fitter ;
+---------+-------+----------+--------------+--------------+-------------+-----------------+------------------------+---------------+----------------+-----------------+------------+----------+--------------+-----------+--------------+------------------+-------------+----------------------+
+-----------------------------------------------------------+
; I/O Bank Usage ;
+------------------------------------------------------------
; I/O Bank ; Usage ; VCCIO Voltage ; VREF Voltage ;
+----------+-----------------+---------------+--------------+
; 1 ; 2 / 39 ( 5 % ) ; 3.3V ; -- ;
; 2 ; 3 / 39 ( 7 % ) ; 3.3V ; -- ;
; 3 ; 3 / 43 ( 6 % ) ; 3.3V ; -- ;
; 4 ; 1 / 45 ( 2 % ) ; 3.3V ; -- ;
; 5 ; 4 / 39 ( 10 % ) ; 3.3V ; -- ;
; 6 ; 3 / 39 ( 7 % ) ; 3.3V ; -- ;
; 7 ; 1 / 45 ( 2 % ) ; 3.3V ; -- ;
; 8 ; 2 / 44 ( 4 % ) ; 3.3V ; -- ;
; 9 ; 0 / 6 ( 0 % ) ; 3.3V ; -- ;
; 11 ; 0 / 6 ( 0 % ) ; 3.3V ; -- ;
+----------+-----------------+---------------+--------------+
+------------------------------------------------------------------------------------------------------------------+
; All Package Pins ;
+-------------------------------------------------------------------------------------------------------------------
; Location ; Pad Number ; I/O Bank ; Pin Name/Usage ; I/O Standard ; Voltage ; I/O Type ; Termination ;
+----------+------------+----------+---------------------------+--------------+---------+------------+-------------+
; A2 ; ; 1 ; GND ; ; ; -- ; -- ;
; A3 ; 451 ; 3 ; GND* ; ; ; Column I/O ; -- ;
; A4 ; ; 3 ; VCCIO3 ; ; 3.3V ; -- ; -- ;
; A5 ; 444 ; 3 ; GND* ; ; ; Column I/O ; -- ;
; A6 ; 438 ; 3 ; GND* ; ; ; Column I/O ; -- ;
; A7 ; 430 ; 3 ; GND* ; ; ; Column I/O ; -- ;
; A8 ; 429 ; 3 ; GND* ; ; ; Column I/O ; -- ;
; A9 ; 427 ; 3 ; GND* ; ; ; Column I/O ; -- ;
; A10 ; 416 ; 3 ; GND* ; ; ; Column I/O ; -- ;
; A11 ; ; 3 ; VCCIO3 ; ; 3.3V ; -- ; -- ;
; A12 ; 407 ; 3 ; GND* ; ; ; Column I/O ; -- ;
; A13 ; ; 1 ; GND ; ; ; -- ; -- ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -