📄 cpld4gdf00.pin
字号:
-- Copyright (C) 1991-2005 Altera Corporation
-- Your use of Altera Corporation's design tools, logic functions
-- and other software and tools, and its AMPP partner logic
-- functions, and any output files any of the foregoing
-- (including device programming or simulation files), and any
-- associated documentation or information are expressly subject
-- to the terms and conditions of the Altera Program License
-- Subscription Agreement, Altera MegaCore Function License
-- Agreement, or other applicable license agreement, including,
-- without limitation, that your use is for the sole purpose of
-- programming logic devices manufactured by Altera and sold by
-- Altera or its authorized distributors. Please refer to the
-- applicable agreement for further details.
--
-- This is a Quartus II output file. It is for reporting purposes only, and is
-- not intended for use as a Quartus II input file. This file cannot be used
-- to make Quartus II pin assignments - for instructions on how to make pin
-- assignments, please see Quartus II help.
---------------------------------------------------------------------------------
---------------------------------------------------------------------------------
-- NC : No Connect. This pin has no internal connection to the device.
-- VCC : Dedicated power pin, which MUST be connected to VCC.
-- VCCIO : Dedicated power pin, which MUST be connected to VCC
-- of its bank.
-- GND : Dedicated ground pin. Dedicated GND pins MUST be connected to GND.
-- It can also be used to report unused dedicated pins. The connection
-- on the board for unused dedicated pins depends on whether this will
-- be used in a future design. One example is device migration. When
-- using device migration, refer to the device pin-tables. If it is a
-- GND pin in the pin table or if it will not be used in a future design
-- for another purpose the it MUST be connected to GND. If it is an unused
-- dedicated pin, then it can be connected to a valid signal on the board
-- (low, high, or toggling) if that signal is required for a different
-- revision of the design.
-- GND+ : Unused input pin. It can also be used to report unused dual-purpose pins.
-- This pin should be connected to GND. It may also be connected to a
-- valid signal on the board (low, high, or toggling) if that signal
-- is required for a different revision of the design.
-- GND* : Unused I/O pin. This pin can either be left unconnected or
-- connected to GND. Connecting this pin to GND will improve the
-- device's immunity to noise.
-- RESERVED : Unused I/O pin, which MUST be left unconnected.
-- RESERVED_INPUT : Pin is tri-stated and should be connected to the board.
-- NON_MIGRATABLE: This pin cannot be migrated.
---------------------------------------------------------------------------------
Quartus II Version 5.0 Build 148 04/26/2005 SJ Full Version
CHIP "cpld4gdf00" ASSIGNED TO AN: EPM7128SQC160-15
Pin Name/Usage : Location : Dir. : I/O Standard : Voltage : I/O Bank : User Assignment
-------------------------------------------------------------------------------------------------------------
NC : 1 : : : : :
NC : 2 : : : : :
NC : 3 : : : : :
NC : 4 : : : : :
NC : 5 : : : : :
NC : 6 : : : : :
NC : 7 : : : : :
VCCIO : 8 : power : : 5.0V : :
TDI : 9 : input : TTL : : : N
A0 : 10 : input : TTL : : : Y
A1 : 11 : input : TTL : : : Y
A2 : 12 : input : TTL : : : Y
A3 : 13 : input : TTL : : : Y
A12 : 14 : input : TTL : : : Y
A13 : 15 : input : TTL : : : Y
A14 : 16 : input : TTL : : : Y
GND : 17 : gnd : : : :
A15 : 18 : input : TTL : : : Y
/DS : 19 : input : TTL : : : Y
/PS : 20 : input : TTL : : : Y
/IOS : 21 : input : TTL : : : Y
TMS : 22 : input : TTL : : : N
/RD : 23 : input : TTL : : : Y
/WE : 24 : input : TTL : : : Y
/STRB : 25 : input : TTL : : : Y
VCCIO : 26 : power : : 5.0V : :
CAP1/QEP1/IOPA3 : 27 : input : TTL : : : Y
CAP2/QEP2/IOPA4 : 28 : input : TTL : : : Y
CAP3/IOPA5 : 29 : input : TTL : : : Y
CAP4/QEP3/IOPE7 : 30 : input : TTL : : : Y
LC/D : 31 : output : TTL : : : Y
/LCE : 32 : output : TTL : : : Y
/LRD : 33 : output : TTL : : : Y
NC : 34 : : : : :
NC : 35 : : : : :
NC : 36 : : : : :
NC : 37 : : : : :
NC : 38 : : : : :
NC : 39 : : : : :
NC : 40 : : : : :
/LWR : 41 : output : TTL : : : Y
GND : 42 : gnd : : : :
/DACS : 43 : output : TTL : : : Y
NC : 44 : : : : :
NC : 45 : : : : :
NC : 46 : : : : :
NC : 47 : : : : :
HOSTRESET : 48 : input : TTL : : : Y
/PWRONRST : 49 : input : TTL : : : Y
SWRESET : 50 : input : TTL : : : Y
TEFREST : 51 : input : TTL : : : Y
/BUFFER : 52 : output : TTL : : : Y
/UOE : 53 : output : TTL : : : Y
/UWE : 54 : output : TTL : : : Y
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -