📄 ryxiangwei.tan.rpt
字号:
+------------------------+-------+---------------+----------------------------------+-------------------+-------------------+
; Worst-case tsu ; N/A ; None ; 12.000 ns ; Load ; add_num[13] ;
; Worst-case tco ; N/A ; None ; 8.000 ns ; out_addr[7]~reg0 ; out_addr[7] ;
; Worst-case th ; N/A ; None ; 4.000 ns ; Rxd ; out_link_link[0] ;
; Worst-case minimum tco ; N/A ; None ; 8.000 ns ; out_addr[7]~reg0 ; out_addr[7] ;
; Clock Setup: 'clk' ; N/A ; None ; 13.70 MHz ( period = 73.000 ns ) ; out_link[4] ; out_addr[7]~reg0 ;
; Clock Setup: 'Txd' ; N/A ; None ; 76.92 MHz ( period = 13.000 ns ) ; out_link_link[10] ; out_link_link[11] ;
+------------------------+-------+---------------+----------------------------------+-------------------+-------------------+
+--------------------------------------------------------------------------------------------------------------------------------------+
; Clock Settings Summary ;
+---------------------------------------------------------------------------------------------------------------------------------------
; Clock Node Name ; Clock Setting Name ; Type ; Fmax Requirement ; Based on ; Multiply Base Fmax by ; Divide Base Fmax by ; Offset ;
+-----------------+--------------------+----------+------------------+----------+-----------------------+---------------------+--------+
; Txd ; ; User Pin ; NONE ; NONE ; N/A ; N/A ; N/A ;
; clk ; ; User Pin ; NONE ; NONE ; N/A ; N/A ; N/A ;
+-----------------+--------------------+----------+------------------+----------+-----------------------+---------------------+--------+
+----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Clock Setup: 'Txd' ;
+-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------
; Slack ; Actual fmax (period) ; From ; To ; From Clock ; To Clock ; Required Setup Relationship ; Required Longest P2P Time ; Actual Longest P2P Time ;
+-------+----------------------------------+-------------------+-------------------+------------+----------+-----------------------------+---------------------------+-------------------------+
; N/A ; 76.92 MHz ( period = 13.000 ns ) ; out_link_link[11] ; out_link_link[12] ; Txd ; Txd ; None ; None ; None ;
; N/A ; 76.92 MHz ( period = 13.000 ns ) ; out_link_link[12] ; out_link_link[13] ; Txd ; Txd ; None ; None ; None ;
; N/A ; 76.92 MHz ( period = 13.000 ns ) ; out_link_link[13] ; out_link_link[14] ; Txd ; Txd ; None ; None ; None ;
; N/A ; 76.92 MHz ( period = 13.000 ns ) ; out_link_link[14] ; out_link_link[15] ; Txd ; Txd ; None ; None ; None ;
; N/A ; 76.92 MHz ( period = 13.000 ns ) ; out_link_link[15] ; out_link_link[16] ; Txd ; Txd ; None ; None ; None ;
; N/A ; 76.92 MHz ( period = 13.000 ns ) ; out_link_link[0] ; out_link_link[1] ; Txd ; Txd ; None ; None ; None ;
; N/A ; 76.92 MHz ( period = 13.000 ns ) ; out_link_link[1] ; out_link_link[2] ; Txd ; Txd ; None ; None ; None ;
; N/A ; 76.92 MHz ( period = 13.000 ns ) ; out_link_link[2] ; out_link_link[3] ; Txd ; Txd ; None ; None ; None ;
; N/A ; 76.92 MHz ( period = 13.000 ns ) ; out_link_link[3] ; out_link_link[4] ; Txd ; Txd ; None ; None ; None ;
; N/A ; 76.92 MHz ( period = 13.000 ns ) ; out_link_link[4] ; out_link_link[5] ; Txd ; Txd ; None ; None ; None ;
; N/A ; 76.92 MHz ( period = 13.000 ns ) ; out_link_link[5] ; out_link_link[6] ; Txd ; Txd ; None ; None ; None ;
; N/A ; 76.92 MHz ( period = 13.000 ns ) ; out_link_link[6] ; out_link_link[7] ; Txd ; Txd ; None ; None ; None ;
; N/A ; 76.92 MHz ( period = 13.000 ns ) ; out_link_link[7] ; out_link_link[8] ; Txd ; Txd ; None ; None ; None ;
; N/A ; 76.92 MHz ( period = 13.000 ns ) ; out_link_link[8] ; out_link_link[9] ; Txd ; Txd ; None ; None ; None ;
; N/A ; 76.92 MHz ( period = 13.000 ns ) ; out_link_link[9] ; out_link_link[10] ; Txd ; Txd ; None ; None ; None ;
; N/A ; 76.92 MHz ( period = 13.000 ns ) ; out_link_link[10] ; out_link_link[11] ; Txd ; Txd ; None ; None ; None ;
+-------+----------------------------------+-------------------+-------------------+------------+----------+-----------------------------+---------------------------+-------------------------+
+---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Clock Setup: 'clk' ;
+----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------
; Slack ; Actual fmax (period) ; From ; To ; From Clock ; To Clock ; Required Setup Relationship ; Required Longest P2P Time ; Actual Longest P2P Time ;
+-----------------------------------------+------------------------------------------------------------+-------------------+------------------+------------+----------+-----------------------------+---------------------------+-------------------------+
; N/A ; 13.70 MHz ( period = 73.000 ns ) ; add_num[5] ; out_addr[7]~reg0 ; clk ; clk ; None ; None ; None ;
; N/A ; 13.70 MHz ( period = 73.000 ns ) ; out_link[5] ; out_addr[7]~reg0 ; clk ; clk ; None ; None ; None ;
; N/A ; 13.70 MHz ( period = 73.000 ns ) ; add_num[4] ; out_addr[7]~reg0 ; clk ; clk ; None ; None ; None ;
; N/A ; 13.70 MHz ( period = 73.000 ns ) ; out_link[3] ; out_addr[7]~reg0 ; clk ; clk ; None ; None ; None ;
; N/A ; 13.70 MHz ( period = 73.000 ns ) ; add_num[3] ; out_addr[7]~reg0 ; clk ; clk ; None ; None ; None ;
; N/A ; 13.70 MHz ( period = 73.000 ns ) ; add_num[2] ; out_addr[7]~reg0 ; clk ; clk ; None ; None ; None ;
; N/A ; 13.70 MHz ( period = 73.000 ns ) ; out_link[2] ; out_addr[7]~reg0 ; clk ; clk ; None ; None ; None ;
; N/A ; 13.70 MHz ( period = 73.000 ns ) ; add_num[1] ; out_addr[7]~reg0 ; clk ; clk ; None ; None ; None ;
; N/A ; 13.70 MHz ( period = 73.000 ns ) ; out_link[1] ; out_addr[7]~reg0 ; clk ; clk ; None ; None ; None ;
; N/A ; 13.70 MHz ( period = 73.000 ns ) ; out_link[4] ; out_addr[7]~reg0 ; clk ; clk ; None ; None ; None ;
; N/A ; 15.15 MHz ( period = 66.000 ns ) ; add_num[15] ; out_addr[7]~reg0 ; clk ; clk ; None ; None ; None ;
; N/A ; 15.15 MHz ( period = 66.000 ns ) ; add_num[14] ; out_addr[7]~reg0 ; clk ; clk ; None ; None ; None ;
; N/A ; 15.15 MHz ( period = 66.000 ns ) ; out_link[14] ; out_addr[7]~reg0 ; clk ; clk ; None ; None ; None ;
; N/A ; 15.15 MHz ( period = 66.000 ns ) ; add_num[12] ; out_addr[7]~reg0 ; clk ; clk ; None ; None ; None ;
; N/A ; 15.15 MHz ( period = 66.000 ns ) ; out_link[12] ; out_addr[7]~reg0 ; clk ; clk ; None ; None ; None ;
; N/A ; 15.15 MHz ( period = 66.000 ns ) ; add_num[13] ; out_addr[7]~reg0 ; clk ; clk ; None ; None ; None ;
; N/A ; 15.15 MHz ( period = 66.000 ns ) ; out_link[13] ; out_addr[7]~reg0 ; clk ; clk ; None ; None ; None ;
; N/A ; 15.15 MHz ( period = 66.000 ns ) ; out_link[15] ; out_addr[7]~reg0 ; clk ; clk ; None ; None ; None ;
; N/A ; 15.38 MHz ( period = 65.000 ns ) ; add_num[5] ; out_addr[4]~reg0 ; clk ; clk ; None ; None ; None ;
; N/A ; 15.38 MHz ( period = 65.000 ns ) ; out_link[5] ; out_addr[4]~reg0 ; clk ; clk ; None ; None ; None ;
; N/A ; 15.38 MHz ( period = 65.000 ns ) ; add_num[4] ; out_addr[4]~reg0 ; clk ; clk ; None ; None ; None ;
; N/A ; 15.38 MHz ( period = 65.000 ns ) ; out_link[3] ; out_addr[4]~reg0 ; clk ; clk ; None ; None ; None ;
; N/A ; 15.38 MHz ( period = 65.000 ns ) ; add_num[3] ; out_addr[4]~reg0 ; clk ; clk ; None ; None ; None ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -