⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 test.fit.rpt

📁 uart 通用异步接受机 编译环境为quartus
💻 RPT
📖 第 1 页 / 共 5 页
字号:
+------------------+
; Fitter Equations ;
+------------------+
The equations can be found in D:/Projects/Verilog HDL/uart2/test.fit.eqn.


+--------------+
; Pin-Out File ;
+--------------+
The pin-out file can be found in D:/Projects/Verilog HDL/uart2/test.pin.


+---------------------------------------------------+
; Fitter Resource Usage Summary                     ;
+-------------------------------+-------------------+
; Resource                      ; Usage             ;
+-------------------------------+-------------------+
; Logic cells                   ; 88 / 128 ( 68 % ) ;
; Registers                     ; 78 / 128 ( 60 % ) ;
; Number of pterms used         ; 200               ;
; User inserted logic elements  ; 0                 ;
; I/O pins                      ; 36 / 68 ( 52 % )  ;
;     -- Clock pins             ; 1 / 2 ( 50 % )    ;
;     -- Dedicated input pins   ; 1 / 2 ( 50 % )    ;
; Global signals                ; 2                 ;
; Shareable expanders           ; 0 / 128 ( 0 % )   ;
; Parallel expanders            ; 0 / 120 ( 0 % )   ;
; Cells using turbo bit         ; 88 / 128 ( 68 % ) ;
; Maximum fan-out node          ; clk               ;
; Maximum fan-out               ; 42                ;
; Total fan-out                 ; 491               ;
; Average fan-out               ; 3.96              ;
+-------------------------------+-------------------+


+--------------------------------------------------------------------------------------------------------------------------------------------------+
; Input Pins                                                                                                                                       ;
+------------+-------+----------+-----+-----------------------+--------------------+--------+----------------+--------------+----------------------+
; Name       ; Pin # ; I/O Bank ; LAB ; Combinational Fan-Out ; Registered Fan-Out ; Global ; Input Register ; I/O Standard ; Location assigned by ;
+------------+-------+----------+-----+-----------------------+--------------------+--------+----------------+--------------+----------------------+
; DATA_IN[0] ; 4     ; --       ; 1   ; 1                     ; 0                  ; no     ; no             ; TTL          ; Fitter               ;
; DATA_IN[1] ; 24    ; --       ; 3   ; 1                     ; 0                  ; no     ; no             ; TTL          ; Fitter               ;
; DATA_IN[2] ; 34    ; --       ; 4   ; 1                     ; 0                  ; no     ; no             ; TTL          ; Fitter               ;
; DATA_IN[3] ; 60    ; --       ; 6   ; 1                     ; 0                  ; no     ; no             ; TTL          ; Fitter               ;
; DATA_IN[4] ; 6     ; --       ; 1   ; 1                     ; 0                  ; no     ; no             ; TTL          ; Fitter               ;
; DATA_IN[5] ; 36    ; --       ; 4   ; 1                     ; 0                  ; no     ; no             ; TTL          ; Fitter               ;
; DATA_IN[6] ; 37    ; --       ; 4   ; 1                     ; 0                  ; no     ; no             ; TTL          ; Fitter               ;
; DATA_IN[7] ; 28    ; --       ; 3   ; 1                     ; 0                  ; no     ; no             ; TTL          ; Fitter               ;
; RD         ; 84    ; --       ; --  ; 9                     ; 0                  ; yes    ; no             ; TTL          ; Fitter               ;
; RESET      ; 81    ; --       ; 8   ; 11                    ; 0                  ; no     ; no             ; TTL          ; Fitter               ;
; RX         ; 33    ; --       ; 4   ; 3                     ; 0                  ; no     ; no             ; TTL          ; Fitter               ;
; WR         ; 52    ; --       ; 5   ; 9                     ; 0                  ; no     ; no             ; TTL          ; Fitter               ;
; clk        ; 83    ; --       ; --  ; 42                    ; 0                  ; yes    ; no             ; TTL          ; Fitter               ;
+------------+-------+----------+-----+-----------------------+--------------------+--------+----------------+--------------+----------------------+


+----------------------------------------------------------------------------------------------------------------------------------------------------------+
; Output Pins                                                                                                                                              ;
+-------------+-------+----------+-----+-----------------+----------------+------------+---------------+--------------+----------------------+-------------+
; Name        ; Pin # ; I/O Bank ; LAB ; Output Register ; Slow Slew Rate ; Open Drain ; TRI Primitive ; I/O Standard ; Location assigned by ; Load        ;
+-------------+-------+----------+-----+-----------------+----------------+------------+---------------+--------------+----------------------+-------------+
; DATA_OUT[0] ; 15    ; --       ; 2   ; no              ; no             ; no         ; yes           ; TTL          ; Fitter               ; Unspecified ;
; DATA_OUT[1] ; 16    ; --       ; 2   ; no              ; no             ; no         ; yes           ; TTL          ; Fitter               ; Unspecified ;
; DATA_OUT[2] ; 17    ; --       ; 2   ; no              ; no             ; no         ; yes           ; TTL          ; Fitter               ; Unspecified ;
; DATA_OUT[3] ; 46    ; --       ; 5   ; no              ; no             ; no         ; yes           ; TTL          ; Fitter               ; Unspecified ;
; DATA_OUT[4] ; 45    ; --       ; 5   ; no              ; no             ; no         ; yes           ; TTL          ; Fitter               ; Unspecified ;
; DATA_OUT[5] ; 44    ; --       ; 5   ; no              ; no             ; no         ; yes           ; TTL          ; Fitter               ; Unspecified ;
; DATA_OUT[6] ; 40    ; --       ; 4   ; no              ; no             ; no         ; yes           ; TTL          ; Fitter               ; Unspecified ;
; DATA_OUT[7] ; 41    ; --       ; 4   ; no              ; no             ; no         ; yes           ; TTL          ; Fitter               ; Unspecified ;
; framingerr  ; 48    ; --       ; 5   ; no              ; no             ; no         ; no            ; TTL          ; Fitter               ; Unspecified ;
; overrun     ; 50    ; --       ; 5   ; no              ; no             ; no         ; no            ; TTL          ; Fitter               ; Unspecified ;
; parityerr   ; 49    ; --       ; 5   ; no              ; no             ; no         ; no            ; TTL          ; Fitter               ; Unspecified ;
; pin_name16  ; 21    ; --       ; 2   ; no              ; no             ; no         ; no            ; TTL          ; Fitter               ; Unspecified ;
; pin_name18  ; 12    ; --       ; 1   ; no              ; no             ; no         ; no            ; TTL          ; Fitter               ; Unspecified ;
; pin_name20  ; 18    ; --       ; 2   ; no              ; no             ; no         ; no            ; TTL          ; Fitter               ; Unspecified ;
; pin_name21  ; 22    ; --       ; 2   ; no              ; no             ; no         ; no            ; TTL          ; Fitter               ; Unspecified ;
; pin_name22  ; 31    ; --       ; 3   ; no              ; no             ; no         ; no            ; TTL          ; Fitter               ; Unspecified ;
; pin_name23  ; 20    ; --       ; 2   ; no              ; no             ; no         ; no            ; TTL          ; Fitter               ; Unspecified ;
; rxrdy       ; 51    ; --       ; 5   ; no              ; no             ; no         ; no            ; TTL          ; Fitter               ; Unspecified ;
; txdry       ; 11    ; --       ; 1   ; no              ; no             ; no         ; no            ; TTL          ; Fitter               ; Unspecified ;
+-------------+-------+----------+-----+-----------------+----------------+------------+---------------+--------------+----------------------+-------------+


+-------------------------------------------------------------------------------------------------------+
; All Package Pins                                                                                      ;
+----------+------------+----------+----------------+--------+--------------+---------+-----------------+
; Location ; Pad Number ; I/O Bank ; Pin Name/Usage ; Dir.   ; I/O Standard ; Voltage ; User Assignment ;
+----------+------------+----------+----------------+--------+--------------+---------+-----------------+
; 1        ; 0          ; --       ; GND+           ;        ;              ;         ;                 ;
; 2        ; 1          ; --       ; GND+           ;        ;              ;         ;                 ;
; 3        ; 2          ; --       ; VCCINT         ; power  ;              ; 5.0V    ;                 ;
; 4        ; 3          ; --       ; DATA_IN[0]     ; input  ; TTL          ;         ; N               ;
; 5        ; 4          ; --       ; RESERVED       ;        ;              ;         ;                 ;
; 6        ; 5          ; --       ; DATA_IN[4]     ; input  ; TTL          ;         ; N               ;
; 7        ; 6          ; --       ; GND            ; gnd    ;              ;         ;                 ;
; 8        ; 7          ; --       ; RESERVED       ;        ;              ;         ;                 ;
; 9        ; 8          ; --       ; RESERVED       ;        ;              ;         ;                 ;
; 10       ; 9          ; --       ; RESERVED       ;        ;              ;         ;                 ;
; 11       ; 10         ; --       ; txdry          ; output ; TTL          ;         ; N               ;

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -