📄 total.fit.rpt
字号:
; 58 ; GND_INT ; ;
; 59 ; RESERVED_INPUT ; ;
; 60 ; RESERVED_INPUT ; ;
; 61 ; VCC_IO ; ;
; 62 ; RESERVED_INPUT ; ;
; 63 ; RESERVED_INPUT ; ;
; 64 ; RESERVED_INPUT ; ;
; 65 ; RESERVED_INPUT ; ;
; 66 ; GND_IO ; ;
; 67 ; RESERVED_INPUT ; ;
; 68 ; SA ; TTL ;
; 69 ; SB ; TTL ;
; 70 ; SC ; TTL ;
; 71 ; VCC_IO ; ;
; 72 ; A ; TTL ;
; 73 ; B ; TTL ;
; 74 ; ^nCONFIG ; ;
; 75 ; VCC_INT ; ;
; 76 ; ^MSEL1 ; ;
; 77 ; ^MSEL0 ; ;
; 78 ; C ; TTL ;
; 79 ; D ; TTL ;
; 80 ; E ; TTL ;
; 81 ; F ; TTL ;
; 82 ; G ; TTL ;
; 83 ; DP ; TTL ;
; 84 ; GND_INT ; ;
; 85 ; GND_IO ; ;
; 86 ; RESERVED_INPUT ; ;
; 87 ; RESERVED_INPUT ; ;
; 88 ; RESERVED_INPUT ; ;
; 89 ; RESERVED_INPUT ; ;
; 90 ; RESERVED_INPUT ; ;
; 91 ; RESERVED_INPUT ; ;
; 92 ; RESERVED_INPUT ; ;
; 93 ; VCC_INT ; ;
; 94 ; VCC_IO ; ;
; 95 ; RESERVED_INPUT ; ;
; 96 ; RESERVED_INPUT ; ;
; 97 ; RESERVED_INPUT ; ;
; 98 ; RESERVED_INPUT ; ;
; 99 ; RESERVED_INPUT ; ;
; 100 ; rdFULL ; TTL ;
; 101 ; RESERVED_INPUT ; ;
; 102 ; RESERVED_INPUT ; ;
; 103 ; GND_INT ; ;
; 104 ; GND_IO ; ;
; 105 ; #TDI ; ;
; 106 ; ^nCE ; ;
; 107 ; ^DCLK ; ;
; 108 ; ^DATA0 ; ;
; 109 ; RESERVED_INPUT ; ;
; 110 ; RESERVED_INPUT ; ;
; 111 ; RESERVED_INPUT ; ;
; 112 ; d3 ; TTL ;
; 113 ; d2 ; TTL ;
; 114 ; d1 ; TTL ;
; 115 ; VCC_IO ; ;
; 116 ; d0 ; TTL ;
; 117 ; RESERVED_INPUT ; ;
; 118 ; RESERVED_INPUT ; ;
; 119 ; RESERVED_INPUT ; ;
; 120 ; RESERVED_INPUT ; ;
; 121 ; RESERVED_INPUT ; ;
; 122 ; RESERVED_INPUT ; ;
; 123 ; VCC_INT ; ;
; 124 ; GND+ ; ;
; 125 ; GND+ ; ;
; 126 ; GND+ ; ;
; 127 ; GND_INT ; ;
; 128 ; RESERVED_INPUT ; ;
; 129 ; GND_IO ; ;
; 130 ; RESERVED_INPUT ; ;
; 131 ; RESERVED_INPUT ; ;
; 132 ; RESERVED_INPUT ; ;
; 133 ; RESERVED_INPUT ; ;
; 134 ; VCC_IO ; ;
; 135 ; RESERVED_INPUT ; ;
; 136 ; RESERVED_INPUT ; ;
; 137 ; RESERVED_INPUT ; ;
; 138 ; RESERVED_INPUT ; ;
; 139 ; GND_IO ; ;
; 140 ; RESERVED_INPUT ; ;
; 141 ; RESERVED_INPUT ; ;
; 142 ; RESERVED_INPUT ; ;
; 143 ; RESERVED_INPUT ; ;
; 144 ; RESERVED_INPUT ; ;
+-------+----------------+--------------+
+-------------------------------------------------------------------------------------+
; Control Signals ;
+---------------------------+---------+---------+----------------------+--------------+
; Name ; Pin # ; Fan-Out ; Usage ; Global Usage ;
+---------------------------+---------+---------+----------------------+--------------+
; sci:inst2|process3~2 ; LC2_F13 ; 1 ; Clock enable ; Non-global ;
; clk_1Hz ; 26 ; 19 ; Clock / Async. clear ; Non-global ;
; sci:inst2|Data_out[0]~15 ; LC1_F8 ; 8 ; Clock enable ; Non-global ;
; clk_1MHz ; 55 ; 9 ; Clock ; Pin ;
; count26:inst|clkout ; LC1_E7 ; 38 ; Clock ; Internal ;
; sci:inst2|process0~22 ; LC1_F13 ; 3 ; Clock enable ; Non-global ;
; sci:inst2|process6~1 ; LC1_F10 ; 8 ; Clock enable ; Non-global ;
; count26:inst|bcd10[2]~162 ; LC8_E6 ; 3 ; Clock enable ; Non-global ;
+---------------------------+---------+---------+----------------------+--------------+
+-------------------------------------------------+
; Global & Other Fast Signals ;
+---------------------+--------+---------+--------+
; Name ; Pin # ; Fan-Out ; Global ;
+---------------------+--------+---------+--------+
; RXD ; 56 ; 5 ; no ;
; clk_1MHz ; 55 ; 9 ; yes ;
; count26:inst|clkout ; LC1_E7 ; 38 ; yes ;
+---------------------+--------+---------+--------+
+---------------------------------------------+
; Carry Chains ;
+--------------------+------------------------+
; Carry Chain Length ; Number of Carry Chains ;
+--------------------+------------------------+
; 0 ; 0 ;
; 1 ; 0 ;
; 2 ; 0 ;
; 3 ; 0 ;
; 4 ; 1 ;
; 5 ; 0 ;
; 6 ; 2 ;
; 7 ; 0 ;
; 8 ; 1 ;
+--------------------+------------------------+
+----------------+
; Cascade Chains ;
+--------+-------+
; Length ; Count ;
+--------+-------+
; 2 ; 5 ;
+--------+-------+
+-------------------------------------------------------------------------------------------------------+
; Non-Global High Fan-Out Signals ;
+---------------------------------------------------------------------------------------------+---------+
; Name ; Fan-Out ;
+---------------------------------------------------------------------------------------------+---------+
; clk_1Hz ; 19 ;
; display_6_led:inst3|lpm_counter:q_rtl_1|alt_counter_f10ke:wysi_counter|counter_cell[4]~COUT ; 11 ;
; display_6_led:inst3|lpm_counter:q_rtl_1|alt_counter_f10ke:wysi_counter|q[5]~0 ; 10 ;
; display_6_led:inst3|lpm_counter:q_rtl_1|alt_counter_f10ke:wysi_counter|counter_cell[3]~COUT ; 10 ;
; sci:inst2|process6~10 ; 8 ;
; sci:inst2|Data_out[0]~41 ; 8 ;
; display_6_led:inst3|num[0]~187 ; 7 ;
; sci:inst2|Txd~134 ; 7 ;
; display_6_led:inst3|num[3]~190 ; 7 ;
; display_6_led:inst3|num[1]~188 ; 7 ;
; display_6_led:inst3|num[2]~189 ; 7 ;
; sci:inst2|scir[2]~333 ; 6 ;
; sci:inst2|scir[3]~332 ; 6 ;
; sci:inst2|scir[5]~334 ; 6 ;
; count26:inst|bcd10[0]~167 ; 5 ;
; RXD ; 5 ;
; count26:inst|bcd1~48 ; 4 ;
; count26:inst|bcd10[1]~165 ; 4 ;
; sci:inst2|scir[4]~331 ; 4 ;
; sci:inst2|lpm_add_sub:add_rtl_3|addcore:adder|a_csnbuffer:result_node|cout[0] ; 4 ;
; count8:inst1|lpm_counter:q_out_rtl_0|alt_counter_f10ke:wysi_counter|counter_cell[1]~COUT ; 3 ;
; count8:inst1|lpm_counter:q_out_rtl_0|alt_counter_f10ke:wysi_counter|counter_cell[0]~COUT ; 3 ;
; count26:inst|reduce_nor~18 ; 3 ;
; count26:inst|bcd10[2]~169 ; 3 ;
; count8:inst1|lpm_counter:q_out_rtl_0|alt_counter_f10ke:wysi_counter|counter_cell[3]~COUT ; 3 ;
; count26:inst|process0~47 ; 3 ;
; count8:inst1|lpm_counter:q_out_rtl_0|alt_counter_f10ke:wysi_counter|counter_cell[2]~COUT ; 3 ;
; count26:inst|lpm_counter:bcd1_rtl_2|alt_counter_f10ke:wysi_counter|counter_cell[2]~COUT ; 3 ;
; count26:inst|bcd10[2]~166 ; 3 ;
; count26:inst|lpm_counter:bcd1_rtl_2|alt_counter_f10ke:wysi_counter|counter_cell[1]~COUT ; 3 ;
; count26:inst|lpm_counter:bcd1_rtl_2|alt_counter_f10ke:wysi_counter|counter_cell[0]~COUT ; 3 ;
; sci:inst2|process0~24 ; 3 ;
; sci:inst2|scir[1]~335 ; 3 ;
; count8:inst1|lpm_counter:q_out_rtl_0|alt_counter_f10ke:wysi_counter|counter_cell[4]~COUT ; 2 ;
; count8:inst1|lpm_counter:q_out_rtl_0|alt_counter_f10ke:wysi_counter|counter_cell[5]~COUT ; 2 ;
; count8:inst1|lpm_counter:q_out_rtl_0|alt_counter_f10ke:wysi_counter|counter_cell[6]~COUT ; 2 ;
; sci:inst2|lpm_add_sub:add_rtl_3|addcore:adder|a_csnbuffer:result_node|cout[1] ; 2 ;
; count26:inst|bcd10[3]~168 ; 2 ;
; sci:inst2|d_fb[7]~14 ; 2 ;
; count26:inst|lpm_counter:bcd1_rtl_2|alt_counter_f10ke:wysi_counter|q[3]~3 ; 2 ;
; sci:inst2|lpm_add_sub:add_rtl_3|addcore:adder|a_csnbuffer:result_node|cout[3] ; 2 ;
; sci:inst2|lpm_add_sub:add_rtl_3|addcore:adder|a_csnbuffer:result_node|cout[4] ; 2 ;
; sci:inst2|d_fb[2]~13 ; 2 ;
; sci:inst2|rxdf~51 ; 2 ;
; sci:inst2|tdempty~9 ; 2 ;
; sci:inst2|d_fb[6]~12 ; 2 ;
; sci:inst2|lpm_add_sub:add_rtl_3|addcore:adder|a_csnbuffer:result_node|cout[2] ; 2 ;
; sci:inst2|d_fb[3]~15 ; 2 ;
; sci:inst2|d_fb[5]~10 ; 2 ;
; sci:inst2|d_fb[1]~11 ; 2 ;
+---------------------------------------------------------------------------------------------+---------+
+-----------------------------------------------------------------------------------------------+
; Peripheral Signals ;
+---------------------+--------+-------+-----------------+---------------------------+----------+
; Peripheral Signal ; Source ; Usage ; Dedicated Clock ; Peripheral Control Signal ; Polarity ;
+---------------------+--------+-------+-----------------+---------------------------+----------+
; count26:inst|clkout ; LC1_E7 ; Clock ; no ; yes ; +ve ;
+---------------------+--------+-------+-----------------+---------------------------+----------+
+-------------------------------------------+
; LAB ;
+--------------------------+----------------+
; Number of Logic Elements ; Number of LABs ;
+--------------------------+----------------+
; 0 ; 124 ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -