⭐ 欢迎来到虫虫下载站! | 📦 资源下载 📁 资源专辑 ℹ️ 关于我们
⭐ 虫虫下载站

📄 tiny16_maxii.fit.rpt

📁 这个是专门用在ALtera第二代PLD MAXII上的16位微处理器IP核
💻 RPT
📖 第 1 页 / 共 5 页
字号:
; L12      ; 119        ; 3        ; RESERVED_INPUT   ;        ;              ;         ; Row I/O    ;                 ;
; L13      ; 117        ; 3        ; RESERVED_INPUT   ;        ;              ;         ; Row I/O    ;                 ;
; L14      ; 115        ; 3        ; RESERVED_INPUT   ;        ;              ;         ; Row I/O    ;                 ;
; L15      ; 122        ; 3        ; RESERVED_INPUT   ;        ;              ;         ; Row I/O    ;                 ;
; L16      ; 124        ; 3        ; RESERVED_INPUT   ;        ;              ;         ; Row I/O    ;                 ;
; M1       ; 39         ; 1        ; RESERVED_INPUT   ;        ;              ;         ; Row I/O    ;                 ;
; M2       ; 41         ; 1        ; RESERVED_INPUT   ;        ;              ;         ; Row I/O    ;                 ;
; M3       ; 43         ; 1        ; RESERVED_INPUT   ;        ;              ;         ; Row I/O    ;                 ;
; M4       ; 48         ; 1        ; RESERVED_INPUT   ;        ;              ;         ; Row I/O    ;                 ;
; M5       ; 53         ; 1        ; #TDO             ; output ;              ;         ; --         ;                 ;
; M6       ; 65         ; 4        ; RESERVED_INPUT   ;        ;              ;         ; Column I/O ;                 ;
; M7       ; 71         ; 4        ; RESERVED_INPUT   ;        ;              ;         ; Column I/O ;                 ;
; M8       ; 85         ; 4        ; RESERVED_INPUT   ;        ;              ;         ; Column I/O ;                 ;
; M9       ; 86         ; 4        ; RESERVED_INPUT   ;        ;              ;         ; Column I/O ;                 ;
; M10      ; 89         ; 4        ; RESERVED_INPUT   ;        ;              ;         ; Column I/O ;                 ;
; M11      ; 95         ; 4        ; RESERVED_INPUT   ;        ;              ;         ; Column I/O ;                 ;
; M12      ; 101        ; 4        ; RESERVED_INPUT   ;        ;              ;         ; Column I/O ;                 ;
; M13      ; 113        ; 3        ; RESERVED_INPUT   ;        ;              ;         ; Row I/O    ;                 ;
; M14      ; 111        ; 3        ; RESERVED_INPUT   ;        ;              ;         ; Row I/O    ;                 ;
; M15      ; 118        ; 3        ; RESERVED_INPUT   ;        ;              ;         ; Row I/O    ;                 ;
; M16      ; 120        ; 3        ; RESERVED_INPUT   ;        ;              ;         ; Row I/O    ;                 ;
; N1       ; 45         ; 1        ; RESERVED_INPUT   ;        ;              ;         ; Row I/O    ;                 ;
; N2       ; 47         ; 1        ; RESERVED_INPUT   ;        ;              ;         ; Row I/O    ;                 ;
; N3       ; 49         ; 1        ; RESERVED_INPUT   ;        ;              ;         ; Column I/O ;                 ;
; N4       ; 50         ; 1        ; #TMS             ; input  ;              ;         ; --         ;                 ;
; N5       ; 59         ; 4        ; sram_ncs         ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; N6       ; 63         ; 4        ; sram_data[1]     ; bidir  ; LVTTL        ;         ; Column I/O ; Y               ;
; N7       ; 69         ; 4        ; sram_data[3]     ; bidir  ; LVTTL        ;         ; Column I/O ; Y               ;
; N8       ; 77         ; 4        ; sram_address[4]  ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; N9       ; 79         ; 4        ; RESERVED_INPUT   ;        ;              ;         ; Column I/O ;                 ;
; N10      ; 91         ; 4        ; RESERVED_INPUT   ;        ;              ;         ; Column I/O ;                 ;
; N11      ; 97         ; 4        ; RESERVED_INPUT   ;        ;              ;         ; Column I/O ;                 ;
; N12      ; 103        ; 4        ; RESERVED_INPUT   ;        ;              ;         ; Column I/O ;                 ;
; N13      ; 109        ; 3        ; RESERVED_INPUT   ;        ;              ;         ; Row I/O    ;                 ;
; N14      ; 112        ; 3        ; RESERVED_INPUT   ;        ;              ;         ; Row I/O    ;                 ;
; N15      ; 114        ; 3        ; RESERVED_INPUT   ;        ;              ;         ; Row I/O    ;                 ;
; N16      ; 116        ; 3        ; RESERVED_INPUT   ;        ;              ;         ; Row I/O    ;                 ;
; P1       ;            ; 1        ; VCCIO1           ; power  ;              ; 3.3V    ; --         ;                 ;
; P2       ; 54         ; 1        ; RESERVED_INPUT   ;        ;              ;         ; Column I/O ;                 ;
; P3       ; 52         ; 1        ; #TCK             ; input  ;              ;         ; --         ;                 ;
; P4       ; 55         ; 4        ; sram_address[2]  ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; P5       ; 57         ; 4        ; sram_noe         ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; P6       ; 61         ; 4        ; sram_data[6]     ; bidir  ; LVTTL        ;         ; Column I/O ; Y               ;
; P7       ; 67         ; 4        ; sram_data[4]     ; bidir  ; LVTTL        ;         ; Column I/O ; Y               ;
; P8       ; 75         ; 4        ; sram_address[11] ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; P9       ; 83         ; 4        ; sram_address[9]  ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; P10      ; 93         ; 4        ; sram_address[7]  ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; P11      ; 99         ; 4        ; RESERVED_INPUT   ;        ;              ;         ; Column I/O ;                 ;
; P12      ; 105        ; 4        ; RESERVED_INPUT   ;        ;              ;         ; Column I/O ;                 ;
; P13      ; 107        ; 4        ; RESERVED_INPUT   ;        ;              ;         ; Column I/O ;                 ;
; P14      ; 108        ; 3        ; RESERVED_INPUT   ;        ;              ;         ; Row I/O    ;                 ;
; P15      ; 110        ; 3        ; RESERVED_INPUT   ;        ;              ;         ; Row I/O    ;                 ;
; P16      ;            ; 3        ; VCCIO3           ; power  ;              ; 3.3V    ; --         ;                 ;
; R1       ; 56         ; 4        ; sram_address[16] ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; R2       ;            ;          ; GNDIO            ; gnd    ;              ;         ; --         ;                 ;
; R3       ; 60         ; 4        ; sram_address[15] ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; R4       ; 62         ; 4        ; sram_address[14] ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; R5       ; 66         ; 4        ; sram_address[3]  ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; R6       ; 70         ; 4        ; sram_data[0]     ; bidir  ; LVTTL        ;         ; Column I/O ; Y               ;
; R7       ; 74         ; 4        ; sram_data[2]     ; bidir  ; LVTTL        ;         ; Column I/O ; Y               ;
; R8       ; 78         ; 4        ; sram_nwe         ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; R9       ; 82         ; 4        ; sram_address[5]  ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; R10      ; 88         ; 4        ; sram_address[8]  ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; R11      ; 92         ; 4        ; RESERVED_INPUT   ;        ;              ;         ; Column I/O ;                 ;
; R12      ; 96         ; 4        ; RESERVED_INPUT   ;        ;              ;         ; Column I/O ;                 ;
; R13      ; 100        ; 4        ; RESERVED_INPUT   ;        ;              ;         ; Column I/O ;                 ;
; R14      ; 102        ; 4        ; RESERVED_INPUT   ;        ;              ;         ; Column I/O ;                 ;
; R15      ;            ;          ; GNDIO            ; gnd    ;              ;         ; --         ;                 ;
; R16      ; 106        ; 4        ; RESERVED_INPUT   ;        ;              ;         ; Column I/O ;                 ;
; T1       ;            ;          ; GNDIO            ; gnd    ;              ;         ; --         ;                 ;
; T2       ; 58         ; 4        ; sram_address[0]  ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; T3       ;            ; 4        ; VCCIO4           ; power  ;              ; 3.3V    ; --         ;                 ;
; T4       ; 64         ; 4        ; sram_address[1]  ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; T5       ; 68         ; 4        ; sram_address[13] ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; T6       ; 72         ; 4        ; sram_data[7]     ; bidir  ; LVTTL        ;         ; Column I/O ; Y               ;
; T7       ; 76         ; 4        ; sram_data[5]     ; bidir  ; LVTTL        ;         ; Column I/O ; Y               ;
; T8       ; 80         ; 4        ; sram_address[12] ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; T9       ; 81         ; 4        ; sram_address[10] ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; T10      ; 84         ; 4        ; sram_address[6]  ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; T11      ; 90         ; 4        ; RESERVED_INPUT   ;        ;              ;         ; Column I/O ;                 ;
; T12      ; 94         ; 4        ; RESERVED_INPUT   ;        ;              ;         ; Column I/O ;                 ;
; T13      ; 98         ; 4        ; led              ; output ; LVTTL        ;         ; Column I/O ; Y               ;
; T14      ;            ; 4        ; VCCIO4           ; power  ;              ; 3.3V    ; --         ;                 ;
; T15      ; 104        ; 4        ; RESERVED_INPUT   ;        ;              ;         ; Column I/O ;                 ;
; T16      ;            ;          ; GNDIO            ; gnd    ;              ;         ; --         ;                 ;
+----------+------------+----------+------------------+--------+--------------+---------+------------+-----------------+


+-------------------------------------------------------------+
; Output Pin Default Load For Reported TCO                    ;
+----------------------------+-------+------------------------+
; I/O Standard               ; Load  ; Termination Resistance ;
+----------------------------+-------+------------------------+
; LVTTL                      ; 10 pF ; Not Available          ;
; LVCMOS                     ; 10 pF ; Not Available          ;
; 2.5 V                      ; 10 pF ; Not Available          ;
; 1.8 V                      ; 10 pF ; Not Available          ;
; 1.5 V                      ; 10 pF ; Not Available          ;
; 3.3V Schmitt Trigger Input ; 10 pF ; Not Available          ;
; 2.5V Schmitt Trigger Input ; 10 pF ; Not Available          ;
; 3.3-V PCI                  ; 10 pF ; 25 Ohm (Parallel)      ;
+----------------------------+-------+------------------------+


+--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Fitter Resource Utilization by Entity                                                                                                                                                                                                                                                                        ;
+--------------------------------------------------

⌨️ 快捷键说明

复制代码 Ctrl + C
搜索代码 Ctrl + F
全屏模式 F11
切换主题 Ctrl + Shift + D
显示快捷键 ?
增大字号 Ctrl + =
减小字号 Ctrl + -