📄 tiny16_maxii.fit.rpt
字号:
; temp_sck ; C13 ; 2 ; 16 ; 11 ; 0 ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 16mA ; User ;
; v_lcd_ena ; B3 ; 2 ; 2 ; 11 ; 1 ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 16mA ; User ;
; v_sram_ena ; A2 ; 2 ; 2 ; 11 ; 3 ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 16mA ; User ;
+------------------+-------+----------+--------------+--------------+-------------+-----------------+----------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+----------------------+
+----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Bidir Pins ;
+--------------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+-----------------+----------------+-----------------+------------+----------+--------------+--------------+------------------+----------------------+
; Name ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Cell number ; Combinational Fan-Out ; Registered Fan-Out ; Global ; Output Register ; Slow Slew Rate ; PCI I/O Enabled ; Open Drain ; Bus Hold ; Weak Pull Up ; I/O Standard ; Current Strength ; Location assigned by ;
+--------------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+-----------------+----------------+-----------------+------------+----------+--------------+--------------+------------------+----------------------+
; lcd_db[0] ; B10 ; 2 ; 11 ; 11 ; 3 ; 1 ; 0 ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 16mA ; User ;
; lcd_db[1] ; C10 ; 2 ; 13 ; 11 ; 2 ; 1 ; 0 ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 16mA ; User ;
; lcd_db[2] ; D10 ; 2 ; 12 ; 11 ; 1 ; 1 ; 0 ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 16mA ; User ;
; lcd_db[3] ; A9 ; 2 ; 9 ; 11 ; 2 ; 1 ; 0 ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 16mA ; User ;
; lcd_db[4] ; B9 ; 2 ; 9 ; 11 ; 0 ; 1 ; 0 ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 16mA ; User ;
; lcd_db[5] ; C9 ; 2 ; 10 ; 11 ; 0 ; 1 ; 0 ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 16mA ; User ;
; lcd_db[6] ; D9 ; 2 ; 10 ; 11 ; 2 ; 1 ; 0 ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 16mA ; User ;
; lcd_db[7] ; A8 ; 2 ; 9 ; 11 ; 3 ; 1 ; 0 ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 16mA ; User ;
; sram_data[0] ; R6 ; 4 ; 5 ; 3 ; 1 ; 2 ; 0 ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 16mA ; User ;
; sram_data[1] ; N6 ; 4 ; 3 ; 3 ; 0 ; 2 ; 0 ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 16mA ; User ;
; sram_data[2] ; R7 ; 4 ; 6 ; 3 ; 0 ; 2 ; 0 ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 16mA ; User ;
; sram_data[3] ; N7 ; 4 ; 5 ; 3 ; 2 ; 2 ; 0 ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 16mA ; User ;
; sram_data[4] ; P7 ; 4 ; 4 ; 3 ; 0 ; 2 ; 0 ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 16mA ; User ;
; sram_data[5] ; T7 ; 4 ; 7 ; 3 ; 2 ; 2 ; 0 ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 16mA ; User ;
; sram_data[6] ; P6 ; 4 ; 3 ; 3 ; 2 ; 2 ; 0 ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 16mA ; User ;
; sram_data[7] ; T6 ; 4 ; 6 ; 3 ; 2 ; 2 ; 0 ; no ; no ; no ; no ; no ; no ; Off ; LVTTL ; 16mA ; User ;
+--------------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+-----------------+----------------+-----------------+------------+----------+--------------+--------------+------------------+----------------------+
+------------------------------------------------------------+
; I/O Bank Usage ;
+----------+------------------+---------------+--------------+
; I/O Bank ; Usage ; VCCIO Voltage ; VREF Voltage ;
+----------+------------------+---------------+--------------+
; 1 ; 0 / 51 ( 0 % ) ; 3.3V ; -- ;
; 2 ; 16 / 53 ( 30 % ) ; 3.3V ; -- ;
; 3 ; 0 / 55 ( 0 % ) ; 3.3V ; -- ;
; 4 ; 29 / 53 ( 54 % ) ; 3.3V ; -- ;
+----------+------------------+---------------+--------------+
+----------------------------------------------------------------------------------------------------------------------+
; All Package Pins ;
+----------+------------+----------+------------------+--------+--------------+---------+------------+-----------------+
; Location ; Pad Number ; I/O Bank ; Pin Name/Usage ; Dir. ; I/O Standard ; Voltage ; I/O Type ; User Assignment ;
+----------+------------+----------+------------------+--------+--------------+---------+------------+-----------------+
; A1 ; ; ; GNDIO ; gnd ; ; ; -- ; ;
; A2 ; 212 ; 2 ; v_sram_ena ; output ; LVTTL ; ; Column I/O ; Y ;
; A3 ; ; 2 ; VCCIO2 ; power ; ; 3.3V ; -- ; ;
; A4 ; 204 ; 2 ; RESERVED_INPUT ; ; ; ; Column I/O ; ;
; A5 ; 200 ; 2 ; RESERVED_INPUT ; ; ; ; Column I/O ; ;
; A6 ; 196 ; 2 ; RESERVED_INPUT ; ; ; ; Column I/O ; ;
; A7 ; 192 ; 2 ; RESERVED_INPUT ; ; ; ; Column I/O ; ;
; A8 ; 189 ; 2 ; lcd_db[7] ; bidir ; LVTTL ; ; Column I/O ; Y ;
; A9 ; 188 ; 2 ; lcd_db[3] ; bidir ; LVTTL ; ; Column I/O ; Y ;
; A10 ; 184 ; 2 ; lcd_e ; output ; LVTTL ; ; Column I/O ; Y ;
; A11 ; 180 ; 2 ; RESERVED_INPUT ; ; ; ; Column I/O ; ;
; A12 ; 176 ; 2 ; RESERVED_INPUT ; ; ; ; Column I/O ; ;
; A13 ; 172 ; 2 ; RESERVED_INPUT ; ; ; ; Column I/O ; ;
; A14 ; ; 2 ; VCCIO2 ; power ; ; 3.3V ; -- ; ;
; A15 ; 166 ; 2 ; temp_sdo ; input ; LVTTL ; ; Column I/O ; Y ;
; A16 ; ; ; GNDIO ; gnd ; ; ; -- ; ;
; B1 ; 214 ; 2 ; RESERVED_INPUT ; ; ; ; Column I/O ; ;
; B2 ; ; ; GNDIO ; gnd ; ; ; -- ; ;
; B3 ; 210 ; 2 ; v_lcd_ena ; output ; LVTTL ; ; Column I/O ; Y ;
; B4 ; 206 ; 2 ; RESERVED_INPUT ; ; ; ; Column I/O ; ;
; B5 ; 202 ; 2 ; RESERVED_INPUT ; ; ; ; Column I/O ; ;
; B6 ; 198 ; 2 ; RESERVED_INPUT ; ; ; ; Column I/O ; ;
; B7 ; 194 ; 2 ; RESERVED_INPUT ; ; ; ; Column I/O ; ;
; B8 ; 190 ; 2 ; RESERVED_INPUT ; ; ; ; Column I/O ; ;
; B9 ; 186 ; 2 ; lcd_db[4] ; bidir ; LVTTL ; ; Column I/O ; Y ;
; B10 ; 182 ; 2 ; lcd_db[0] ; bidir ; LVTTL ; ; Column I/O ; Y ;
; B11 ; 178 ; 2 ; RESERVED_INPUT ; ; ; ; Column I/O ; ;
; B12 ; 174 ; 2 ; RESERVED_INPUT ; ; ; ; Column I/O ; ;
; B13 ; 170 ; 2 ; RESERVED_INPUT ; ; ; ; Column I/O ; ;
; B14 ; 168 ; 2 ; temp_ncs ; output ; LVTTL ; ; Column I/O ; Y ;
; B15 ; ; ; GNDIO ; gnd ; ; ; -- ; ;
; B16 ; 164 ; 2 ; RESERVED_INPUT ; ; ; ; Column I/O ; ;
; C1 ; ; 1 ; VCCIO1 ; power ; ; 3.3V ; -- ; ;
; C2 ; 1 ; 1 ; RESERVED_INPUT ; ; ; ; Row I/O ; ;
; C3 ; 3 ; 1 ; RESERVED_INPUT ; ; ; ; Row I/O ; ;
; C4 ; 208 ; 2 ; RESERVED_INPUT ; ; ; ; Column I/O ; ;
; C5 ; 211 ; 2 ; RESERVED_INPUT ; ; ; ; Column I/O ; ;
; C6 ; 209 ; 2 ; RESERVED_INPUT ; ; ; ; Column I/O ; ;
; C7 ; 203 ; 2 ; RESERVED_INPUT ; ; ; ; Column I/O ; ;
; C8 ; 195 ; 2 ; RESERVED_INPUT ; ; ; ; Column I/O ; ;
; C9 ; 183 ; 2 ; lcd_db[5] ; bidir ; LVTTL ; ; Column I/O ; Y ;
; C10 ; 175 ; 2 ; lcd_db[1] ; bidir ; LVTTL ; ; Column I/O ; Y ;
; C11 ; 169 ; 2 ; lcd_rs ; output ; LVTTL ; ; Column I/O ; Y ;
; C12 ; 165 ; 2 ; RESERVED_INPUT ; ; ; ; Column I/O ; ;
; C13 ; 163 ; 2 ; temp_sck ; output ; LVTTL ; ; Column I/O ; Y ;
; C14 ; 160 ; 3 ; RESERVED_INPUT ; ; ; ; Row I/O ; ;
; C15 ; 158 ; 3 ; RESERVED_INPUT ; ; ; ; Row I/O ; ;
; C16 ; ; 3 ; VCCIO3 ; power ; ; 3.3V ; -- ; ;
; D1 ; 7 ; 1 ; RESERVED_INPUT ; ; ; ; Row I/O ; ;
; D2 ; 5 ; 1 ; RESERVED_INPUT ; ; ; ; Row I/O ; ;
; D3 ; 0 ; 1 ; RESERVED_INPUT ; ; ; ; Row I/O ; ;
; D4 ; 215 ; 2 ; RESERVED_INPUT ; ; ; ; Column I/O ; ;
; D5 ; 213 ; 2 ; RESERVED_INPUT ; ; ; ; Column I/O ; ;
; D6 ; 207 ; 2 ; RESERVED_INPUT ; ; ; ; Column I/O ; ;
; D7 ; 201 ; 2 ; RESERVED_INPUT ; ; ; ; Column I/O ; ;
; D8 ; 193 ; 2 ; RESERVED_INPUT ; ; ; ; Column I/O ; ;
; D9 ; 185 ; 2 ; lcd_db[6] ; bidir ; LVTTL ; ; Column I/O ; Y ;
; D10 ; 177 ; 2 ; lcd_db[2] ; bidir ; LVTTL ; ; Column I/O ; Y ;
; D11 ; 171 ; 2 ; lcd_rw ; output ; LVTTL ; ; Column I/O ; Y ;
; D12 ; 167 ; 2 ; RESERVED_INPUT ; ; ; ; Column I/O ; ;
; D13 ; 162 ; 3 ; RESERVED_INPUT ; ; ; ; Row I/O ; ;
; D14 ; 156 ; 3 ; RESERVED_INPUT ; ; ; ; Row I/O ; ;
⌨️ 快捷键说明
复制代码
Ctrl + C
搜索代码
Ctrl + F
全屏模式
F11
切换主题
Ctrl + Shift + D
显示快捷键
?
增大字号
Ctrl + =
减小字号
Ctrl + -