本实验在分析了快速傅里叶算法的基础上,提出了一种时域抽取基2 时间抽 取FFT 的FPGA 实现。针对现有的 FFT 实现方案提出将算法转化成硬件(C2H ) 实现的改进方法,采用硬件实现,结合采用乒乓结构和流水线方式,提高了快速 傅里叶变换的速度
关注B站账号,站内消息自动回复给您下载验证码。
前往 B站:半导体科技观察