· 摘要: 本文提出了一种基于数字信号处理芯片TMS520C6201的实时数字图像采集/处理的系统设计方案.系统以高速DSP芯片为处理核心,运用CPLD控制图像的采集存储,利用DSP芯片内部RAM构成数据流水线以消除CPU的等待时间以及减少内部RAM的容量大小对数据处理实时性的限制,对高度集成/高速图像处理系统的开发有一定参考价值.