欢迎来到虫虫开发者社区 — 百万工程师技术资源
关于我们
网站地图
登录
注册
虫
虫虫开发者社区
首页
资源下载
资源专辑
热门软件
精品资源
电子书
上传资源
首页
›
资源下载
›
学术论文
›
FPGA内全数字延时锁相环的设计.rar
FPGA内全数字延时锁相环的设计.rar
学术论文
2844 K
133 次下载
2013-06-10
资源详细信息
文件格式
RAR
文件大小
2844 K
资源分类
学术论文
上传者
a22aa11a
发布时间
2013-06-10 03:30
下载统计
133
次
所需积分
2 积分
FPGA内全数字延时锁相环的设计.rar - 资源详细说明
现场可编程门阵列(FPGA)的发展已经有二十多年,从最初的1200门发展到了目前数百万门至上千万门的单片FPGA芯片。现在,FPGA已广泛地应用于通信、消费类电子和车用电子类等领域,但国内市场基本上是国外品牌的天下。 在高密度FPGA中,芯片上时钟分布质量变的越来越重要,时钟延迟和时钟偏差已成为影响系统性能的重要因素。目前,为了消除FPGA芯片内的时钟延迟,减小时钟偏差,主要有利用延时锁相环(DLL)和锁相环(PLL)两种方法,而其各自又分为数字设计和模拟设计。虽然用模拟的方法实现的DLL所占用的芯片面积更小,输出时钟的精度更高,但从功耗、锁定时间、设计难易程度以及可复用性等多方面考虑,我们更愿意采用数字的方法来实现。 本论文是以Xilinx公司Virtex-E系列FPGA为研究基础,对全数字延时锁相环(DLL)电路进行分析研究和设计,在此基础上设计出具有自主知识产权的模块电路。 本文作者在一年多的时间里,从对电路整体功能分析、逻辑电路设计、晶体管级电路设计和仿真以及最后对设计好的电路仿真分析、电路的优化等做了大量的工作,通过比较DLL与PLL、数字DLL与模拟DLL,深入的分析了全数字DLL模块电路组成结构和工作原理,设计出了符合指标要求的全数字DLL模块电路,为开发自我知识产权的FPGA奠定了坚实的基础。 本文先简要介绍FPGA及其时钟管理技术的发展,然后深入分析对比了DLL和PLL两种时钟管理方法的优劣。接着详细论述了DLL模块及各部分电路的工作原理和电路的设计考虑,给出了全数字DLL整体架构设计。最后对DLL整体电路进行整体仿真分析,验证电路功能,得出应用参数。在设计中,用Verilog-XL对部分电路进行数字仿真,Spectre对进行部分电路的模拟仿真,而电路的整体仿真工具是HSIM。 本设计采用TSMC0.18μmCMOS工艺库建模,设计出的DLL工作频率范围从25MHz到400MHz,工作电压为1.8V,工作温度为-55℃~125℃,最大抖动时间为28ps,在输入100MHz时钟时的功耗为200MW,达到了国外同类产品的相应指标。最后完成了输出电路设计,可以实现时钟占空比调节,2倍频,以及1.5、2、2.5、3、4、5、8、16时钟分频等时钟频率合成功能。
FPGA内全数字延时锁相环的设计.rar - 源码文件列表
本资源包含 1 个源码文件
支持在线预览,点击文件名即可查看
1
fpga内全数字延时锁相环的设计.pdf
查看源码
温馨提示:
点击文件名或"查看源码"按钮可在线浏览源代码,支持语法高亮显示。
立即下载 FPGA内全数字延时锁相环的设计.rar
立即下载
提示:下载后请用压缩软件解压,推荐使用 WinRAR 或 7-Zip
下载说明与使用指南
下载说明
本资源需消耗
2积分
24小时内重复下载不扣分
支持断点续传功能
资源永久有效可用
使用说明
下载后使用解压软件解压
推荐使用 WinRAR 或 7-Zip
如有密码请查看资源说明
解压后即可正常使用
积分获取方式
上传优质资源获得积分
每日签到免费领取积分
邀请好友注册获得奖励
查看详情 →
相关技术标签
点击标签浏览更多相关学术论文资源:
#FPGA
#延时锁相环
#数字锁相环
相关学术论文资源推荐
1
FPGA
内全数字
延时锁相环
的设计.rar
现场可编程门阵列(FPGA)的发展已经有二十多年,从最初的1200门发展到了目前数百万门至上千万门的单片FPGA芯片。现在,FPGA已广泛地应用于通信、消费类电子和车用电子类等领域,但国内市场基本上是...
2013-06-10
133 次
1185 浏览
2
FPGA
内全数字
延时锁相环
的设计.rar
现场可编程门阵列(FPGA)的发展已经有二十多年,从最初的1200门发展到了目前数百万门至上千万门的单片FPGA芯片。现在,FPGA已广泛地应用于通信、消费类电子和车用电子类等领域,但国内市场基本上是...
2023-09-27
5 次
7179 浏览
3
可实现快速锁定的
FPGA
片内
延时锁相环
设计
该文档为可实现快速锁定的FPGA片内延时锁相环设计总结文档,是一份很不错的参考资料,具有较高参考价值,感兴趣的可以下载看看……………… ...
2023-09-18
3 次
5863 浏览
4
FPGA
片内
延时锁相环
架构研究与设计
FPGA(现场可编程门阵列)芯片是IC领域的重要组成部分,越来越多的集成电路设计和仿真依靠其来完成。目前市场上的FPGA芯片以欧美大公司的产品占主导,国内的可编程逻辑芯片设计和制造尚处于起步阶段,因此...
2024-05-11
4 次
7607 浏览
5
基于
FPGA
的全
数字锁相环
设计
基于FPGA的全数字锁相环设计,内有设计过程和设计思想...
2013-08-13
66 次
1118 浏览
6
基于
FPGA
的全
数字锁相环
设计
基于FPGA的全数字锁相环设计: ...
2024-05-04
5 次
4570 浏览
7
全
数字锁相环
设计
难得一见的全数字锁相环完整设计资料,聚焦大频偏与低信噪比场景下的性能优化,融合模拟环路分析方法,提炼出高效可靠的数字实现方案,是通信与信号处理领域的技术精华。...
2026-01-09
2 次
87 浏览
8
基于
FPGA
的全
数字锁相环
的设计
随着现代集成电路技术的发展,锁相环已经成为集成电路设计中非常重要的一个部分,所以对锁相环的研究具有积极的现实意义。然而传统的锁相环大多是数模混合电路,在工艺上与系统芯片中的数字电路存在兼容问题。因此设...
2013-06-09
118 次
1104 浏览
9
基于
FPGA
的全
数字锁相环
的设计
随着现代集成电路技术的发展,锁相环已经成为集成电路设计中非常重要的一个部分,所以对锁相环的研究具有积极的现实意义。然而传统的锁相环大多是数模混合电路,在工艺上与系统芯片中的数字电路存在兼容问题。因此设...
2024-04-26
2 次
6349 浏览
10
全
数字锁相环
的设计
全数字锁相环的设计 有需要的朋友下来看看...
2023-01-29
8 次
1209 浏览
用户登录
登录后可下载更多技术资源
×
加载中...
加载登录表单中...
用户注册
送10积分
加入工程师资源平台
×
加载中...
加载注册表单中...
找回密码
通过邮箱重置您的账号密码
×
加载中...
加载表单中...
需要登录
登录后即可使用更多功能
×
新用户注册即送10积分,可用于下载资源
👋
退出登录
确认要退出当前账号吗?
×
退出后需要重新登录才能下载资源