资源详细信息
数字相关器同步检测算法及FPGA实现 - 资源详细说明
本论文针对上述单向通信环境下的一种突发信号,研究了如何从中频信号中提取同步信息以供有用数据分离的算法.首先,分析了单脉冲头检测的性能指标,由于其可靠性太低,转而研究多脉冲头联合检测算法,分析表明其性能得到了大幅提高,但其仍存在一些不足.受相关器思路的启发,又研究了多脉冲头联合相关检测算法,对其性能的分析表明此种方案优于上述两种算法.在对此方案的仿真中发现:由于判决门限的原因,在信号帧脉冲出现前有伪同步的现象.为此,提出了信号包络检测加多脉冲头联合相关检测的算法以消除伪同步.针对信号包络检测算法,分析了直接过门限法、多样值累加法以及加正负矩形窗三种方法,理论分析及仿真表明加正负矩形窗方法的性能指标优于其余两种方法.为了保证此方法的正确运用,论文又讨论了加窗法在实际运用中要考虑的一些问题.针对单频干扰,又介绍了消除单频干扰的方法.为了基带波形的判决输出,讨论了位同步的获取方法,并引出最佳判决点搜索方法.
立即下载 数字相关器同步检测算法及FPGA实现
提示:下载后请用压缩软件解压,推荐使用 WinRAR 或 7-Zip
下载说明与使用指南
下载说明
- 本资源需消耗 2积分
- 24小时内重复下载不扣分
- 支持断点续传功能
- 资源永久有效可用
使用说明
- 下载后使用解压软件解压
- 推荐使用 WinRAR 或 7-Zip
- 如有密码请查看资源说明
- 解压后即可正常使用
积分获取方式
- 上传优质资源获得积分
- 每日签到免费领取积分
- 邀请好友注册获得奖励
- 查看详情 →