资源详细信息
基于FPGA的多E1反向复用芯片的设计及实现 - 资源详细说明
该文主要研究基于FPGA的多路E1反向复用传输芯片IMT4E1的设计及实现.IMT4E1的设计主要使用虚级联技术并灵活运用了链路容量调整协议LCAS,它可以将一路携带图像、视频信息的高速数据流在1~4E1线路上传输,并且可以根据线路情况动态调整带宽.论文首先简单介绍了IMT4E1的总体设计方案.其次,根据下一代SDH关键技术虚级联及LCAS协议,提出了基于E1帧结构的LCAS协议,描述了其工作原理及实现.然后,重点对通信系统中基于全数字锁相环DPLL实现的时钟提取电路及帧同步电路的设计进行了讨论.最后,介绍了实现IMT4E1的FPGA器件APA300的特点和资源分配情况,并对芯片的性能及功能测试结果作了分析.此外,文中还对Verilog硬件描述语言、基于FPGA进行自顶向下的设计流程加以了论述.
立即下载 基于FPGA的多E1反向复用芯片的设计及实现
提示:下载后请用压缩软件解压,推荐使用 WinRAR 或 7-Zip
下载说明与使用指南
下载说明
- 本资源需消耗 2积分
- 24小时内重复下载不扣分
- 支持断点续传功能
- 资源永久有效可用
使用说明
- 下载后使用解压软件解压
- 推荐使用 WinRAR 或 7-Zip
- 如有密码请查看资源说明
- 解压后即可正常使用
积分获取方式
- 上传优质资源获得积分
- 每日签到免费领取积分
- 邀请好友注册获得奖励
- 查看详情 →