基于FPGA技术的开关同步关合技术研究.rar - 免费下载

技术资料资源 文件大小:2455 K

📋 资源详细信息

文件格式
未知
所属分类
上传用户
上传时间
文件大小
2455 K
所需积分
2 积分
推荐指数
⭐⭐⭐ (3/5)

💡 温馨提示:本资源由用户 lipengxu 上传分享,仅供学习交流使用。如有侵权,请联系我们删除。

资源简介

高压智能同步开关技术是有效抑制电力系统操作过电压和涌流以及全面提高电能质量的关键技术。本论文在详细研究同步开关技术基础上,结合目前新兴的EDA技术和大规模可编程技术,提出了一种全新的基于FPGA、SOPC的同步开关控制的设计方法。 文中首先介绍了同步开关原理,结合SOPC(片上可编程系统)设计方法学给出了片上系统软硬件的功能划分。整个系统划分为NiosⅡ系统+硬实时部分,把同步控制单元划分到硬实时部分,而NiosⅡ负责数据管理,人机交互、通讯等实时性相对较低的任务。 对硬实时部分即可编程逻辑区,采用自顶向下的设计思想,并给出主要模块的设计、仿真和测试,使用硬件描述语言VHDL对设计进行描述,并且最后在Altera的FPGACYCLONEEP1C6上实现。其关键技术为三相电压过零点的精确检测,并用QuartusⅡ5.0中嵌入式逻辑分析仪得到验证。 用SOPCBuilder对NiosⅡ系统进行了系统搭建和生成,在NiosⅡIDE环境下进行了基于uC/OS-Ⅱ实时操作系统的软件初步设计。 完成硬实时部分与AVALON总线的接口,使NiosⅡ系统与硬实时部分成为一个整体,从而完成整个系统的构建。

立即下载此资源

提示:下载后请用压缩软件解压,推荐使用 WinRAR 或 7-Zip

资源说明

📥 下载说明

  • 下载需消耗 2积分
  • 24小时内重复下载不扣分
  • 支持断点续传
  • 资源永久有效

📦 使用说明

  • 下载后用解压软件解压
  • 推荐 WinRAR 或 7-Zip
  • 如有密码请查看说明
  • 解压后即可使用

🎁 积分获取

  • 上传资源获得积分
  • 每日签到免费领取
  • 邀请好友注册奖励
  • 查看详情 →

相关标签

点击标签查看更多相关资源:

相关资源推荐