用Xilinx FPGA实现DDR SDRAM控制器 - 免费下载

技术资料资源 文件大小:214 K

📋 资源详细信息

文件格式
PDF
所属分类
上传用户
上传时间
文件大小
214 K
所需积分
2 积分
推荐指数
⭐⭐⭐ (3/5)

💡 温馨提示:本资源由用户 canderile 上传分享,仅供学习交流使用。如有侵权,请联系我们删除。

资源简介

该文档为用XilinxFPGA实现DDRSDRAM控制器讲解文档,

DDR SDRAM 使用双倍数据速率结构, 它能获得比 SDRAM 更高的性能。DDR SDRAM 需要特定的 DDR 控制器才能完成 与 DSP、FPGA 之间的通信。由于 Xilinx VirtexTM- 4 系列 FPGA 具备 ChipSync 源同步技术等优势, 本设计采用它来实现 DDR SDRAM控制器。该 DDR SDRAM 控制器采用直接时钟数据捕获技术, 本文将重点阐述该技术。 

关键词:DDR SDRAM 控制器; FPGA; 状态机; 直接时钟数据捕获

立即下载此资源

提示:下载后请用压缩软件解压,推荐使用 WinRAR 或 7-Zip

资源说明

📥 下载说明

  • 下载需消耗 2积分
  • 24小时内重复下载不扣分
  • 支持断点续传
  • 资源永久有效

📦 使用说明

  • 下载后用解压软件解压
  • 推荐 WinRAR 或 7-Zip
  • 如有密码请查看说明
  • 解压后即可使用

🎁 积分获取

  • 上传资源获得积分
  • 每日签到免费领取
  • 邀请好友注册奖励
  • 查看详情 →

相关标签

点击标签查看更多相关资源:

相关资源推荐